2022年第五讲基本的二进制加法减法器 .pdf
《2022年第五讲基本的二进制加法减法器 .pdf》由会员分享,可在线阅读,更多相关《2022年第五讲基本的二进制加法减法器 .pdf(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第五讲基本的二进制加法/减法器本讲内容:1 一位全加器的设计与实现2 N位行波进位加法/ 减法器3 十进制加法器的实现1. 一位全加器的设计与实现设加法器的输入端为xi和 yi,进位输入端为ci,结果输出端为zi,进位输出端为ci+1,则一位加法器的真值表如下表所示。20 输入输出x0 y0 cici+1 zi0 0 0 0 0 0 0 1 0 1 1 0 0 0 1 1 0 1 1 0 0 1 0 0 1 0 1 1 1 0 1 1 0 1 0 1 1 1 1 1 第 i 位加减法电路的输入输出关系可表示为精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - -
2、 -第 1 页,共 5 页同一套加法器电路,可以完成 x+y 补和 x-y补的运算, 实现过程中的差别仅表现在加法时y 用其原值, 而减法时对y 求一次补。 求补的操作就是在按位求反的基础上最低位再加上1,结果得到 -y补。求补操作可以通过在输入端增加一个反相输入实现,加 1 操作可通过在最低位上设置进位输入信号为1 来实现。这样改进的加法器电路ALU如下图所示。在上图所示的具有加减法功能的电路中增加了一个信号M,用于控制加减法运算。当M=0时得到上述相同的全加器公式:当M=1时得到求差公式:精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,
3、共 5 页2、N位行波进位加法 / 减法器n 个 1 位的全加器 (FA) 可级联成一个n 位的行波进位加减器。M为方式控制输入线, 当 M 0时, 作加法 (AB)运算; 当 M 1 时, 作减法 (AB)运算 , 在后一种情况下,AB运算转化成 A补 B补运算 , 求补过程由B 1 来实现。因此 , 图中最右边的全加器的起始进位输入端被连接到功能方式线M上, 作减法时M 1, 相当于在加法器的最低位上加1。另外 , 图中左边还表示出单符号位法的溢出检测逻辑;当 CnCn1 时, 运算无溢出; 而当 Cn Cn 1 时,运算有溢出 , 经异或门产生溢出信号。对一位全加器(FA) 来说 ,Si
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年第五讲基本的二进制加法减法器 2022 第五 基本 二进制 加法 减法
限制150内