2022年高密度电路设计方案 .pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《2022年高密度电路设计方案 .pdf》由会员分享,可在线阅读,更多相关《2022年高密度电路设计方案 .pdf(11页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、高密度 (HD)电路的设计本文介绍,许多人把芯片规模的BGA 封装看作是由便携式电子产品所需的空间限制的一个可行的解决方案,它同时满足这些产品更高功能与性能的要求。为便携式产品的高密度电路设计应该要为装配工艺着想。当为今天价值推动的市场开发电子产品时,性能与可靠性是最优先考虑的。为了在这个市场上竞争,开发者还必须注重装配的效率,因为这样可以控制制造成本。电子产品的技术进步和不断增长的复杂性正产生对更高密度电路制造方法的需求。当设计要求表面贴装、密间距和向量封装的集成电路(IC)时,可能要求具有较细的线宽和较密间隔的更高密度电路板。可是,展望未来,一些已经在供应微型旁路孔、序列组装电路板的公司正
2、大量投资来扩大能力。这些公司认识到便携式电子产品对更小封装的目前趋势。单是通信与个人计算产品工业就足以领导全球的市场。高密度电子产品的开发者越来越受到几个因素的挑战:物理( 复杂元件上更密的引脚间隔 ) 、财力 (贴装必须很精密 )、和环境 ( 许多塑料封装吸潮,造成装配处理期间的破裂 )。物理因素也包括安装工艺的复杂性与最终产品的可靠性。进一步的财政决定必须考虑产品将如何制造和装配设备效率。较脆弱的引脚元件,如 0.50 与 0.40mm(0.020与 0.016) 引脚间距的 SQFP(shrink quad flat pack) ,可能在维护一个持续的装配工艺合格率方面向装配专家提出一个
3、挑战。最成功的开发计划是那些已经实行工艺认证的电路板设计指引和工艺认证的焊盘几何形状。在环境上,焊盘几何形状可能不同,它基于所用的安装电子零件的焊接类型。可能的时候,焊盘形状应该以一种对使用的安装工艺透明的方式来定义。不管零件是安装在板的一面或两面、经受波峰、回流或其它焊接,焊盘与零件尺寸应该优化,以保证适当的焊接点与检查标准。虽然焊盘图案是在尺寸上定义的,并且因为它是印制板电路几何形状的一部分,它们受到可生产性水平和与电镀、腐蚀、装配或其它条件有关的公差的限制。生产性方面也与阻焊层的使用和在阻焊与导体图案之间的对齐定位有关。焊盘的要求国际电子技术委员会 (IEC, International
4、 Eletrotechnical Commission)的 61188标准认识到对焊接圆角或焊盘凸起条件的不同目标的需要。这个新的精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 1 页,共 11 页国际标准确认两个为开发焊盘形状提供信息的基本方法:1). 基于工业元件规格、电路板制造和元件贴装精度能力的准确资料。这些焊盘形状局限于一个特定的元件,有一个标识焊盘形状的编号。2). 一些方程式可用来改变给定的信息,以达到一个更稳健的焊接连接,这是用于一些特殊的情况,在这些情况中用于贴装或安装设备比在决定焊盘细节时所假设的精度有或多或少的差别。该标准为用
5、于贴装各种引脚或元件端子的焊盘定义了最大、中等和最小材料情况。除非另外标明,这个标准将所有三中“希望目标”标记为一级、二级或三级。一级:最大 - 用于低密度产品应用,“最大”焊盘条件用于波峰或流动焊接无引脚的片状元件和有引脚的翅形元件。为这些元件以及向内的J 型引脚元件配置的几何形状可以为手工焊接和回流焊接提供一个较宽的工艺窗口。二级:中等 - 具有中等水平元件密度的产品可以考虑采用这个“中等”的焊盘几何形状。与 IPC-SM-782标准焊盘几何形状非常相似,为所有元件类型配置的中等焊盘将为回流焊接工艺提供一个稳健的焊接条件,并且应该为无引脚元件和翅形引脚类元件的波峰或流动焊接提供适当的条件。
6、三级:最小 - 具有高元件密度的产品 ( 通常是便携式产品应用 )可以考虑“最小”焊盘几何形状。最小焊盘几何形状的选择可能不适合于所有的产品。在采用最小的焊盘形状之前,使用这应该考虑产品的限制条件,基于表格中所示的条件进行实验。在 IPC-SM-782中所提供的以及在IEC61188中所配置的焊盘几何形状应该接纳元件公差和工艺变量。虽然在IPC 标准中的焊盘已经为使用者的多数装配应用提供一个稳健的界面,但是一些公司已经表示了对采用最小焊盘几何形状的需要,以用于便携式电子产品和其它独特的高密度应用。国际焊盘标准 (IEC61188) 了解到更高零件密度应用的要求,并提供用于特殊产品类型的焊盘几何
7、形状的信息。这些信息的目的是要提供适当的表面贴装焊盘的尺寸、形状和公差,以保证适当焊接圆角的足够区域,也允许对这些焊接点的检查、测试和返工。图一和表一所描述的典型的三类焊盘几何形状是为每一类元件所提供的:最大焊盘 ( 一级)、中等焊盘 ( 二级) 和最小焊盘 ( 三级)。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 2 页,共 11 页图一、两个端子的、矩形电容与电阻元件的 IEC 标准可以不同以满足特殊产品应用表一、矩形或方形端的元件( 陶瓷电容与电阻 ) ( 单位: mm) 焊盘特征最大一级中等二级最小三级脚趾 -焊盘突出0.60.40.2脚
8、跟 -焊盘突出0.00.00.0侧面 -焊盘突出0.10.00.0天井余量0.50.250.05圆整因素最近 0.5最近 0.05最近 0.05焊接点的脚趾、脚跟和侧面圆角必须针对元件、电路板和贴装精度偏差的公差( 平方和) 。如图二所示,最小的焊接点或焊盘突出是随着公差变量而增加的(表二)。图二、带状翅形引脚元件的IEC标准定义了三种可能的变量以满足用户的应用表二、平带 L 形与翅形引脚(大于 0.625mm的间距 ) ( 单位: mm) 焊盘特征最大一级中等二级最小三级脚趾 -焊盘突出0.80.50.2脚跟 -焊盘突出0.50.350.2侧面 -焊盘突出0.050.050.03天井余量0.
9、50.250.05圆整因素最近 0.5最近 0.5最近 0.05精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 3 页,共 11 页如果这些焊盘的用户希望对贴装和焊接设备有一个更稳健的工艺条件,那么分析中的个别元素可以改变到新的所希望的尺寸条件。这包括元件、板或贴装精度的扩散,以及最小的焊接点或焊盘突出的期望( 表 3,4,5 和 6) 。表三、 J 形引脚 ( 单位: mm) 焊盘特征最大一级中等二级最小三级脚趾 -焊盘突出0.20.20.2脚跟 -焊盘突出0.80.60.4侧面 -焊盘突出0.10.050.0天井余量1.50.80.2圆整因素最
10、近 0.5最近 0.5最近 0.05表四、圆柱形端子 (MELF) ( 单位: mm) 焊盘特征最大一级中等二级最小三级脚趾 -焊盘突出1.00.40.2脚跟 -焊盘突出0.20.10.0侧面 -焊盘突出0.20.10.0天井余量0.50.250.05圆整因素最近 0.5最近 0.5最近 0.05表五、只有底面的端子 ( 单位: mm) 焊盘特征最大一级中等二级最小三级脚趾 -焊盘突出0.20.10脚跟 -焊盘突出0.20.10侧面 -焊盘突出0.20.10天井余量0.250.10.05圆整因素最近 0.5最近 0.05 最近 0.05表六、内向 L 形带状引脚 ( 单位: mm) 焊盘特征最
11、大一级中等二级最小三级脚趾 -焊盘突出0.10.10.0脚跟 -焊盘突出1.00.50.2侧面 -焊盘突出0.10.10.1天井余量0.50.250.05圆整因素最近 0.5最近 0.5最近 0.05用于焊盘的轮廓公差方法的方式与元件的类似。所有焊盘公差都是要对每一个焊盘以最大尺寸提供一个预计的焊盘图形。单向公差是要减小焊盘尺寸,因此得当焊接点形成的较小区域。为了使开孔的尺寸标注系统容易,焊盘是跨过内外极限标注尺寸的。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 4 页,共 11 页在这个标准中,尺寸标注概念使用极限尺寸和几何公差来描述焊盘允许的
12、最大与最小尺寸。当焊盘在其最大尺寸时,结果可能是最小可接受的焊盘之间的间隔;相反,当焊盘在其最小尺寸时,结果可能是最小的可接受焊盘,需要达到可靠的焊接点。这些极限允许判断焊盘通过/ 不通过的条件。假设焊盘几何形状是正确的,并且电路结构的最终都满足所有规定标准,焊接缺陷应该可以减少;尽管如此,焊接缺陷还可能由于材料与工艺变量而发生。为密间距 (fine pitch)开发焊盘的设计者必须建立一个可靠的焊接连接所要求的最小脚尖与脚跟,以及在元件封装特征上允许最大与最小( 或至少 )的材料条件。BGA与 CSP BGA 封装已经发展到满足现在的焊接安装技术。塑料与陶瓷BGA 元件具有相对广泛的接触间距
13、 (1.50, 1.27和 1.00mm),而相对而言,芯片规模的BGA 栅格间距为 0.50, 0.60和 0.80mm 。BGA 与密间距 BGA 元件两者相对于密间距引脚框架封装的 IC 都不容易损坏,并且BGA 标准允许选择性地减少接触点,以满足特殊的输入 / 输出(I/O) 要求。当为 BGA 元件建立接触点布局和引线排列时,封装开发者必须考虑芯片设计以及芯片块的尺寸和形状。在技术引线排列时的另一个要面对的问题是芯片的方向(芯片模块的焊盘向上或向下) 。芯片模块“面朝上”的结构通常是当供应商正在使用COB(chip-on-board)(内插器 ) 技术时才采用的。元件构造,以及在其制
14、造中使用的材料结合,不在这个工业标准与指引中定义。每一个制造商都将企图将其特殊的结构胜任用户所定义的应用。例如, 消费产品可能有一个相对良好的工作环境,而工业或汽车应用的产品经常必须运行在更大的压力条件下。取决于制造BGA 所选择材料的物理特性,可能要使用到倒装芯片或引线接合技术。因为芯片安装结构是刚性材料,芯片模块安装座一般以导体定中心,信号从芯片模块焊盘走入接触球的排列矩阵。在该文件中详细叙述的栅格阵列封装外形在JEDEC 的 95 出版物中提供。方形 BGA ,JEDEC MS-028 定义一种较小的矩形塑料BGA 元件类别,接触点间隔为1.27mm 。该矩阵元件的总的外形规格允许很大的
15、灵活性,如引脚间隔、接触点矩阵布局与构造。 JEDEC MO-151 定义各种塑料封装的BGA 。方形轮廓覆盖的尺寸从 7.0-50.0 ,三种接触点间隔 - 1.50, 1.27和 1.00mm 。球接触点可以单一的形式分布,行与列排列有双数或单数。虽然排列必须保持对整个封装外形的对称,但是各元件制造商允许在某区域内减少接触点的位置。芯片规模的 BGA 变量针对“密间距”和“真正芯片大小”的IC 封装,最近开发的JEDEC BGA 指引提出许多物理属性,并为封装供应商提供“变量”形式的灵活性。JEDEC JC-11 批准的第一份对密间距元件类别的文件是注册外形MO-195 ,具有基本0.50
16、mm间距接触点排列的统一方形封装系列。精选学习资料 - - - - - - - - - 名师归纳总结 - - - - - - -第 5 页,共 11 页封装尺寸范围从 4.0-21.0mm,总的高度 (定义为“薄的轮廓” ) 限制到从贴装表面最大为 1.20mm 。下面的例子代表为将来的标准考虑的一些其它变量。球间距与球尺寸将也会影响电路布线效率。许多公司已经选择对较低I/O数的 CSP 不采用 0.50mm间距。较大的球间距可能减轻最终用户对更复杂的印刷电路板 (PCB)技术的需求。0.50mm的接触点排列间隔是JEDEC 推荐最小的。接触点直径规定为0.30mm ,公差范围为最小0.25
17、、最大 0.35mm 。可是大多数采用0.50mm间距的BGA应用将依靠电路的次表面布线。直径上小至0.25mm的焊盘之间的间隔宽度只够连接一根 0.08mm(0.003) 宽度的电路。将许多多余的电源和接地触点分布到矩阵的周围,这样将提供对排列矩阵的有限渗透。这些较高I/O 数的应用更可能决定于多层、盲孔或封闭的焊盘上的电镀旁路孔(via-on-pad)技术。考虑封装技术元件的环境与电气性能可能是与封装尺寸一样重要的问题。用于高密度、高 I/O 应用的封装技术首先必须满足环境标准。例如,那些使用刚性内插器(interposer)结构的、由陶瓷或有机基板制造的不能紧密地配合硅芯片的外形。元件四
18、周的引线接合座之间的互连必须流向内面。BGA*封装结构的一个实际优势是它在硅芯片模块外形内提供所有电气界面的能力。BGA 使用一种高级的聚酰胺薄膜作为其基体结构,并且使用半加成铜电镀工艺来完成芯片上铝接合座与聚酰胺内插器上球接触座之间的互连。依顺材料的独特结合使元件能够忍受极端恶劣的环境。这种封装已经由一些主要的IC 制造商用来满足具有广泛运作环境的应用。超过 20家主要的 IC 制造商和封装服务提供商已经采用了BGA 封装。定义为“面朝下”的封装,元件外形密切配合芯片模块的外形,芯片上的铝接合焊盘放于朝向球接触点和PCB 表面的位置。这种结构在工业中有最广泛的认同,因为其建立的基础结构和无比
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年高密度电路设计方案 2022 年高 密度 电路 设计方案
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内