数字式秒表课程设计报告(16页).doc
《数字式秒表课程设计报告(16页).doc》由会员分享,可在线阅读,更多相关《数字式秒表课程设计报告(16页).doc(16页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-数字式秒表课程设计报告-第 11 页2012 2013学年 第 2 学期 数字电子技术 课 程 设 计 报 告题 目: 数字式秒表 专 业: 通信工程 班 级: 11级通信二班 姓 名: 张涛 、李杨、郑文凯、李芳琪 王然、程洋洋、王国文、谢灿 指导教师: 王银花 电气工程学院2013年6月04日1、任务书课题名称数字式秒表指导教师(职称)执行时间20122013 学年 第2学期 第15 周学生姓名学号承担任务张涛1109131107电路图汇总郑文凯1109131110原理汇总李方琪1109131080四片计数器级联电路设计李扬1109131082多谐振荡器工作与原理王然1109131097
2、驱动数码管显示电路设计程洋洋1109131073复位电路设计及原理王国文1109131095所用芯片功能及原理谢灿1109131101控制电路设计及原理设计目的 1熟悉集成电路的引脚安排和各芯片的逻辑功能及使用方法。2. 了解数字式秒表的组成及工作原理。 3. 熟悉数字式秒表的设计。设计要求1、设计并制作符合要求的电子秒表。2、秒表由4位七段LED显示器显示,显示分辨率为0.01秒。3、计时最大值为59点99秒。4、安装自己设计的电路。5、运用仿真软件绘制设计电路图(Multisim)。摘 要关键词 译码显示电路;R-S触发器;555定时器 分频器 在科技高度发展的今天,数字秒表在日常生活中是
3、比较常见的电子产品,以其走时精确,使用方便,功用多而受广大用户所喜。 本设计所实现的数字式秒表是电子设计技术中最基本的设计实验之一。该数字计数系统的逻辑结构较简单,是由控制电路,复位电路,0.01秒脉冲发生器,译码显示电路构成的。其中控制电路是由基本R-S触发器以及电阻,开关组成的电路部分;复位电路是由机械开关,电阻,以及电源组成的电路部分;多谐振荡器是由555定时器以及其外围电路组成的电路分,它和分频器一起用来产生0.01秒的脉冲;译码显示电路由7448集成元件构成的电路部分;七段数码管电路由共阴极七段LED显示器,电阻和接地端组成的电路部分。 通过对各部分结构的了解,本实验从而设计出最大是
4、为59.99秒的数字式秒表。通过对实验了解到计数秒表的设计存在一些问题,但是这也充分说明了数字秒表还存在很大的提升空间,对计数精度可以进一步提高。在设计实验中为了保证实验过程少走弯路,学会仿真是必要的,对本实验我们采用multism软件仿真,以便提高实验的正确性与可行性。 在平时的理论学习中遇到的问题都一一解决,加深了我对专业的了解,培养了我对学习的兴趣,为以后的学习打下了好的开端,我受益匪浅。同时,让我明白:电子设计容不得纸上谈兵,只有自己动手实际操作才会有深刻理解,才会有收获。 目录第一章 方案讨论111技术要求11.2方案论证与选择1第二章 电路设计22.1控制电路22.2 0.01秒脉
5、冲发生电路22.3复位电路6第三章 实验芯片73.1计数器73.2译码器电路83.3七段数码管(LED)9第四章 结论12第五章 参考文献12第六章 心得体会13七、答辩记录及评分表14附录15第一章 方案讨论11技术要求 1.秒表最大计时值为59.99秒;2. 7位数码管显示,分辨率为0.01秒;3 .具有清零,启动计时,暂停及继续计数等控制功能; 4.控制操作间不超过二个。1.2方案论证与选择1. 数字式秒表,就需要显示数字。根据设计要求,要用数码管来做显示器。题目要求最大记数值为59.99秒,则需要一个8段数码管作为秒位(有小数点)和五个7段数码管作为分秒位。要求计数分辨率为0.0 1秒
6、,那么我们需要相应频率的信号发生器。选择信号发生器时,有两种方案:一种是用晶体振荡器,另一种方案是采用集成电路555定时器与电阻和电容组成的多谐振荡器。秒表核心部分计数器,此次选择74LS160计数器。它具有同步置数和异步清零功能。主要是利用它可以十分频的功能。计数脉冲是由555定时器构成的多谐振荡器,产生100赫兹脉冲。频率较高时可采用分频电路。在选择译码器的时候,有多种选择,如74LS47,74LS48等4-7线译码器。如果选择7447,则用来驱动共阳极数码管;如果选择7448,则用来驱动共阴极数码管。在选择数码显示管时,可以利用四个数码管;也可以借鉴简易数字频率计中的四位数码管来显示后四
7、位,再用两个数码管显示分钟的两位。本次设计中选择前一种方法。第二章 电路设计2.1控制电路 图1-1 控制电路控制电路是由一个基本R-S触发器,机械开关,电阻以及5伏电源组成。主要实现秒表的停止和开始计数功能。开始,停止功能可以只用一个机械开关实现,之所以用此电路代替机械开关,是因为利用此电路的锁存功能,防止开关K在打开和闭合时一些假信号串入逻辑电路,影响秒表正确计数显示。2.2 0.01秒脉冲发生电路 555定时器 图1-2双极性型5G555的主要性能参数参数名称符号单位参数电源电压VCCV516电源电流ICCmA10阈值电压VTHVVCC触发电压VTRVVCC输出低电平VOLV1输出高电平
8、VOHV13.3最大输出电流IOMAXmA200最高振荡频率fMAXKHz300时间误差tnS5 VTH即Vi1 ,VTR即Vi2 。 图1-3 CMOS型7555的主要性能参数参数名称符号单位参数电源电压VCCV318电源电流ICCA60阈值电压VTHVVDD触发电压VTRVVDD输出低电平VV0.1输出高电平VV14.8最大输出电流IOMAXmA200最高振荡频率fMAXKHz500时间误差tnS集成555定时器有双极性型和CMOS型两种产品。一般双极性型产品型号的最后三位数都是555,CMOS型产品型号的最后四位数都是7555.它们的逻辑功能和外部引线排列完全相同。器件电源电压推荐为45
9、12V,最大输出电流200mA以内,并能与TTL、CMOS逻辑电平相兼容。其555定时器的内部电路框图及逻辑符号和管脚排列分别如图所示。引脚功能:图1-4 555定时器内部结构图1-5 555定时器逻辑符号和引脚Vi1(TH):高电平触发端,简称高触发端,又称阈值端,标志为TH。Vi2():低电平触发端,简称低触发端,标志为。VCO:控制电压端。VO:输出端。Dis:放电端。:复位端。两定时器内含一个由三个阻值相同的电阻R组成的分压网络,产生VCC和VCC两个基准电个电压比较器C1、C2;一个由与非门G1、G2组成的基本RS触发器(低电平触发);放电三极管T和输出反相缓冲器G3。是复位端,低电
10、平有效。复位后, 基本RS触发器的端为1(高电平),经反相缓冲器后,输出为0(低电平)。分析图1的电路:在555定时器的VCC端和地之间加上电压,并让VCO悬空,则比较器C1的同相输入端接参考电压VCC,比较器C2反相输入端接参考电压VCC ,为了学习方便,我们规定:当TH端的电压VCC时,写为VTH=1,当TH端的电压VCC时,写为VTR=1,当端的电压VCC时,写为VTR=0。 低触发:当输入电压Vi2VCC 且Vi1VCC 且Vi1VCC,则VTH=1,比较器C1输出为低电平,无论C2输出何种电平,基本RS触发器因=0,使1,经输出反相缓冲器后,VO0;T导通。这时称555定时器“高触发
11、”。555定时器的“低触发”、“高触发”和“保持”三种基本状态和进入状态的条件(即VTH、VTR的“0”、“1”)必须牢牢掌握。VCO为控制电压端,在VCO端加入电压,可改变两比较器C1、C2的参考电压。正常工作时,要在VCO和地之间接001F(电容量标记为103)电容。放电管Tl的输出端Dis为集电极开路输出。 本设计中所用的电路为NE555。 图1-6 555定时器控制功能表输 入输 出THVODisVCCVCCVCCLHHHLH不变L导通截止不变导通 图1-7 555组成的占空比可调的多谐振荡器图1-8工作波形 图1-9 0.01秒脉冲发生电路 图1-10 仿真电路图555组成的多谐振荡
12、器可以用作各种时钟脉冲发生器,图(a)为脉冲频率可调的矩形脉冲发生器,调节Rp可得到任意频率的脉冲信号,由于电容C充放电回路的时间常数不等,所以(a)输出波形为矩形脉冲,矩形脉冲的占空比随频率变化而变化。该电路是由555定时器以及外围的电阻,电容组成的。其中从555定时器构成的多谐振荡器OUT引脚出来的频率是1000HZ,经过72LS160十分频后得100HZ。555定时器的参数:T=0.01s,f=100Hz=1/0.695(R1+ 2R2)C 在图中R3+Rp=R1,R5=R2经过计算并实际调整,方案为R2=2千欧,R1=5.1千欧,R3=10千欧,c=100微法。在实践中,如果用示波器观
13、察到频率不正确,可调整Rp来改变频率,减小误差。2.3复位电路 图1-11 复位电路该复位电路由机械开关,电阻,以及电源组成。输出线1接在74160的复位端。当需要复位时,合上开关至0端,从输出线1即可输出复位信号(即清零信号),复位电路的基本功能是:提供复位信号,直至系统电源稳定后,撤销复位信号。为可靠起见,电源稳定后还要经一定的延时才撤销复位信号,以防开关分-合过程中引起的抖动而影响复位。另外复位电路主要完成清零功能.2.4译码显示电路 图 1-12显示电路图中从下往上依次是6个计数器74LS1600,4线-7线译码器/驱动器74LS47,共阴数码管。第三章 实验芯片3.1计数器RD LD
14、 ET EP CP D3 D2 D1 D0 Q3 Q2 Q1 Q0 0 0 0 0 0 1 0 D C B A D C B A 1 1 0 保 持 1 1 0 保 持 1 1 1 1 计 数74LS160功能表1234 56789101112131474LS160RDCPD1GNDEPVCCD01516D2D3LDETQ3Q2Q1Q0CO74LS160的管脚图及功能表如下: 图1-13 为74LS160管脚图及功能表74LS160为异步清零计数器,即端输入低电平,不受CP控制,输出端立即全部为“0”,功能表第一行。74LS160具有同步预置功能,在端无效时,端输入低电平,在时钟共同作用下,CP
15、上跳后计数器状态等于预置输入DCBA,即所谓“同步”预置功能(第二行)。和都无效,ET或EP任意一个为低电平,计数器处于保持功能,即输出状态不变。只有四个控制输入都为高电平,计数器(161)实现模10加法计数,Q3 Q2 Q1 Q0=1001时,RCO=1。8421码加权计数器:,QD、QC、QB、QA输出见计数器工作波形图: 图1-14 计数器工作波形图 图1-15 74160的级联图3.2译码器电路译码器电路是将数码转换为一定的控制信号。在此由7448集成元件构成,它能将一个二进制数码转换为输出端的电平信号以控制显示器。图1-16 7448的管脚图LT,RBI接逻辑开关,D,C,B,A接8
16、421码拨开开关,a,b,c,d,e,f,g七段分别接显示器对应的各段。地线,电源线接好后,若线路无误后,接通电源就开始实验论证:(1) LT=0,其余状态为任意态,这时LET数码管全亮。(2) 再用一根导先把0电平接到BI/RBO端,这时数码管全灭,不显示,这说明译码器显示是好的。(3) 断开BI/RBO与0电平相连的导线,使BI/RBO悬空。且使LT=1,这时按动8421码拨码开关,输入D,C,B,A四位8421码二进制数,显示器就显示相应的十进制数。(4) 在(3)步骤后,仍使LT=1,BI/RBO接LED发光二极管,此时若RBI=1按动拨码开关,显示器正常显示工作。若RBI=0,按动拨
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字式 秒表 课程设计 报告 16
限制150内