数字电路与逻辑设计习题及参考答案(32页).doc
《数字电路与逻辑设计习题及参考答案(32页).doc》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计习题及参考答案(32页).doc(32页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-数字电路与逻辑设计习题及参考答案-第 32 页数字电路与逻辑设计习题及参考答案一、选择题1. 以下表达式中符合逻辑运算法则的是 D 。 A.CC=C2 B.1+1=10 C.01 D.A+1=12. 一位十六进制数可以用 C 位二进制数来表示。A. B. C. D. 16 3. 当逻辑函数有n个变量时,共有 D 个变量取值组合? A. n B. 2n C. n2 D. 2n4. 逻辑函数的表示方法中具有唯一性的是 A 。A .真值表 B.表达式 C.逻辑图 D.状态图5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。A.(256)10 B.(127)10 C.(128)10 D
2、.(255)106.逻辑函数F= = A 。A.B B.A C. D. 7求一个逻辑函数F的对偶式,不可将F中的 B 。A .“”换成“+”,“+”换成“” B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”8A+BC= C 。A .A+B B.A+C C.(A+B)(A+C) D.B+C9在何种输入情况下,“与非”运算的结果是逻辑0。 D A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110在何种输入情况下,“或非”运算的结果是逻辑1。 A A全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为111十
3、进制数25用8421BCD码表示为 B 。A.10 101 B.0010 0101 C.100101 D.1010112不与十进制数(53.5)10等值的数或代码为 C 。A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.11)2 D.(65.4)813以下参数不是矩形脉冲信号的参数 D 。A.周期 B.占空比 C.脉宽 D.扫描期14与八进制数(47.3)8等值的数为: B A. (100111.0101)2 B.(27.6)16 C.(27.3 )16 D. (100111.101)215. 常用的BCD码有 D 。A.奇偶校验码 B.格雷码 C
4、.ASCII码 D.余三码16.下列式子中,不正确的是(B)A.A+A=AB.C.A0=AD.A1=17.下列选项中,_是TTLOC门的逻辑符号。( C )18.下列选项中,叙述不正确的是( B )A.接入滤波电容引入是消除竞争冒险的方法之一。B.引入选通脉冲不能消除竞争冒险。C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法。D.化简电路,减少逻辑器件数目,不能消除竞争冒险。19.下列选项中,不能实现Qn+1=。(D)20.下列选项中,叙述不正确的是(B)A.任意两个不同的最小项之积,值恒为0。B.RAM的特点是一旦停电,所存储的内容不会丢失。C.在逻辑代数中,常用的逻辑运算是与非、或非
5、、与或非、异或等。D.单向导电特性是半导体二极管最显著的特点。21. n位二进制计数器的模为(B)A.n2 B.2n C.n2+1D.2n+122.下列选项中,_不是单稳态触发器的特点。(A)A.有一个稳定状态,有两个暂稳状态。B.暂稳状态维持一段时间后,将自动返回稳定状态。C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数。D.在外来触发脉冲的作用下,能够由稳定状态翻转到暂稳状态。23.用四选一数据选择器实现函数Y=+A0,应使(D)A.D0=D2=0,D1=D3=1B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1D.D0=D1=1,D2=D3=024.在下列逻
6、辑电路中,是时序逻辑电路的有(B)A.加法器B.读/写存储器C.编码器D.数值比较器25.函数F(A,B,C)=AB+BC+AC的最小项表达式为( B ) 。AF(A,B,C)=m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)=m(2,4,6,7)268线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是( C )。A111 B. 010 C. 000 D. 10127十六路数据选择器的地址输入(选择控制)端有( C )个。 A16 B.2 C.4 D.828. 有一个左移移位寄存器,当预先置入
7、1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( A )。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-011129已知74LS138译码器的输入三个使能端(E1=1, E2A = E2B=0)时,地址码A2A1A0=011,则输出 Y7 Y0是( C ) 。 A. 11111101 B. 10111111 C. 11110111 D. 1111111130. 一只四输入端或非门,使其输出为1的
8、输入变量取值组合有( D )种。A15B8 C7D131. 随机存取存储器具有( A )功能。A.读/写 B.无读/写 C.只读 D.只写32N个触发器可以构成最大计数长度(进制数)为( D )的计数器。000001010011100101110111 A.N B.2N C.N2 D.2N33某计数器的状态转换图如下,其计数的容量为( B )A 八 B. 五 C. 四 D. 三34已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为( C )。ABQn+1说明00Qn保持010置0101置111Qn翻转A Qn+1 A B. C. D. Qn+1 B35 有一个4位的D/A转
9、换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为( A )。A 8.125V B.4V C. 6.25V D.9.375V36函数F=AB+BC,使F=1的输入ABC组合为( D )AABC=000BABC=010 CABC=101DABC=11037已知某电路的真值表如下,该电路的逻辑表达式为( C )。A B. C DABCYABCY0000100000111011010011010111111138四个触发器组成的环行计数器最多有( D )个有效状态。 A.4 B. 6 C. 8 D. 1639. 下列不属于数字逻辑函数的表示方法的是(B )。A. 真值表 B.
10、占空比C. 逻辑表达式 D. 逻辑图40. 将(0.706)D转换为二进制数(0.101101001)B,两者的误差不大于(A )。A. 2-10 B. 2-9 C. 2-8 D. 2-741. 下列四个不同进制的无符号数中,其值最小的是(C )。A.(11001011)B B.(201)DC.(310)O D.(CA)H42. 下列属于有权码的是(A )。A2421码 B. 余3循环码 C. 格雷码 D. ASC码43. 下列函数中,是最小项表达式形式的是(A )。A. B. C. D. 44. 已知某逻辑电路对应的逻辑函数表达式为中,( )的变化可能造成该逻辑电路产生竞争冒险( )。A.
11、A变量 B. B变量 C. C变量 D. 都不会45.函数F(A,B,C)=AB+BC+AC的最小项表达式为( B ) 。AF(A,B,C)=m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)=m(2,4,6,7)468线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是( A )。A111 B. 010 C. 000 D. 10147十六路数据选择器的地址输入(选择控制)端有( C )个。A16 B.2 C.4 D.848已知74LS138译码器的输入三个使能端(E1=1, E2A = E2B=
12、0)时,地址码A2A1A0=011,则输出 Y7 Y0是( C ) 。 A. 11111101 B. 10111111 C. 11110111 D. 1111111149. 一只四输入端或非门,使其输出为1的输入变量取值组合有( D )种。A15B8 C7D150.已知逻辑函数 与其相等的函数为(D )。 AB. C. D. 51.一个数据选择器的地址输入端有3个时,最多可以有(C )个数据信号输出。 A.4 B.6 C.8 D.16 52四个触发器组成的环行计数器最多有( D )个有效状态。A.4 B. 6 C. 8 D. 1653N个触发器可以构成最大计数长度(进制数)为( D )的计数器
13、。 A.N B.2N C.N2 D.2N 54、.请判断以下哪个电路不是时序逻辑电路(C )。A、计数器 B、寄存器C、译码器 D、触发器55、函数F=AB+BC,使F=1的输入ABC组合为( D )AABC=000BABC=010 CABC=101DABC=11056、要实现,JK 触发器的J、K取值应为(B)。AJ=0,K=0 B. J=1,K=1 C. J=1,K=0 D. J=0,K=157、在下列逻辑电路中,不是组合逻辑电路的有(A)。A. 寄存器 B.编码器 C.全加器 D. 译码器58、欲使D触发器按Qn+1=Qn工作,应使输入D=(C)。A. 0 B. 1 C. Q D. 59
14、、不与十进制数(53.5)10等值的数或代码为( C )。A.(01010011.0101)8421BCD B.(35.8)16 C.(110101.11)2 D.(65.4)860. 四个触发器组成的环行计数器最多有( D )个有效状态。 A.4 B. 6 C. 8 D. 1661、函数F(A,B,C)=AB+BC+AC的最小项表达式为( B ) 。AF(A,B,C)=m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)=m(2,4,6,7)62、已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为(
15、C )。ABQn+1说明00Qn保持010置0101置111Qn翻转A Qn+1 A B. C. D. Qn+1 B63、设图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C)图。 A B C D64逻辑函数F=AB+BC的最小项表达式为( c )。 A、F=m2+m3+m6 B、F=m2+m3+m7C、F=m3+m6+m7 D、F=m3+m4+m765. ABF测得某逻辑门输入A、B和输出F的波形下图所示,则F(A,B)的表达式为( C )。ABA、F=AB B、F=A+B C、F=AB D、F= 66的反函数为 =( B )。(A) (B) (C)
16、 (D) 67下列表达式中不存在竞争冒险的有 C 。 A.Y=+AB B.Y=AB+C C.Y=AB+AB D.Y=(A+)B68用四选一数据选择器实现函数Y=,应使 A 。A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=069欲使JK触发器按Qn+1=n工作,可使JK触发器的输入端 B 。 A.J=Q,K= B.J=,K=Q C.J=Q,K=1 D.J=0,K=Q70把一个八进制计数器与一个四进制计数器串联可得到 D 进制计数器。 A.8 B.4 C.12 D.3271下列逻辑电路中为时序逻辑电路的是
17、C 。 A.译码器 B.加法器 C.计数器 D.数据选择器72以下式子中不正确的是( C ) a1AA bAA=A c d1A173已知下列结果中正确的是( C ) aYA bYB cYAB d74以下错误的是(B ) a数字比较器可以比较数字大小 b实现两个一位二进制数相加的电路叫全加器 c实现两个一位二进制数和来自低位的进位相加的电路叫全加器 d编码器可分为普通全加器和优先编码器75. 当逻辑函数有n个变量时,共有 D 个变量取值组合?A. n B. 2n C. n2 D. 2的n次方76逻辑函数的表示方法中具有唯一性的是 A 。A .真值表 B.表达式 C.逻辑图 D.以上都具有唯一性7
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 习题 参考答案 32
限制150内