数字电子钟设计数字电路课程设计(7页).docx
《数字电子钟设计数字电路课程设计(7页).docx》由会员分享,可在线阅读,更多相关《数字电子钟设计数字电路课程设计(7页).docx(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-数字电子钟设计数字电路课程设计-第 - 5 - 页福州大学数字电路课程设计报告数字电子钟设计专业: 微电子科学与工程 班级: 微电子(5)班 学号: 111400567 学生姓名: 郑镇洪 同组成员: 吴志强 指导老师: 江浩 2016-2017年第一学期(2017-01-10)一、 设计任务用中小规模集成电路设计一台能显示周、时、分,秒的数字电子钟。数字电子钟的电路组成方框图如图3.3.1所示。 图3.3.1 数字电子钟框图由图3.3.1可见,数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校时电路;六十进制秒、分计数器及24 进制(或12 进制)计时计数器;以及秒、
2、分、时,周的译码显示部分等。二、 设计功能1由晶振电路产生1Hz 标准秒信号。2秒、分为0059六十进制计数器。3时为0023二十四进制计数器。4周显示从06为七进制计数器。5可手动校正:能分别进行秒、分、时、周的校正。只要将开关置于手动位置,可分别对秒,分、时、周进行手动脉冲输入调整或连续脉冲输入的校正。三、 所用仪器和元器件清单174LHC00、74LHC04、74LSl61、74LHC74及门电路2晶振:32768Hz3电容:可调电容30p4电阻:10k、22M5.拨码开关,共阴极8段数码管,芯片插座,软电线等四、 设计方案1秒脉冲发生器秒脉冲发生器是数字钟的核心部分,它的精度和稳定度决
3、定了数字钟的质量,通常用晶体振荡器发出的脉冲经过整形、分频获得1Hz 的秒脉冲。如晶振为32768Hz,通过15 次二分频后可获得1Hz的脉冲输出,电路图如图3.3.2 所示。2计数译码显示秒、分、时、日分别为60、60、24 和7 进制状态表计数器。秒、分均为六十进制,即显示0059,它们的个位为十进制,十位为六进制。时为二十四进制计数器,显示为0023,个位仍为十进制,而十位为三进制,但当十进位计到2,而个位计到4 时清零,就为二十四进制了。 图3.3.2 秒脉冲发生器 周为七进制数,按人们一般的概念一周的显示为星期“日、1、2、3、4、5、6”,所以我们设计这七进制计数器,应根据译码显示
4、器的状态表来进行,如表3.3.1 所示。 表3.3.1 状态表Q4Q3Q2Q1显示1000日000110010200113010040101501106按表3.3.1状态表不难设计出“日”计数器的电路(日用数字8 代)。所有计数器的译码显示均采用BCD七段译码器,显示器采用共阴或共阳的显示器。3校正电路在刚刚开机接通电源时,由于日、秒、分、时为任意值,所以,需进行调整。置开关在手动位置,分别对时、分、秒、日进行单独计数,计数脉冲由单次脉冲或连续脉冲输入。4整点报时电路当时计数器在每次计到整点前六秒时,需要报时,这可用译码电路来解决。即当分为59时,则秒在计数计到54时,输出一延时高电平,直至秒
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子钟 设计 数字电路 课程设计
限制150内