DVE用户手册(61页).doc
《DVE用户手册(61页).doc》由会员分享,可在线阅读,更多相关《DVE用户手册(61页).doc(61页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、-DVE用户手册-第 61 页DVE用户指导手册本文档只供交流和学习使用,欢迎您指出本文档中的不足和提供您宝贵的建议!1入门3基本要求:3启用调试3编译时间选项3必要文件3调用DVE364位技术支持平台3后台处理程序:3交互式界面3脚本命令(Scripts):3DVE的日志文件3在命令行运行仿真3DVE与VCS, SystemVerilog, 和NTB (OV 和 SV)3VCS MX和VHDL3检查点还原的方法3C,C+,和SystemC代码3在GUI界面运行仿真3后台处理程序(Post-processing)3创建并且运行一个交互式的会话3运行仿真3工具栏的应用3模拟器(Simulator
2、)菜单命令的应用3命令行的应用3保存会话或布局图3保存一个布局图会话3载入已保存的会话(session)3关闭数据库3退出DVE32 图形化界面应用3DVE窗口属性概述3DVE窗格(panes)3管理DVE窗口3管理目标窗格3停放与移除窗口和窗格3拖拽和删除一个已停放的窗口3菜单栏和工具栏的应用3菜单栏参考3文件菜单3编辑菜单3视图查看菜单3仿真菜单3信号菜单3作用域菜单3追踪菜单3窗口3信号3模拟器3时间操作3扩大或缩小3扩大或缩小和变动记录3上下文记录命令菜单的应用3设置显示的首选项(Preferences)3自定义显示33 使用层次数据和信号群组窗格3层次窗格3给信号赋值34 使用源窗口
3、3管理交互仿真中的断点3控制源窗口中的行断点3在对话框中管理断点3行断点3时间断点3信号断点3断言断点3任务/函数断点3编辑断点35 运用波形窗口3建立目标窗口3设置波形窗口首选项3重命名信号组3过滤信号3添加信号分离器3设置复制信号的显示3创建一个用户定义基数3管理用户定义基数3导入和导出一个用户定义基数3运用波形窗3制定波形显示3指针和标记3使用指针3运用标记3移动,隐藏和删除标记3扩展和收缩波形信号3在图像窗中搜索3比较信号,域和组3建立总线并设置表达式3使用总线/表达式对话框3总线/表达式列表框3显示/隐藏细目表格3创建一个总线3修改总线成分3管理表达式列表3移位信号38 断言与覆盖率
4、3SV断言的编译3断言结果的观察3显示标准的设置3断言的调试3观察波形窗口中断言的失效3观察断言失效时间增量3源代码的定位39 动态驱动和载入的跟踪3跟踪功能3支持的功能3不支持的功能3Vera的功能3跟踪驱动程序3跟踪载入3Vera的功能31入门本章描述了怎样开始使用DVE它涵盖以下内容: 基本要求 启用调试 调用DVE 在命令行运行仿真 在GUI界面运行仿真 保存会话或布局图 载入已保存的会话 关闭数据库 调用DVE基本要求: 您必须使用相同版本的VCS和DVE,以确保任意仿真中任意问题都能调试。查询该DVE版本的三种方法: 在命令行选项中键入dve v。 在DVE的命令行输入gui_ge
5、t_version指令。 使用HelpAbout帮助菜单选项。启用调试 本节介绍如何调用调试选项来进行仿真。 注: 如果你在一个不能写入数据的文件夹中运行DVE,DVE将不能够记录日志文件。这种情况下DVE将警告您不能够写入DVE文件。编译时间选项 -debug调用UCLI,并为DVE的基本调试建立必要的文件 -debug_all调用UCLI和DVE,并为进一步的DVE调试建立必要的文档。它加入了单步调试、内存释放、和基于断言的调试。-debug_pp创建一个VPD文件(当与VCS系统任务$vcdpluson一起使用的时候)并且用-debug_pp命令来对design进行后台处理(post-p
6、rocessing),这样能够节省编译的时间因为它间接的消除了-debug和-debug_all的编译的预处理程序。这样它能够最低限度的进行调试以便进行VPD和基于断言的调试。这个效果在DVE的后台处理模式下是显而易见的。必要文件DVE启动它的调试功能需要如下的输入文件: VPD文件 - VPD文件是平台独立的,在仿真中你可以在这个根目录下抽取选定的信号。DVE在这些文件里可以得到层次化的、改变值的、和一些断言的信息。基本的调试只用一个VPD文件就能在后台(post-processing)进行。然而,VPD文件不能保证设计的所有层次都包涵在内,因为用户可以有选择地选择将设计的一些子模块存放在V
7、PD文件中。 VPD文件是平台独立的。 VPD文件是有版本要求的。如果您使用相同版本的VCS和DVE来读写VPD文件时是没有问题的。然而 ,如果你使用DVE从一个比它版本老的VCS中读取VPD文件时,它就不能保证所有的DVE的功能都能使用或执行正确。注:为了保障DVE调试的功能性,用一个编译时间选项(-debug,-debug_pp,和-debug_all).不推荐使用VCD文件并且也不允许调试。 MDB库文件。DVE用MDB库来保证信息的连通性。DVE需要MDB信息为了原理图和所有的驱动和负载有关的调试。MDB库文件将被存放在运行模拟的文件夹内。MDB文件是依附于平台的(因此为了应用DVE必
8、须和MDB库在同一平台上运行)。更严格地说,为了确保操作的正确性,VPD文件和MDB库应该都由相同的仿真产生。 OVA库。DVE用这个库是为了进行更高级的断言调试。当VCS的编译选项都用的正确并且一个设计中包含了OVA/SVA/PSL的断言方法时才能生成这个库。这个库也是依附于平台的。 覆盖率数据库(coverage databases).在DVE中你需要指定3种类型的coverage databases当中的一种来显示覆盖信息。如果其他类型的覆盖也存在,DVE也会将他们打开。你可以选择下面2种类型的数据库中的任意一种:- 一个代码覆盖率的文件夹(被VCS或VCS MX在Verilog顶层设计
9、中默认为simv.cm或者时被VCS MX在VHDL顶层设计中默认为scsim.cm)。- 一个Open Vera 或SystemVerilog断言库文件夹(被VCS默认为simv.vdb)调用DVE这节描述了怎样调用DVE。dve help显示DVE基本的指令dve help all显示所有的DVE指令 dve v|-V显示版本信息64位技术支持平台-full64当你已经指定平台的时候,在运行时间输入就能够启动64位的DVE功能。为了达到64位的支持,输入下面指令:dve full64可以输入下面指令中的一个来指定平台: - linux RH3.0 64-bit:Sentenv VCS_TA
10、RGET_ARCH amd64- SuSE9 64-bit:Sentenv VCS_TARGET_ARCH suse64- Solaris 64-bit;Setenv VCS_TARGET_ARCH sparc64后台处理程序:dve不带参数,打开并且清空了一切DVE的顶层窗口。在这里DVE能够在后台或交互式的模式下进行使用。dve vpd filename 打开DVE并且读入在命令行给出的VPD文件,并为设计打开一个顶层视图。dve vpd filename session filename打开DVE并且读入在命令行给出的VPD文件,它们打开一个以前保存过的TCL文件的会话。交互式界面dve
11、 nogui启动了UCLI模式进行调试。DVE的GUI界面是不显示的。sim ucli运行VCS/VCS MX来帮助UCLI调试,DVE GUI不能被显示出来。simv gui在simv仿真的0时刻打开DVE。vcs gui R与上面相同但是是在编译时调用。dve toolexe name toolargs simulator args运行一个与模拟器相连的DVE,这个模拟器的名叫name并且运行DVE的时候具有在模拟器中指定的args属性.simv gui tbug调用集成平台进行调试。脚本命令(Scripts):dve cmd “cmd”启动DVE并且执行括在双引号中的TCL指令。当需要执
12、行多条指令的时候是允许用分隔号的。dve -script name启动DVE并且读入由name所指定的TCL脚本文件。dve session name启动DVE并且读入一个会话文件(session)。如果-session和-script选项一起使用的话,先执行会话命令后执行脚本命令。DVE的日志文件调用DVE的时候会在文件夹里生成下面2个日志文件(log files)。这些日志在有问题的情况下反馈给Synopsys公司是非常有用的。 dve_gui.log 包含所有通过控制台日志的输入和输出。 dve_history.log 包含了发生在调试会话周期中的所有指令。这个文件对记录脚本再运行是非常
13、有帮助的。在命令行运行仿真DVE与VCS, SystemVerilog, 和NTB (OV 和 SV)运行DVE,你必须在编译时调用它。你可以用-debug,-debug_all或者-debug_pp属性来调用DVE,或者将DVE设置成默认的命令行界面。一起运行DVE和VCS,需要输入带有DVE使能的VCS命令行选项。vcs (-debug | -debug_all | -debug_pp) -sverilog -ntb VCS_options design.v testbench_filessimv -gui runtime_optionsVCS MX和VHDL纯粹的VHDL运行一个带有DV
14、E的VHDL仿真,需要输入一个带有DVE使能选项的VCS MX指令:vhdlan design.vhdscs cfg_tb (-debug | -debug_all)scsim -gui runtime_options一个拥有Verilog为顶层文件的混合仿真运行一个Verilog为顶层文件的Verilog/VHDL的混合仿真时,输入下面带有DVE使能选项的指令(options enabling DVE):vcs -mhdl (-debug | -debug_all) options design.vsimv -gui runtime_options一个拥有VHDL为顶层文件的混合仿真运行一个
15、VHDL为顶层文件的Verilog/VHDL混合仿真,输入下面带有DVE使能选项的命令:vlogan Verilog_files optionsvhdlan vhdl_filename -vlib Verilogscs cfg_tb (-debug | -debug_all) -verilogcomp options scsim -gui -verilogrun -q options检查点还原的方法当保存和还原一个仿真的时候,用相同的技术或流程来还原你曾经保存的检查点(checkpoint),例如: 应用UCLI指令保存和还原 在DVE中保存和还原 应用SCL指令保存和还原 应用CLI指令保存
16、和还原千万不要将保存和还原的指令相互之间弄混,例如: 用UCLI指令保存却用SCL指令还原 在DVE中保存却用CULI指令还原 保存用UCLI指令却用DVE还原 用CLI指令保存却用UCLI指令还原并且如果你正在提交一个用VHPI或PLI与VCS MX通信的外部申请,并且已经有文件为了这个申请被打开了,在你还原后你必须在你下次保存或者打开之前将这些文件关掉。C,C+,和System C代码以下步骤主要概括了用UCLI去调试VCS或是VCS MX上的那些含有C,C+,和SystemC的源代码的仿真。像通常那样编译包含C,C+,和System C模块的VCS或VCS MX,确保所有的你要调试的C文
17、件都被编译到。例如,一个有Verilog在C或C+模块顶层的设计: gcc -g options -c my_pli_code.cvcs +vc -debug_all -P my_pli_code.tab my_pli_code.o或者一个有Verilog在SystemC模块顶层的设计:syscan -cflags -gsyscan -cpp g+ -cflags -g my_module.cpp:my_modulevcs -cpp g+ -sysc -debug_all top.v注意你必须用-debug或-debug_all来调用调试功能。在DVE中打开仿真Simv gui3、选择Simu
18、lator C/C+ Debugger来启动C调试器。在GUI界面运行仿真你可以在GUI界面打开DVE并且运行仿真。后台处理程序(Post-processing)对于后台处理程序来会说你可载入并且显示任何数目的VPD文件。在DVE中打开一个数据库文件:做下面两个操作中的任意一个:- 在Menu按钮下,选择FileOpen Database.- 在工具栏点击图标。打开数据库文件的对话框就出现了2、在打开数据对话框里,翻阅到并且选择你要载入的VPD文件。3、为你的设计输入或选择一个名字。4、输入时间范围来载入。默认的是从仿真开始到结束。5、点击OpenDVE就载入了所选的VPD文件。创建并且运行一
19、个交互式的会话另外为了后台处理载入的VPD文件,你也可以应用一个编译过的Verilog,VHDL,或是二者的混合设计,来实时的创建并且交互式的运行一个仿真。在命令行打开DVE %dve选择SimulatorSetup,然后从模拟器的创建对话框选择开始仿真。1. 翻到一个模拟器的可执行界面(simulator excutable).2. 输入模拟器的属性。3. 设置这个VPD文件的名字或选择一个已存在的文件,该文件将会在交互式的会话中被写入。4. 点击OK创建仿真。运行仿真这节描述了应用DVE来运行并且控制仿真。涵盖了下面的几方面内容:-工具栏的应用-仿真其菜单命令的应用-命令行选项的应用工具栏
20、的应用当开始一个仿真的时候,DVE激活了工具命令行来运行和控制仿真。在模拟器中点击下面这些图标来控制仿真。图标功能描述运行仿真程序直到一个中断点(breadkpoint)被触发为止,例如仿真结束,或该期间在对话框或者是工具栏指定了持续时间。运行指定时间的仿真后停止。当运行仿真的时候该图标被激活,点击它来停止仿真对于VHDL、Verilog、和TB代码而言,进行下一步任务或函数的操作。(For VHDL, Verilog, and TB code, next steps over tasks and functions.) 将仿真逐行代码扫描式的进行,不考虑代码的语言。这与UCLI的Step指令
21、是一样的在当前激活的线程里逐步的跳转到下一个可执行的命令行。对于本地测试平台(NativeTB)OpenVera和SV TB而言,在平台中下一个可执行的命令行处停止扫描到下一个可执行命令行跳出当前的函数或任务停止当前运行的仿真并且用当前仿真的设置来从启该仿真。这个操作保留所有打开的窗口和GUI界面设置。如果没有运行仿真该操作就启动仿真模拟器(Simulator)菜单命令的应用在开始仿真后,可以用菜单命令来运行和控制仿真程序。选择下面的命令来控制仿真:指令功能描述Start/Continue运行仿真程序直到一个中断点(breadkpoint)被触发,或仿真结束,或到了该期间在对话框或者是工具栏指
22、定的持续时间。Step逐行代码扫描式的进行仿真,不考虑代码的语言这与UCLI的Step指令功能相同Next对于VHDL、Verilog、和TB代码而言,进行下一步任务或函数的操作。(For VHDL, Verilog, and TB code, next steps over tasks and functions.)Step In Active Thread在当前激活的线程里逐步的跳转到下一个可执行的命令行。Step In Testbench对于本地测试平台(NativeTB)OpenVera和SV TB而言,在平台中下一个可执行的命令行处停止Step out扫描到下一个可执行命令行时跳出当
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- DVE 用户手册 61
限制150内