2022年2022年计算机组成原理 2.pdf
《2022年2022年计算机组成原理 2.pdf》由会员分享,可在线阅读,更多相关《2022年2022年计算机组成原理 2.pdf(25页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、一、填空题1 字符信息是符号数据,属于处理(非数值 )领域的问题,国际上采用的字符系统是七单位的(ASCLL )码。2 按IEEE754 标准,一个 32位浮点数由符号位 S(1位)、阶码E(8位)、尾数 M(23位)三个域组成。其中阶码E的值等于指数的真值(e )加上一个固定的偏移值(127)。3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间 )并行技术。4 虚拟存储器分为页式、(段 )式、(段页 )式三种。5 安腾指令格式采用 5个字段:除了操作码(OP)字段和推断字段外,还有 3个7位的(地址码)字段,它们用于指定(寄存器 )2个源操作数
2、和 1个目标操作数的地址。6 CPU从内存取出一条指令并执行该指令的时间称为(指令周期 ),它常用若干个(CPU 周期 )来表示。7 安腾CPU 中的主要寄存器除了 128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有 64个(推断寄存器 )和8个(分支寄存器)。8 衡量总线性能的重要指标是(总线带宽 ),它定义为总线本身所能达到的最高传输速率,单位是(MB/s )。9 DMA控制器按其结构,分为(选择型 )DMA 控制器和(多路型 )DMA 控制器。前者适用于高速设备,后者适用于慢速设备。10 64 位处理机的两种典型体系结构是(英特尔 64
3、体系结构)和(安腾体系结构 )。前者保持了与 IA-32 的完全兼容,后者则是一种全新的体系结构。1 在计算机术语中,将 ALU 控制器和(内)存储器合在一起称为(主机 )。2 数的真值变成机器码可采用原码表示法,反码表示法,名师资料总结-精品资料欢迎下载-名师精心整理-第 1 页,共 25 页 -(补码 )表示法,(移码)表示法。3 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。4 反映主存速度指标的三个术语是存取时间、(存储器带宽 )和(存储周期)。5 形成指令地址的方法称为指令寻址,通常是(顺序 )寻址,遇到转移指令时(跳跃 )寻址
4、。6 CPU从(内存)取出一条指令并执行这条指令的时间和称为(指令周期 )。7 RISC 指令系统的最大特点是:只有(取数)指令和(存数 )指令访问存储器,其余指令的操作均在寄存器之间进行。8 微型机的标准总线,从带宽132MB/S 的32位(字长)总线发展到 64位的(指令)总线。9 IA-32 表示(Inter)公司的(32)位处理机体系结构。10安腾体系机构采用显示并行指令计算技术,在指令中设计了(属性)字段,用以指明哪些指令可以(并行)执行。1 定点32位字长的字,采用 2的补码形式表示时,一个字所能表示的整数范围是(-2,2-1 )。2 IEEE754 标准规定的 64位浮点数格式中
5、,符号位为1位,阶码为 11位,尾数为 52位,则它能表示的最大规格化正数为(1+(1-2)*2 )。3 浮点加、减法运算的步骤是(0操作数检查 )、(比较阶码大小并完成对阶 )、(尾数进行加或减操作 )、(结果规格化 )、(舍入处理 )。4 某计算机字长 32位,其存储容量为 64MB,若按字编址,它的存储系统的地址线至少需要(14)条。5 一个组相联映射的 Cache,有128块,每组 4块,主存共有16384块,每块 64个字,则主存地址共(20 )位,其中主存字块标记应为(14 )位,组地址应为(5)位,Cache 地址共(7)位。名师资料总结-精品资料欢迎下载-名师精心整理-第 2
6、页,共 25 页 -6 CPU从主存取出一条指令并执行该指令的时间叫(指令周期 ),它通常包含若干个(CPU 周期 ),而后者又包含若干个(时钟周期 )。7 某中断系统中,每抽取一个输入数据就要中断CPU 一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。该中断处理需要 X秒。另一方面,缓冲区内每存储N 个数据,主程序就将其取出进行处理,这种处理需要Y秒,因此该系统可以跟踪到每秒(n(n*x+y)次中断请求。8 在计算机系统中,多个系统部件之间信息传送的公共通路称为(总线 )。就其所传送信息的性质而言,在公共通路上传送的信息包括(数据信息 )、(地址信息 )、(控制)。9 在虚存系统
7、中,通常采用页表保护、段表保护和键保护方法实现(存储区域 )保护。10 安腾体系结构采用推测技术,利用(控制)推测方法和(数据)推测方法提高指令执行的并行度。1 IEEE6754 标准规定的 64位浮点数格式中,符号位为1位,阶码为11位,尾数为 52位。则它所能表示的最大规格化正数为(2的10次方*(2-2的-52次方)。2 直接使用西文键盘输入汉字,进行处理,并显示打印汉字,要解决汉字的(输入编码 )、(汉字内码 )和(字模码 )三种不同用途的编码。3 数的真值变成机器码时有四种表示方法,即(原码 )表示法,(反码 )表示法,(补码)表示法,(移码 )表示法。4 主存储器的技术指标有(存储
8、容量 ),(存储时间),(存储周期 ),(存储器带宽 )。5 cache和主存构成了(地址映射 ),全由(硬件)来实现。6 根据通道的工作方式,通道分为(选择 )通道和(多路)通道两种类型。7 SCSI 是(并行 )I/O 标准接口,IEEE1394 是(串行 )名师资料总结-精品资料欢迎下载-名师精心整理-第 3 页,共 25 页 -I/O 标准接口。8 某系统总线的一个存取周期最快为3个总线时钟周期,总线在一个总线周期中可以存取32位数据。如总线的时钟频率为8.33MHz,则总线的带宽是()。9 操作系统是计算机硬件资源管理器,其主要管理功能有(处理机 )管理、(存储)管理和(设备)管理。
9、10 安腾处理机采用 VLIW 技术,编译器经过优化,将多条能并行执行的指令合并成一个具有(多个操作码 )的超长指令字,控制多个独立的(功能部件 )同时工作。1 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言 )级、(高级语言 )级。2 十进制数在计算机内有两种表示形式:(字符串 )形式和(压缩的十进制数串 )形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。3 一个定点数由符号位和数值域两部分组成。按小数点位置不同,定点数有(纯小数)和(纯整数 )两种表示方法。4 对存储器的要求是容量大、速度快、成本低,为
10、了解决这三方面的矛盾,计算机采用多级存储体系结构,即(cache)、(内存 )、(外存 )。5 高级的 DRAM芯片增强了基本 DRAM的功能,存取周期缩短至20ns以下。举出三种高级 DRAM芯片,它们是(FPM-DRAM)、(CDRAM )、(SDRAM )。6 一个较完善的指令系统,应当有(数据处理 )、(数据存储 )、(数据传送 )、(程序控制 )四大类指令。7 机器指令对四种类型的数据进行操作。这四种数据类型包括(地址 )型数据、(数值 )型数据、(字符 )型数据、(逻辑 )型数据。8 CPU中保存当前正在执行的指令的寄存器是(指令寄存器),指示下一条指令地址的寄存器是(程序寄存器)
11、,保存算术逻辑运算结果的寄存器是(通用寄存器 )和(状态名师资料总结-精品资料欢迎下载-名师精心整理-第 4 页,共 25 页 -寄存器 )。9 虚存系统中,通常采用页表保护、段表保护和键保护以实现(存储区域 )保护。10 安腾体系结构采用分支推断技术,将传统的(if then else)分支结构转变为无分支的(顺序/并行)代码,避免了错误预测分支而付出的代价。1 IEEE754标准,一个浮点数由(符号位 S)、阶码 E、尾数M三个域组成。其中阶码E的值等于指数的(真值 e)加上一个固定(偏移值)。2 相联存储器不按地址而是按(内容)访问的存储器,在cache中用来存放(行地址表),在虚拟存储
12、器中用来存放(分段表、页表和快表)。3 双端口存储器和多模块交叉存储器属于(并行)存储器结构,前者采用(空间 并行)技术,后者采用(时间并行)技术。4 根据地址格式不同,虚拟存储器分为(页式虚拟存储器)、(段式虚拟存储器)、(段页式虚拟存储器)。5 CPU从主存取出一条指令并执行该指令的时间叫做(指令周期),它通常用若干(CPU )来表示,而后者有包含有若干个(时钟周期)。6 内部总线是指(CPU)内部连接各逻辑部件的一组(互联机构)。它用()或()来实现。7 存储器的读出时间通常称为(存取时间),它定义为(从存储接受读出请求到所要的信息出现在他的输出端的时间),为便于读出写控制,存储器设计时
13、写入时间和读出时间相等,但事实上写入时间(小于)读出时间。名师资料总结-精品资料欢迎下载-名师精心整理-第 5 页,共 25 页 -8 形成操作数地址的方式,称为(寻址)方式,操作数可放在()寄存器、()寄存器、内存和指令中。9 RISC机器一定是(流水)CPU,奔腾 CPU是(流水)CPU,但奔腾机是(CISC)机器10 为了解决多个(主设备)同时竞争总线(控制权),必须具有(总线仲裁)部件。1 双端口存储器和多模块交叉存储器属于(并行)存储器结构,前者采用(空间并行)技术,后者采用(时间并行)技术。2 移码表示法主要用于表示(浮点)数的阶码,以便于比较两个(机器数)的大小和()操作。3 堆
14、栈是一种特殊的数据寻址方式,它采用(先进后出)原理。按结构不同,分为(寄存器)堆栈和(存储器)堆栈。4 总线仲裁部件通过采用(优先级)策略和(公平)策略,选择一个主设备作为总线的下一次主控方,接管(总线控制)权5 并行处理技术已经成为计算机发展的主流,它可以贯穿于信息加工的各个步骤和阶段。概括起来,主要有三种形式:(时间)并行、(空间)并行、(时间和空间)并行。6 直接使用西文键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的()编码。7 多媒体 CPU是带(MMX)技术的处理器。它是一种(),()技术,特别适用于()处理。8 衡量总线性能的重要指标是(总线带宽),它定义
15、为总线本身所能达到的最高(传输速率)速率。PCI总线的总线带宽名师资料总结-精品资料欢迎下载-名师精心整理-第 6 页,共 25 页 -可达(132MB/S)。9 光盘是多媒体计算机不可缺少的外存设备。按读写性质分,光盘有(CD-ROM),(CD-RW),(WORM)型三类光盘。10 DMA 技术的出现,使得(外围设备)可以通过(DMA)直接访问(内存),同时,CPU可以继续执行程序。1 运算器和控制器合在一起称为(中央处理器),而将(中央处理器)和存储器合在一起称为(中央处理机)。2 数的真值变成机器码可采用原码、(反码)和(补码)表示法,移码表示法便于表示浮点数的(阶码)。3 广泛使用的(
16、SRAM )和(DRAM )都是半导体随机读写存储器,而(FLASH )存储器同时具有RAM 和ROM的特点。4 形成指令地址的方式称为(寻址)方式,它分为(顺序)寻址和(跳跃)寻址。5 微型机的标准总线从16位的 ISA总线发展到 32位的(PCI)总线和(CPU)总线,又进一步发展到64位的()总线。6 安腾 CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器和 1个指令指针寄存器(即程序计数器)外、还有64个(推断寄存器)和8个(分支寄存器)。7 DMA 控制器按其结构,分为(选择型)DMA 控制器和(多路型)DMA 控制器。前者适用于高速设备,后者适用于
17、慢名师资料总结-精品资料欢迎下载-名师精心整理-第 7 页,共 25 页 -速设备。8 64位处理机的两种典型体系结构是(英特尔 64)和(安腾)。前者保持了与IA-32 的完全兼容,后者则是一种全新的体系结构。9 CPU从(存储器)中取出一条指令并执行这条指令的时间和称为(指令周期)。10 RISC指令系统的最大特点是:只有(取数)指令和(存数)指令访问存储器,其余指令的操作均在寄存器之间进行。1 多路型 DMA 控制器不仅在(物理)上而且在(逻辑)上可以连接多个设备,适合于连接(多个慢速)设备。2 多个用户共享主存时,系统应提供()。通常采用的方法是()和(),并用硬件来实现。3 当今的
18、CPU芯片除了包括定点运算器、操作控制器外,还包括()运算器、()和()管理部件4 流水 CPU中的主要问题是(资源)相关、(数据)相关和(控制)相关。为此,需要采用相应的技术对策才能保证流水畅通而不断流。5 对存储器的要求是容量大、速度快、成本低,为了解决这三个方面的矛盾,计算机采用了多级存储体系结构,即(高速缓冲)、(主存)和(外存储器)。6 一个较完善的指令系统,应当有(数据处理)、(数据存储)、(数据传送)、(程序控制)四大类指令。7 机器指令对四种类型的数据进行操作,这四种数据类型包括(地址)型数据、(数值)型数据、(字符)型数据和(逻名师资料总结-精品资料欢迎下载-名师精心整理-第
19、 8 页,共 25 页 -辑)型数据。8 CPU中保存当前正在执行的指令的寄存器是(指令寄存器),指示下一条指令地址的寄存器是(程序计数器),保存算术逻辑运算结果的寄存器是(数据地址)和(通用)寄存器。9 运算器和控制器合在一起称为(中央处理器),而将(中央处理器)和存储器合在一起称为(中央处理机)。10 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器,而(FLASH)存储器同时具有RAM 和ROM的特点。一、选择题1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(B)计算机。冯诺依曼2 某机字长 32位,其中 1位表示符号位。若用定点整数表示,则最
20、小负整数为(A)。A -(231-1)3 以下有关运算器的描述,(C )是正确的。C 算术运算与逻辑运算4 EEPROM是指(D )。电擦除可编程只读存储器5 常用的虚拟存储系统由(B )两级存储器组成,其中辅存是大容量的磁表面存储器。主存-辅存6 RISC 访内指令中,操作数的物理位置一般安排在(D)两个通用寄存器7 当前的 CPU 由(B)组成。控制器、运算器、cache8 流水CPU 是由一系列叫做“段”的处理部件组成。和具备m 个并行部件的 CPU 相比,一个 m 段流水 CPU 的吞吐能力是(A )具备同等水平9 在集中式总线仲裁中,(A )方式响应时间最快。独立请求名师资料总结-精
21、品资料欢迎下载-名师精心整理-第 9 页,共 25 页 -10 CPU 中跟踪指令后继地址的寄存器是(C)。程序计数器11 从信息流的传输速度来看,(A )系统工作效率最低.单总线12 单级中断系统中,CPU 一旦响应中断,立即关闭(C)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。中断屏蔽13 安腾处理机的典型指令格式为(C)位。41位14 下列各项中,不属于安腾体系结构基本特征的是(D)。超线程15 下面操作中应该由特权指令完成的是(B)。从用户模式切换到管理员模式16 冯 诺依曼机工作的基本方式的特点是(B)。按地址访问并顺序执行指令17 在机器数(B)中,零的表
22、示形式是唯一的。补码18 在定点二进制运算器中,减法运算一般通过(D)来实现。补码运算的二进制加法器19 某计算机字长 32位,其存储容量为 256MB,若按单字编址,它的寻址范围是(D )。06420 主存贮器和 CPU之间增加 cache的目的是(A)。解决 CPU和主存之间的速度匹配问题21 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(C)。隐含寻址方式22 同步控制是(C )。由统一时序信号控制的方式23 描述PCI总线中基本概念不正确的句子是(CD )。PCI设备一定是主设备系统中只允许有一条PCI总线24 CRT 的分辨率为 10241024像
23、素,像素的颜色数为 256,则刷新存储器的容量为(B)。1MB25 为了便于实现多级中断,保存现场信息最有效的办法是采用(B)。堆栈26 特权指令是由(C)执行的机器指令。操作系统核心程 序27 虚拟存储技术主要解决存储器的(B)问题。扩大存储容量28 引入多道程序的目的在于(A)。充分利用 CPU,减少等待CPU时间名师资料总结-精品资料欢迎下载-名师精心整理-第 10 页,共 25 页 -29 64位双核安腾处理机采用了(B)技术。时间并行30 在安腾处理机中,控制推测技术主要用于解决(B)问题。与取数指令有关的控制相关31 下列数中最小的数是(C )。(101001)32 某DRAM 芯
24、片,其存储容量为5128位,该芯片的地址线和数据线的数目是(D )。19,833 在下面描述的汇编语言基本概念中,不正确的表述是(D)。汇编语言编写的程序执行速度比高级语言慢34 交叉存储器实质上是一种多模块存储器,它用(A)方式执行多个独立的读写操作。流水35 寄存器间接寻址方式中,操作数在(B)。主存单元36 机器指令与微指令之间的关系是(A )。用若干条微指令实现一条机器指令37 描述多媒体 CPU基本概念中,不正确的是(CD)。MMX 指令集是一种多指令流多数据流的并行处理指令多媒体 CPU是以超标量结构为基础的 CISC机器38 在集中式总线仲裁中,(A)方式对电路故障最敏感。菊花链
25、39 流水线中造成控制相关的原因是执行(A)指令而引起。条件转移40 PCI总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的是(B)。采用分布式仲裁策略41 下面陈述中,不属于外围设备三个基本组成部分的是(D)。计数器42 中断处理过程中,(B )项是由硬件完成。开中断43 IEEE1394是一种高速串行 I/O标准接口。以下选项中,(D)项不属于 IEEE1394的协议集。串行总线管理44 下面陈述中,(c)项属于存储管理部件MMU 的职能。分页技术45 64位的安腾处理机设置了四类执行单元。下面陈述中,(D)项不属于安腾的执行单元。定点执行单元46 运算器的核心功能部件是(B
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年2022年计算机组成原理 2022 计算机 组成 原理
限制150内