2022年PSpice仿真中的收敛问题及解决方法 .pdf
《2022年PSpice仿真中的收敛问题及解决方法 .pdf》由会员分享,可在线阅读,更多相关《2022年PSpice仿真中的收敛问题及解决方法 .pdf(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、写在前面:本文是作者平常学习和工作中记录的一些笔记,有些零碎,但是很有用,主要是从原理的角度阐述了PSpice 仿真中的收敛性,以及应对仿真不收敛的方法。适合使用PSpice 仿真很久并且碰到过较多问题的高手!注意:有些东西是最原始的spice 语言的,在 OrCAD PSpice中不一定有相应的选项。By:Michael Wang 2010年 12 月 17简介 PSpice在设定的仿真次数内,如果不能得到满足精度要求的解,就会出现收敛性问题,该问题可能有两大类原因导致:第一:容许的仿真次数太少或者仿真精度要求太高。第二:电路方程本身无解。针对不同的仿真类型,都会有一些问题的探讨和分析以及相
2、应的应对策略。DC分析:在 PSpice 执行一些定制的仿真前,首先执行DC工作点分析,PSpice 通过特定数量的迭代得到 DC静态工作点,否则 PSpice 会有电路不收敛的提醒,并且退出仿真程序。默认收敛限定描述如下:.options ITL1=100 如果不收敛,上式中的ITL1 可以增加到大于 500 更多的 DC收敛参数:GMIN步长设置、信号源步长设置、初始电容电压设置及伪瞬态设置。.NODESET 可以设置电路节点的DC电压值,PSpice 会识别这个电压值作为电路仿真的初始电压值,可以减少对收敛的迭代次数。如果不能通过节点设置和ITL1 来得到收敛结果,可以设置 ITL6=1
3、00 或者其他非零值,这个设定时运用信号源步长算法,从一个开始值逐渐减少信号源电压直到0 电平,或者减少得到一个收敛解,这时,信号源再逐渐减回设置的初始设置。这个方法可以解决所有DC偏置点不收敛的问题,但是 ITL6 函数本身有缺陷,所以在最后万不得已才能用。(OrCAD 没有引入这个参数)如果电路包含半导体器件,该器件导电区域会包含零电导率。这样仿真会出现一个“把零作除”的错误。为了消除这个错误的产生,在每个半导体器件的PN结点处用 GMIN 跨导与每个 PN结点处并联。GMIN 是一个全局参数,默认值 100P?,GMIN 的参数值越大,牛顿拉夫申算法会越快完成收敛计算。增加GMIN的参数
4、值会减少旁路电阻值。仿真的精度在旁路电阻产生的电流小于可容忍的相对错误电名师资料总结-精品资料欢迎下载-名师精心整理-第 1 页,共 5 页 -流分辨率时(kielkowski 1995)不受影响,对Gmin 设置的建议值为 .option GMIN=1n 瞬态分析:瞬态不收敛将最大迭代次数设置如下;.options ITL4=10;use ITL4=1500 if transient convergence problems occur 如果当前时刻节点不收敛,那么仿真步长会缩短到原来的1/8,如此计算直到得到收敛结果或者迭代次数溢出(ITL4),用户设置的仿真时间步长的不同,会导致瞬态收敛
5、困难,这点在开关电路仿真时尤其明显。仿真步长必须小于开关电平的识别时间。当对瞬态仿真参数惊醒设定时,需要考虑高电平变换器或器件模型的不连续性。对步长保守的估算,步长的单位最小值要小于一个开关波形一个周期的一个数量级的时间,例如,对于一个100K的振荡器(10u)的时间步长设定应该为1u 左右。Tmax值是最大时间步长,这个值可以省去或者指定为增大仿真精度(减小Tmax)或减小仿真精度(增大Tmax)。这个设定可以让模拟器在对电路有微小变化时进行仿真计算的时间步长稍大一些。避免一般性错误的步骤核对电路是否连接正确,元件极性是否连接正确,所有节点对地都有其直流路径。核对所有元件都正确赋值核对所有模
6、型参数都有实际意义,尤其是自己创建或者修改的核对两个网络连接处都有节点核对电压和电流的发生起相应有其正确的语法和合适的数值电容或电流源的串联等效代替需串联放置检查是否把字母 O当作数字 0 使用如果行为表达式或行为元素在电路中运用,则验证电路不会出现零点分割的情况验证独立元增益正确DC收敛的方法:1.设置 ITL1=500;2.使用 NODESET,不适当的节点设置会导致不正确的仿真结果或者不收敛,所以在对 NODESET 语句设置时需要注意3.运用脉冲语句产生DC电源。V1 3 0 5 DC 变为 V1 3 0 PULSE 0 5。这样允许用户对电源进行开关控制,脉冲的上升时间可以用来设置实
7、际电源的上电时间。名师资料总结-精品资料欢迎下载-名师精心整理-第 2 页,共 5 页 -4.设置 GMIN,设置 GMIN=1n 或者 0.1n,不推荐设置过高的数值,这个参数设置了所有半导体器件的最小导电性。5.如果可以,设置 RSHUNT 参数,设置电路中所有节点对地的电阻值,通过这个收敛方法会在其他节点而不是被选节点得到仿真结果,所以仿真结果需要仔细检验(PSPICE 中没有这一项的设置)6.设置 ITL6=100,信号源步进将所有直流激励递减,直到电路的DC直流偏置电确定或者电平降低到0V,然后反向迭代。(PSPICE中没有这一项的设置)瞬态收敛的方法:1.验证电路的直流分析是否收敛
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年PSpice仿真中的收敛问题及解决方法 2022 PSpice 仿真 中的 收敛 问题 解决方法
限制150内