2022年位全加器实验报告 2.pdf
《2022年位全加器实验报告 2.pdf》由会员分享,可在线阅读,更多相关《2022年位全加器实验报告 2.pdf(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1 四位全加器11 微电子 黄跃1117426021【实验目的】采用 modelsim集成开发环境,利用 verilog 硬件描述语言中行为描述模式、结构描述模式或数据流描述模式设计四位进位加法器。【实验内容】加法器是数字系统中的基本逻辑器件。多位加法器的构成有两种方式:并行进位和串行进位方式。并行进位加法器设有并行进位产生逻辑,运算速度快;串行进位方式是将全加器级联构成多位加法器。通常,并行加法器比串行级联加法器占用更多的资源,并且随着位数的增加,相同位数的并行加法器比串行加法器的资源占用差距也会越来越大。实现多位二进制数相加的电路称为加法器,它能解决二进制中 1110的功能(当然还有 0
2、0、01、10).【实验原理】全加器除本位两个数相加外,还要加上从低位来的进位数,称为全加器。图4 为全加器的方框图。图 5 全加器原理图。被加数Ai、加数 Bi从低位向本位进位Ci-1作为电路的输入,全加和Si与向高位的进位Ci作为电路的输出。能实现全加运算功能的电路称为全加电路。全加器的逻辑功能真值表如表2 中所列。信号输入端信号输出端AiBiCiSiCi0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 名师资料总结-精品资料欢迎下载-名师精心整理-第 1 页,共 5 页 -2 表
3、2 全加器逻辑功能真值表图4 全加器方框图图5 全加器原理图多位全加器连接可以是逐位进位,也可以是超前进位。逐位进位也称串行进位,其 逻辑电路 简单,但速度也较低。四位全加器如图 9 所示,四位全加器是由半加器和一位全加器组建而成:图 9 四位全加器原理图【实验步骤】(1)建立新工程项目:打开 modelsim 软件,进入集成开发环境,点击File New project建立一名师资料总结-精品资料欢迎下载-名师精心整理-第 2 页,共 5 页 -3 个工程项目 adder_4bit。建立文本编辑文件:点击 File New在该项目下新建 Verilog源程序文件 adder_4bit.v 并
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年位全加器实验报告 2022 全加器 实验 报告
限制150内