2022年锁相环CD设计频率合成器 .pdf
《2022年锁相环CD设计频率合成器 .pdf》由会员分享,可在线阅读,更多相关《2022年锁相环CD设计频率合成器 .pdf(10页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、通信专业课程设计基于锁相环的频率合成器的设计设计报告姓名:曾明班级:通信工程2班学号:2008550725 指导老师:粟建新名师资料总结-精品资料欢迎下载-名师精心整理-第 1 页,共 10 页 -2 目录一、设计和制作任务3 二、主要技术指标3 三、确定电路组成方案3 四、设计方法4(一)、振荡源的设计4(二)、N 分频的设计4(三)、1KHZ标准信号源设计(即M分频的设计)5五、锁相环参数设计6 六、电路板制作7 七、调试步骤8 八、实验小结8九、心得体会9十、参考文献9附录:各芯片的管脚图10名师资料总结-精品资料欢迎下载-名师精心整理-第 2 页,共 10 页 -3 锁相环 CD404
2、6 设计频率合成器内容摘要:频率合成是以一个或少量的高准确度和高稳定度的标准频率作为参考频率,由此导出多个或大量的输出频率,这些输出的准确度与稳定度与参考频率是一致的。在通信、雷达、测控、仪器表等电子系统中有广泛的应用,频率合成器有直接式频率合成器、直接数字式频率合成器及锁相频率合成器三种基本模式,前两种属于开环系统,因此是有频率转换时间短,分辨率较高等优点,而锁相频率合成器是一种闭环系统,其频率转换时间和分辨率均不如前两种好,但其结构简单,成本低。并且输出频率的准确度不逊色与前两种,因此采用锁相频率合成。关键词:频率合成器CD4046 一、设计和制作任务1确定电路形式,画出电路图。2 计算电
3、路元件参数并选取元件。3 组装焊接电路。4 调试并测量电路性能。5 写出课程设计报告书二、主要技术指标1频率步进 1kHz 2频率稳定度f1KHz 3 电源电压 Vcc=5V 三、确定电路组成方案原理框图如下,锁相环路对稳定度的参考振动器锁定,环内串接可编程的分频器,通过改变分频器的分配比N,从而就得到N 倍参考频率的稳定输出。晶体振荡器输出的信号频率f1,经固定分频后(M 分频)得到基准频率 f1,输入锁相环的相位比较器(PC)。锁相环的 VCO名师资料总结-精品资料欢迎下载-名师精心整理-第 3 页,共 10 页 -4 输出信号经可编程分频器(N 分频)后输入到PC 的另一端,这两个信号进
4、行相位比较,当锁相环路锁定后得到:f1/M=f1 =f2/N 故 f2=Nf 1(f 1 为基准频率)当N变化时,或者N/M变化时,就可以得到一系列的输出频率 f2。四、设计方法(一)、振荡源的设计用 CMOS 与非门和 1M晶体组成1MHz 振荡器,如图 14。图中 Rf 使F1工作于线性放大区。晶体的等效电感,C1、C2构成谐振回路。C1、C2可利用器件的分布电容不另接。F1、F2、F3使用 CD4049。(二)、N 分频的设计方案一:用一片 CD4017作分频器组成 2-9KHZ频率合成器。4017构成二、三,九等分频器,将上述4017组成的分频器代入图15 中的 1/N 分频器,就组成
5、 29KHZ频率合成器。方案二:单片 CD4522频率合成器构成 1-9kHz 变化。CD4522 是可预置数的二一十进制1/N 减计数器。其引脚见附录。其中D1-D4是预置端,Q1 Q4是计数器输出端,其余控制端的功能如下:PE(3)=1 时,D1D4值置进计数器 EN(4)=0,且 CP(6)时,计数器(Q1 Q4)减计数;CF(13)=1且计数器(Q1 Q4)减到 0 时,QC(12)=1 Cr(10)=1时,计数器清零。单片 4522 分频器,拨盘开关为 BCD 码开关,如当数据窗口显示3 时则 A和 1,2 相连;当显示 5 时,则 A和 14 相连,其余类推。4 个 100K电阻用
6、来保证当拨盘开关为某脚不和 A 相连,也就是悬空时,为低电平。工作过程是这样的:设拨盘开关拨到N,当某时刻 PE(3)=1,则 N置到 IC 内的计数器中,下一个CP来时,计数器减计数变为N-1,一直到第N 个CP来时,计数器为 0。这时由于 CF(13)=1,所以 QC(12)=1,也即 PE(3)=1又恢复到开始状态,开始一个新的循环。很显然,每来个 N个 CP,QC(12)就会出现一个高电平,也就是QC(12)应是 CP的 N分频信号。名师资料总结-精品资料欢迎下载-名师精心整理-第 4 页,共 10 页 -5 用改图电路代替上图中4017 部分,组成 19KHz频率合成器方案三:用三片
7、 4522 组成 1999HHZ 频率合成器如下图,最终应做到拨盘开关的数值是多少,VCO 输出信号的频率就是多少KHz。图 3 1 999HHZ频率合成器方案比较:虽然三个方案都能实现频率合成器,方案一和方案二差不多,原理简单,结构清晰,但是最终频率只能实现1-9kHz,而方案三虽然原理和结构上都比较复杂,但是可以达到1-999KHz的频率变化,所以选择方案三。(三)、1KHZ标准信号源设计(即M分频的设计)根据 4518 的输出波形图,可以看出 4518 包含二分频、四分频、十分频,用二片CD4518(共 4个计数器)组成一个 1000分频器,也就是三个十分频器,这样就可把 1MHz的晶振
8、信号变成 1KHz的标准信号。如下图所示:名师资料总结-精品资料欢迎下载-名师精心整理-第 5 页,共 10 页 -6 通过前面的分析可以得到总体的设计电路图如下:五、锁相环参数设计本设计中,M固定,N可变。基准频率 f 1定为 1KHz,改变 N值,使 N=1999,则可产生f2=1KHz999KHz的频率范围。锁相环锁存范围:fmax=1M1.1MHz fmin=1001KHz 则 fmax/fmin=1K11K 使用相位比较器PC2 1)若 R2,则由 fmax/fmin=1K-11K 由右图大概确定 R2/R1的值约为(1-10)K 选定 R1=10K,可得 R2=(100-500)K
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年锁相环CD设计频率合成器 2022 年锁相环 CD 设计 频率 合成器
限制150内