2022年逻辑门电路功能测试 .pdf
《2022年逻辑门电路功能测试 .pdf》由会员分享,可在线阅读,更多相关《2022年逻辑门电路功能测试 .pdf(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、实验二集成逻辑门电路功能测试及其连接和驱动 实验目的 1、熟悉数字电路实验箱中各种装置,如逻辑开关、发光二极管信号灯、集成电路插座、专用迭插导线。2、测试与非门、或非门、非门、与或非门电路的逻辑功能。3、掌握集成逻辑门电路相互连接时应遵守的规则和实际连接方法。实验原理 1、集成逻辑门电路本实验中所用集成门电路有与非门(集成块型号为74LS00,内含 4 个二输入端与非门)、或非门(集成块型号为74LS02,内含 4 个二输入端或非门)、非门(集成块型号为74LS04,内含 6 个非门)、与或非门(集成块型号为74LS54,内含 1 个十输入端的与或非门)。ABYABYAYABCDY+(a)与非
2、门(b)或非门(c)非门(d)与或非门图 4-2-1 逻辑功能符号图2、门电路的逻辑函数式:与非门:Y=AB(二输入端)或非门:Y=A+B(二输入端)非门:Y=A与或非门:Y=AB+CD(四输入端)3、TTL 门电路输入输出电路性质当输入端为高电平时,输入电流是反向二极管的漏电流,电流极小。其方向是从外部流入输入端。当输入端处于低电平时,电流由电源VCC经内部电路流出输入端,电流较大,当与上一级电路衔接时,将决定上级电路应具的负载能力。高电平输出电压在负载不大时为3.5V左右。低电平输出时,允许后级电路灌入电流,随着灌入电流的增加,输出低电平将升高,一般 LS 系列 TTL 电路允许灌入8mA
3、 电流,即可吸收后级20 个 LS 系列标准门的灌入电流。最大允许低电平输出电压为0.4V。4、CMOS 电路输入输出电路性质一般 CC 系列的输入阻抗可高达1010,输入电容在5pF 以下,输入高电平通常要求在 3.5V 以上,输入低电平通常为1.5V 以下。因CMOS 电路的输出结构具有对称性,故对高低电平具有相同的输出能力,负载能力较小,仅可驱动少量的CMOS 电路。当输出端负载很轻时,输出高电平将十分接近电源电压;输出低电平时将十分接近地电位。在高速 CMOS 电路 54/74HC 系列中的一个子系列54/74HCT,其输入电平与TTL 电路完全相同,因此在相互替代时,不需考虑电平的匹
4、配问题。5、集成逻辑电路的连接在实际的数字电路系统中总是将一定数量的集成逻辑电路按需要前后连接起来。这时,前级电路的输出将与后级电路的输入相连并驱动后级电路工作。这就存在着电平的配合和负载能力这两个需要妥善解决的问题。名师资料总结-精品资料欢迎下载-名师精心整理-第 1 页,共 5 页 -通常可用下列几个表达式来说明连接时所要满足的条件:VOH(前级)ViH(后级)VOL(前级)ViL(后级)IOH(前级)nIiH(后级)IOL(前级)nIiL(后级)(注:n 为后级门的数目)(1)TTL 电路与 TTL 电路的连接TTL 集成逻辑电路的所有系列,由于电路结构形成相同,电平配合比较方便,不需要
5、外接元件可直接连接,不足之处是受低电平时负载能力限制的。(2)TTL 电路驱动 CMOS 电路TTL 电路驱动 CMOS 电路时,由于 CMOS 电路的输入阻抗高,故此驱动电流一般不会受到限制,但在电平配合问题上,低电平是可以的,高电平时有困难,因为TTL 电路在灌载时,输出高电平通常低于CMOS 电路对输入高电平的要求,因此为保证TTL 输出高电平时,后级的CMOS 电路能可靠工作,通常要外接一个提位电阻R,如图 4-2-2 所示,使输出高电平达到3.5V 以上,R 的取值为22.6K 较合适,这时TTL 后级的 CMOS 电路的数目实际上是没有什么限制的。图 4-2-2 TTL 电路驱动
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2022年逻辑门电路功能测试 2022 逻辑 门电路 功能 测试
限制150内