最全面数字逻辑名词解释2021.docx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《最全面数字逻辑名词解释2021.docx》由会员分享,可在线阅读,更多相关《最全面数字逻辑名词解释2021.docx(4页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品资料积极向上,探索自己本身价值,学业有成学习必备欢迎下载简称组合电路,它由最基本地地逻辑门电路组合而成。简称时序电路, 它为由最基本地逻辑门电路加上反馈逻辑回路组合逻辑电路时序逻辑电路成地电路。组合逻辑电路(输出到输入) 或器件组合而特点为: 输出值只与当时地输入值有关,即输出 唯一地由当时地输入值决定。电路 没有记忆功能 ,输出状态随着输入状态地变化而变化,类似于电阻性电路,如器等都属于此类。加法器、译码器、编码器、数据选择时序逻辑电路特点:与组合电路最本质地区别再于时序电路具有记忆功能 。时序电路地特点为:输出不仅取决于当时地输入值,而且还与电路过去地状态有关。它类似于含储能元件地电感
2、或电容地电路,如触发器、锁存器、计数器、移位寄存器、储存器等电路都为时序电路地典型器件译码器将 N 个输入转换成对应地M 2N全部译码与部分译码;M 个输出地过程类型二进制译码、代码译码器、数字显示译码器。Eg:N-2n 译码器, eg: 3 线 -8 线译码器N-M 译码器, M 用二进制译码器与门电路可实现任何组合逻辑函数。当译码器输出低电平有效时,多选用与非门;译码器输出高电平有效时,多选用或门。优点 :可减少集成电路地使用数量。例:用 3 线 -8 线译码器Y1=A B+AC+A C Y2=A C+AC Y3=B C+BC 74LS138 实现下面地逻辑函数:将逻辑函数化为最小项之与地
3、形式:Y1=A B+AC+A C =A BC+A BC +ABC+AB C+A BC +A BC =m1+m0+m7+m5+m2+m0= (m0 m1m2m5m7)Y2=A C+AC =ABC+A BC+ABC +AB C = m3+m1+m6+m4= (m1 m3m4m6)Y3=B C+BC =AB C+A BC+ABC +ABC =m5+m1+m6+m2= (m1 m2m5m6 ) 当译码器输出低电平有效时,多选用与非门;译码器输出高电平有效时,多选用或门。第 1 页,共 4 页精品资料积极向上,探索自己本身价值,学业有成学习必备欢迎下载编码器与译码过程相反,将特定意义地信息编成相应地二进
4、制代码地过程n 个二进制代码(n 位二进制数)对普通编码器与优先编码器两类 问题:当多个信号同时输入,如何选择其优先级?2n 信号进行编码地电路优先编码器:当输入端同时有信号到来,编码器自动按优先权排队,先对优先权级别最高地输入信号进行编码。然后按优先权顺序分别对其它输入信号进行编码。数字多路器(数据选择器) MUX数字多路器为从多个输入数据中选择一个送往唯一通道输出,类似一个多掷开关。M (=2N )个输入数据需要N 位二进制信号来选择输出通道,称为N 位选择变量 (地址信号 )。数据选择器为一个多输入,单输出地组合逻辑电路。八选一多路器74LS151C、B、 A 三位地址输入,可以从D7D
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 全面 数字 逻辑 名词解释 2021
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内