单片机最小系统设计.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《单片机最小系统设计.pdf》由会员分享,可在线阅读,更多相关《单片机最小系统设计.pdf(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、单片机最小系统设计单片机最小系统设计 单片机最小系统部分 AT89C52AT89C52 的结构特点及引脚特的结构特点及引脚特 硬件框图硬件框图 键盘部分 电源部分 固定电源固定电源 可调电源可调电源5 512V12V 软件编程单片机最小系统部分 AT89C52AT89C52 的结构特点及引脚特性:的结构特点及引脚特性:为 40 脚双列直插封装的8 位通用微处理器,采用工业标准的 C51 内核,在内部功能及管脚排布上与通用的8xc52 相同,其主要用于会聚调整时的功能控制。功能包括对会聚主IC 内部寄存器、数据 RAM 及外部接口等功能部件的初始化,会聚调整控制,会聚测试图控制,红外遥控信号IR
2、 的接收解码及与主板CPU 通信等。各引脚特性:各引脚特性:学习文档 仅供参考1.P01.P0 口口P0 口是一组 8 位漏极开路型双向I/O 口,也即地址/数据总线复用口。作为输出口用时,每位能吸收电流的2.P12.P1 口口P1 是一个带内部上拉电阻的8 位双向 I/O 口,P1 的输出缓冲级可驱动吸收或输出电流 4 个 TTL 逻辑3.P23.P2 口口P2 是一个带有内部上拉电阻的8 位双向 I/O 口,P2 的输出缓冲级可驱动吸收或输出电流 4 个 TTL 逻辑4.P34.P3 口口P3 口是一组带有内部上拉电阻的8 位双向 I/O 口。P3 口输出缓冲级可驱动吸收或输出电流 4 个
3、 TTL 逻5.RST5.RST复位输入。当振荡器工作时,RST 引脚出现两个机器周期以上高电平将使单片机复位。6.ALE/PROG6.ALE/PROG当访问外部程序存储器或数据存储器时,ALE地址锁存允许输出脉冲用于锁存地址的低 8 位字节。一般情况下,ALE 仍以时钟振荡频率的1/6 输出固定的脉冲信号,因此它可对外输出时钟或用于定时目的。要注意的是:每当访问外部数据存储器时将跳过一个 ALE 脉冲。对 Flash 存储器编程期间,该引脚还用于输入编程脉冲PROG。如有必要,可通过对特殊功能寄存器SFR区中的 8EH 单元的 D0位置位,可禁止 ALE 操作。该位置位后,只有一条MOVX
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 单片机 最小 系统 设计
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内