第九章半导体精选文档.ppt
《第九章半导体精选文档.ppt》由会员分享,可在线阅读,更多相关《第九章半导体精选文档.ppt(53页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第九章半导体1本讲稿第一页,共五十三页第第9章章 时序电路(触发器)时序电路(触发器)本讲稿第二页,共五十三页内容提要n引言n锁存器 静态锁存器 动态锁存器n寄存器n施密特触发器本讲稿第三页,共五十三页组合逻辑组合逻辑OutputsInputs一、引一、引 言言输出直接与输入的某种逻辑组合相关输出直接与输入的某种逻辑组合相关逻辑电路逻辑电路OutputsInputs输出不仅与当前输入,而且与前一个输出相关输出不仅与当前输入,而且与前一个输出相关存储元件存储元件本讲稿第四页,共五十三页对组合逻辑电路组合逻辑组合逻辑对时序逻辑电路时序逻辑时序逻辑保持保持保持保持无条件反映输入信号的变化无条件反映输
2、入信号的变化无条件反映输入信号的变化无条件反映输入信号的变化有条件反映输入信号的变化有条件反映输入信号的变化有条件反映输入信号的变化有条件反映输入信号的变化本讲稿第五页,共五十三页逻辑运算逻辑运算OutputsInputs数据保持电路数据保持电路时序逻辑电路的构成时序逻辑电路的构成数据保持电路实现数据保持电路实现逻辑逻辑运算运算Inputs数据保持电数据保持电路路ClkOutput本讲稿第六页,共五十三页0110011数据保持机理数据保持机理静态保持静态保持动态保持动态保持11本讲稿第七页,共五十三页时序逻辑电路的基本单元时序逻辑电路的基本单元q锁存器锁存器当时钟信号为高(或低)时传输当时钟信
3、号为高(或低)时传输数据。其他时间保持数据数据。其他时间保持数据 DClkQDClkQn寄存器寄存器时钟上升沿或下降沿到来时传时钟上升沿或下降沿到来时传输数据。其他情况保持数据输数据。其他情况保持数据ClkClkDDQQ本讲稿第八页,共五十三页电平灵敏电平灵敏(Level Sensitive),不是边沿触发不是边沿触发可以是正电平灵敏或负电平灵敏,当时钟为高电平(或低电平)可以是正电平灵敏或负电平灵敏,当时钟为高电平(或低电平)时,输入的任何变化经过一段延迟就会反映在输出端上时,输入的任何变化经过一段延迟就会反映在输出端上二、锁存器(二、锁存器(LatchLatch)本讲稿第九页,共五十三页本
4、讲稿第十页,共五十三页1.静态锁存器静态锁存器基于或非门的基于或非门的SR(set-reset)锁存器)锁存器(1)SR锁存器锁存器本讲稿第十一页,共五十三页npnRpnpnSp基于或非门的基于或非门的SR(set-reset)锁存器)锁存器版图见版图见P156QQ本讲稿第十二页,共五十三页基于与非门的基于与非门的SR(set-reset)锁存器)锁存器SRQQ00111010010111QQ本讲稿第十三页,共五十三页带时钟控制的带时钟控制的SR(set-reset)锁存器)锁存器SRQQCKSRQQCKCK1时时SR锁存器工作,锁存器工作,CK0时输出维持时输出维持电路图见电路图见P158图
5、图8.38本讲稿第十四页,共五十三页(2)D锁存器锁存器QQCKDQDCKQQ0Q11100011DCKQQCK1时时D锁存器传输数据,锁存器传输数据,CK0时输出维持时输出维持本讲稿第十五页,共五十三页2.动态锁存器动态锁存器C1C2DQCLKC1C2CLKCLKDQC1C2CLKCLKDQQ(1)简单的动态锁存器)简单的动态锁存器本讲稿第十六页,共五十三页(2)半静态锁存器)半静态锁存器QQQQ在动态锁存中引入静态锁存在动态锁存中引入静态锁存DCLKCLKQ弱反相器实现(强制写入)弱反相器实现(强制写入)(控制门可仅用(控制门可仅用NMOS实现)实现)本讲稿第十七页,共五十三页DCLKCL
6、KQ基于传输门基于传输门MUX的的Latch(见书见书P160)(1)尺寸设计容易)尺寸设计容易(2)晶体管数目多(时钟负载因)晶体管数目多(时钟负载因而功耗大)而功耗大)Q本讲稿第十八页,共五十三页基于MUX的 Latches负电平锁存器负电平锁存器(当当 CLK=0时透明传输时透明传输)正负电平锁存器正负电平锁存器(当当 CLK=1时透明传输时透明传输)CLK10DQ0CLK1DQ本讲稿第十九页,共五十三页本讲稿第二十页,共五十三页本讲稿第二十一页,共五十三页DClkQn寄存器(触发器)寄存器(触发器)在时钟的上升或下降沿锁存数据在时钟的上升或下降沿锁存数据 ClkDQ二、触发器(二、触发
7、器(Flip FlopFlip Flop)/寄存器(寄存器(Register)本讲稿第二十二页,共五十三页1.触发器的建立时间(触发器的建立时间(setup time)、维持时间(、维持时间(hold time)和延迟时间和延迟时间tC-QClkDQTsetupTsetup:在时钟沿到来在时钟沿到来之前数据输入端必须之前数据输入端必须保持稳定的时间保持稳定的时间ClkDQTholdThold:在时钟沿到来在时钟沿到来之后数据输入端必须之后数据输入端必须保持稳定的时间保持稳定的时间本讲稿第二十三页,共五十三页ClkDQtC-Q延迟时间延迟时间tC-Q:时钟沿与时钟沿与输出端之间的延迟输出端之间的
8、延迟(clock to Q)。)。本讲稿第二十四页,共五十三页2.触发器电路:正负电平灵敏的两个触发器电路:正负电平灵敏的两个Latch构成主从(构成主从(Master-Slave)边沿触发器)边沿触发器时钟为高电平时,主时钟为高电平时,主Latch 维持,维持,QM 值保持不变,输出值值保持不变,输出值Q 等于等于时钟上升沿前的输入时钟上升沿前的输入D 的值,效果等同于的值,效果等同于“正沿触发正沿触发”本讲稿第二十五页,共五十三页QDclkQMI1I2I3I4I5I6T2T1T3T4MasterSlave!clkclkmaster transparentslave holdmaster h
9、oldslave transparent正负电平灵敏的两个正负电平灵敏的两个Latch构成主从(构成主从(Master-Slave)边沿触发器)边沿触发器本讲稿第二十六页,共五十三页在时钟信号到来之前在时钟信号到来之前输入信号必须稳定的输入信号必须稳定的时间时间建立(建立(set-up)时间时间:tsetuptsetup-0.500.511.522.5300.20.40.60.81CLKDQM本讲稿第二十七页,共五十三页传输门主从(传输门主从(传输门主从(传输门主从(Master-Slave Master-Slave Master-Slave Master-Slave)边沿触发寄存器的建立时间
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第九 半导体 精选 文档
限制150内