触发器与时序逻辑电路PPT课件.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《触发器与时序逻辑电路PPT课件.ppt》由会员分享,可在线阅读,更多相关《触发器与时序逻辑电路PPT课件.ppt(75页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、关于触发器和时序逻辑电路第一张,PPT共七十五页,创作于2022年6月21.1 双稳态触发器双稳态触发器1 基本基本 RS触发器触发器&G2&G121.1.1 RS触发器触发器第二张,PPT共七十五页,创作于2022年6月&G2&G101若:若:(1)输入输入 ,时时输出变为:输出变为:若:若:触发器由“1”翻转为“0”不变第三张,PPT共七十五页,创作于2022年6月10&G2&G1(2)输入输入 ,时时若:若:输出变为:输出变为:若:若:不变触发器由“0”翻转为“1”第四张,PPT共七十五页,创作于2022年6月11输出保持原状态输出保持原状态&G2&G1(3)输入输入 ,时时若:若:若:
2、若:不变不变具有记忆功能。具有记忆功能。第五张,PPT共七十五页,创作于2022年6月输出在信号没有撤销全是输出在信号没有撤销全是1,撤,撤销后销后“不定不定”。&G2&G1(4)输入输入 ,时时不定不定00第六张,PPT共七十五页,创作于2022年6月(5)基本基本RS触发器的功能表触发器的功能表第七张,PPT共七十五页,创作于2022年6月(6)逻辑符号逻辑符号Q低电平有效第八张,PPT共七十五页,创作于2022年6月(7)波形图波形图反映触发器输入信号取值和状态之间对应关系的图形称为波形图RSQQ置1置0置1置1置1保持不允许第九张,PPT共七十五页,创作于2022年6月基本基本RS触发
3、器的特点触发器的特点(1)触发器的次态不仅与输入信号状态有关,而且与触发器原来的状态有关。(2)电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变。(3)在外加触发信号有效时,电路可以触发翻转,实现置0或置1。(4)在稳定状态下两个输出端的状态和必须是互补关系,即有约束条件。第十张,PPT共七十五页,创作于2022年6月2 可控可控 RS触发器触发器&G2&G1&G4&G3CP1)电路简介电路简介构成基本触发器构成基本触发器导引电路导引电路R、S 置置“0”,置,置“1”信号输入端信号输入端CP时钟脉冲输入端(正脉冲)时钟脉冲输入端(正脉冲)CP=0 保持不变保持不变CP=1
4、根据根据R、S变化,过去后不变。变化,过去后不变。直接复位和置位端。直接复位和置位端。第十一张,PPT共七十五页,创作于2022年6月&G2&G1&G4&G3CP2)、工作情况分析、工作情况分析时钟脉冲来到之前的状态时钟脉冲来到之前的状态(CP=0)时钟脉冲来到之后的时钟脉冲来到之后的状态(状态(CP=1)(1)S=1,R=0(时(时钟到,正脉冲)钟到,正脉冲)01=1第十二张,PPT共七十五页,创作于2022年6月&G2&G1&G4&G3CP(2)S=0,R=1(时钟(时钟到,正脉冲)到,正脉冲)10=0(3)S=0,R=0(时钟(时钟到,正脉冲)到,正脉冲)=(4)S=1=R(时钟到,(时
5、钟到,正脉冲)正脉冲)禁用禁用第十三张,PPT共七十五页,创作于2022年6月3)简化的功能表简化的功能表第十四张,PPT共七十五页,创作于2022年6月4)逻辑符号逻辑符号RDSDRSCQ第十五张,PPT共七十五页,创作于2022年6月5)波形图波形图CPRSQ第十六张,PPT共七十五页,创作于2022年6月主主要要特特点点(1)时钟电平控制。在CP1期间接收输入信号,CP0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。(2)R、S之间有约束。不能允许出现R和S同时为1的情况,否则会使触发器处于不确定的状态。第十七张,PPT共七十五页,创作于2022年6月3 3、计
6、数式、计数式、计数式、计数式RSRS触发器触发器触发器触发器设触发器的初始状态为0。根据同步RS触发器的逻辑功能可知,第1个时钟脉冲C到来时,因R=Q=0、S=Q=1,所以触发器状态翻转为1,即R=Q=1、S=Q=0;第2个时钟脉冲C到来时,触发器状态翻转为0,即R=Q=0、S=Q=1。由此可见,每输入一个时钟脉冲C,触发器状态翻转一次,故称为计数式RS触发器,计数式触发器常用来累计时钟脉冲C的个数。第十八张,PPT共七十五页,创作于2022年6月21.1.2 J-K触发器触发器R2S2CF从从R1S1CF主主CPKJCP=1时,主触发器工作,从触发器被封锁,即触发器的输出状态保持不变。1、主
7、、从触发器CP=0时,即CP由1变为0时,主触发器被封锁,从触发器工作,其输出状态与主触发器的输出状态一致。第十九张,PPT共七十五页,创作于2022年6月2 、工作情况、工作情况R2S2CF从从R1S1CF主主CPKJ(1)J=1,K=0(时钟(时钟到,正脉冲)到,正脉冲)=1第二十张,PPT共七十五页,创作于2022年6月(2)J=0,K=1(时钟(时钟到,正脉冲)到,正脉冲)=0R2S2CF从从R1S1CF主主CPKJ(3)J=K=0(时钟到,(时钟到,正脉冲)正脉冲)=第二十一张,PPT共七十五页,创作于2022年6月R2S2CF从从R1S1CF主主CPKJ(4)J=K=1(时钟到,(
8、时钟到,正脉冲)正脉冲)=计数计数第二十二张,PPT共七十五页,创作于2022年6月CPQJ=K=1时:时:第二十三张,PPT共七十五页,创作于2022年6月功能表功能表逻辑符号逻辑符号RDSDCQKJ下降沿翻转!下降沿翻转!第二十四张,PPT共七十五页,创作于2022年6月时序图时序图CPQ下降沿翻转!下降沿翻转!第二十五张,PPT共七十五页,创作于2022年6月第二十六张,PPT共七十五页,创作于2022年6月21.1.3 D触发器触发器&G3&D&CPG2G1G6G5G4构成基本触发器构成基本触发器时钟控制时钟控制数据输入数据输入第二十七张,PPT共七十五页,创作于2022年6月RDSD
9、D CQ功能表功能表逻辑符号逻辑符号Qn+1=Dn第二十八张,PPT共七十五页,创作于2022年6月CPDQ例:画出例:画出D触发器的输出波形。触发器的输出波形。第二十九张,PPT共七十五页,创作于2022年6月21.1.5 触发器逻辑功能的转换触发器逻辑功能的转换RDSDCQJDK功能表功能表1.将将JK触发器转换为触发器转换为D触发器触发器第三十张,PPT共七十五页,创作于2022年6月功能表功能表RDSDCQJTK2.将将JK触发器转换为触发器转换为T触发器触发器第三十一张,PPT共七十五页,创作于2022年6月21.2 寄存器寄存器 寄存器:在数字电路中,用来存放二进制数据或代码的电路
10、。寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。分类:数码寄存器和移位寄存器两大类。并行串行存放数据方式:并行串行取出数据方式:寄存器是计算机的主要部件之一,它用来暂寄存器是计算机的主要部件之一,它用来暂时存放数据或指令。时存放数据或指令。第三十二张,PPT共七十五页,创作于2022年6月21.2.1 数码寄存器数码寄存器四位数码寄存器四位数码寄存器Q3Q2Q1Q0&QQDQQDQQDQQDA0A1A2A3清零清零取数取数脉冲脉冲寄存寄存脉冲脉冲(CP)2341工作原理(工作原理(1011)1)、清零清零寄存指
11、令未到寄存指令未到2)、寄存寄存3)、取数取数第三十三张,PPT共七十五页,创作于2022年6月21.2.2 移位寄存器移位寄存器 所谓所谓“移位移位”,就是将寄存器所存各位,就是将寄存器所存各位 数数据,在每个移位脉冲的作用下,向左或向右据,在每个移位脉冲的作用下,向左或向右移动一位。移动一位。寄存器寄存器左移左移(a)寄存器寄存器右移右移(b)寄存器寄存器双向双向移位移位(c)第三十四张,PPT共七十五页,创作于2022年6月21.2.2 移位寄存器移位寄存器移位寄存器:存放数码和移位移位寄存器:存放数码和移位移位:来一移位:来一移位脉冲,触发器的状态向右或向左移动一位。工作原理(工作原理
12、(1011)1)、清零清零2)、输入数码输入数码第三十五张,PPT共七十五页,创作于2022年6月1 1、4 4位右移移位寄存器位右移移位寄存器并行输出2)、存数码和移位1)、先用RD(负脉冲)将各个触发器清零。第三十六张,PPT共七十五页,创作于2022年6月第三十七张,PPT共七十五页,创作于2022年6月21.3 计数器计数器能够记忆输入脉冲个数的电路称为计数器。计数器二进制计数器十进制计数器N进制计数器加法计数器同步计数器异步计数器减法计数器可逆计数器加法计数器减法计数器可逆计数器二进制计数器十进制计数器N进制计数器第三十八张,PPT共七十五页,创作于2022年6月1.异步二进制加法计
13、数器异步二进制加法计数器21.3.1 二进制计数器二进制计数器1)状态表)状态表 Q3 Q2 Q1 Q0 0 0 0 0 0 0 1 0 0 0 1 1 2 0 0 1 0 2 3 0 0 1 1 3 4 0 1 0 0 4 5 0 1 0 1 5 6 0 1 1 0 6 7 0 1 1 1 7 8 1 0 0 0 8 9 1 0 0 1 9 10 1 0 1 0 10 十进十进 制数制数计数脉计数脉冲数冲数 11 1 0 1 1 11 12 1 1 0 0 12 13 1 1 0 1 13 14 1 1 1 0 14 15 1 1 1 1 15 16 0 0 0 0 0 第三十九张,PPT共
14、七十五页,创作于2022年6月2)电路)电路(1)最低位来一个时钟脉冲翻转一次(2)高)高位都是在其相邻低位触发器由1变0,进位翻转。(3)J-K触发器组成。(4)进位脉冲从Q输出,送到相邻高高位触发器的CP端。a.特点特点第四十张,PPT共七十五页,创作于2022年6月b.工作波形工作波形CPQ0Q1Q212345678Q3C.缺点缺点速度慢,精度差。速度慢,精度差。第四十一张,PPT共七十五页,创作于2022年6月2、同步二进制加法计数器、同步二进制加法计数器1)电路)电路(1)F0 ,来一个脉冲翻转一次,J0=K0=1(2)F1 ,Q0=1时,来一个脉冲翻转一次,J1=K1=Q0(3)F
15、2 ,Q1=Q0=1时,来一个脉冲翻转一次,J2=K2=Q1 Q0(4)F2 ,Q2=Q1=Q0=1时,来一个脉冲翻转一次,J2=K2=Q2 Q1 Q0 Q2Q2J2K2Q1Q1J1K1Q0Q0J0K0&计数脉冲计数脉冲CPJ3Q3Q3K3&第四十二张,PPT共七十五页,创作于2022年6月2)工作情况)工作情况第四十三张,PPT共七十五页,创作于2022年6月 分析图示逻辑电路的逻辑功能分析图示逻辑电路的逻辑功能,说明其用途说明其用途.设初始状态为设初始状态为“0000”。JJJKKK清零清零计数脉冲计数脉冲Q2Q1Q0F0F1F2第四十四张,PPT共七十五页,创作于2022年6月解:解:分
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 触发器 时序 逻辑电路 PPT 课件
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内