Allegro165PCBSI仿真流程.pdf
《Allegro165PCBSI仿真流程.pdf》由会员分享,可在线阅读,更多相关《Allegro165PCBSI仿真流程.pdf(90页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 Allegro PCB SI:一步一步学会一步一步学会一步一步学会一步一步学会前仿真前仿真前仿真前仿真 Learn Allegro PCB SI Pre-simulation Step by Step Doc Scope :Cadence 16.5 Doc Number :SFTEC12007 Author :Daniel Zhong Create Date :2012-04-10 Rev :1.00 Copyright 2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 2/90 Sofer Technology Co.,Ltd http:/
2、目录目录目录目录 1 Cadence Allegro PCB SI简介简介简介简介.12 1.1 高速 PCB 设计流程.12 2 Allegro PCB SI的前仿真的前仿真的前仿真的前仿真.13 2.1 准备仿真模型和其他需求.13 2.1.1 获取所使用元器件的仿真模型.14 2.1.2 获取所使用连接器的仿真模型.15 2.1.3 获取所使用元器件和连接器的器件手册和用户指南等相关资料.15 2.1.4 获取所需的规范文档.15 2.1.5 了解相关电路和接口工作原理.15 2.1.6 提取与信号完整性相关的要求.15 2.1.7 预先创建拓扑样本.16 2.1.8 预先创建相对于不同
3、阈值电压的眼图模板.16 2.1.9 预先创建自定义测量.17 2.2 仿真前的规划.17 2.3 关键器件预布局.18 2.4 模型加载和仿真配置.18 2.4.1 模型的转化.19 2.4.2 使用SI Design Setup配置.20 Copyright 2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 3/90 Sofer Technology Co.,Ltd http:/ 2.4.3 选择需要配置的信号线.21 2.4.4 设置仿真库.23 2.4.5 设置电源和地网络.25 2.4.6 设置叠层.29 2.4.7 设置元器件类别.3
4、2 2.4.8 为元器件分配和创建模型.33 2.4.9 设置差分对.42 2.4.10 设置仿真参数.47 2.4.11 SI Design Audit相关.55 2.4.12 提取拓扑.57 2.4.13 在SigXP中设置仿真库和仿真参数.59 2.4.14 在SigXP中绘制拓扑.63 2.5 方案空间分析.73 2.5.1 输出驱动力扫描分析.76 2.5.2 Stub长度扫描分析.78 2.5.3 线宽线间距扫描分析.79 2.6 方案到约束规则的转化.81 2.6.1 传输线延迟规则的设置.82 2.6.2 拓扑结构等传输线特性规则的设置.85 2.6.3 传输线耦合规则的设置.
5、85 2.6.4 拓扑规则在约束管理器中的应用.86 Copyright 2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 4/90 Sofer Technology Co.,Ltd http:/ 3 Allegro PCB SI的后仿真的后仿真的后仿真的后仿真.89 表格表格表格表格 表格 1:Routed Interconnect Models参数.50 表格 2:Simulation栏眉仿真参数.52 表格 3:IO Cell Stimulus Edit窗口中的选项.73 图图图图 图 1:传统的PCB设计流程图.12 图 2:Allegr
6、o PCB SI高速PCB设计流程图.13 图 3:眼图模式下的眼图模板.16 图 4:地址、命令和控制信号传输线拓扑.17 图 5:RDIMM的布局示意图.18 图 6:Model Integrity界面.19 图 7:使用Model Integrity将IBIS文件转换至DML格式.20 图 8:Cadence Product Choices产品选择器窗口.21 图 9:Allegro PCB SI GXL界面.22 图 10:Setup Category Selection窗口.22 图 11:Setup Xnet Selection窗口.22 图 12:Allegro PCB SI G
7、XL关于网络设置的提醒框.23 Copyright 2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 5/90 Sofer Technology Co.,Ltd http:/ 图 13:Setup Library Search Directories窗口.24 图 14:Setup Library File Extensions窗口.24 图 15:Setup Working Libraries窗口.24 图 16:Setup Power and Ground Nets窗口.25 图 17:Allegro PCB SI GXL电压赋值窗口.26
8、图 18:选择“Edit Voltage On Any Net In Design”.26 图 19:Identify DC Nets窗口。.27 图 20:Allegro PCB SI GXL关于电源和地网络的提醒框.27 图 21:设置电源和地网络环节的SI Design Audit窗口.28 图 22:Select Errors to be Resolved窗口自动修复VTT问题.28 图 23:Change Pin Use of a Pin窗口.29 图 24:选中管脚后的Change Pin Use of a Pin窗口.29 图 25:Setup Design Cross-Sect
9、ion窗口.30 图 26:JEDEC规范中的RDIMM RC B0叠层.31 图 27:Layout Cross Section窗口.31 图 28:SI Design Audit窗口提示不合理的介电常数.32 图 29:Setup Component Classes窗口.33 图 30:Assign Values to Discrete Components窗口.34 图 31:Allegro PCB SI GXL分立元件赋值对话框.34 图 32:Assign Models to Components窗口.35 图 33:SI Model Browser窗口的DML Models栏眉.3
10、6 Copyright 2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 6/90 Sofer Technology Co.,Ltd http:/ 图 34:Create Espice Device Model窗口.37 图 35:在Create IBIS Device Model窗口中创建金手指模型.37 图 36:在Create IBIS Device Model窗口中创建SPD模型.38 图 37:SI Design Audit窗口提示丢失的模型.38 图 38:Select Errors to be Resolved窗口自动修复模型丢失问
11、题.39 图 39:Signal Model Assignment窗口.40 图 40:SI Model Browser窗口中分配IBIS文件.41 图 41:SI Model Browser窗口中分配IBIS器件.42 图 42:Setup Diff Pairs窗口.43 图 43:Setup Diff Pairs窗口中显示问题差分对.44 图 44:Change Diff Pair to be Defined by a Model窗口.45 图 45:Change Diff Pair to be Defined by a Model窗口.45 图 46:在SI Model Brower窗口
12、中编辑IBIS器件.46 图 47:在IBIS Device Model Editor窗口中选择管脚.46 图 48:IBIS Device Pin Data窗口.47 图 49:IBIS Device Pin Data窗口中修改数据.47 图 50:Setup SI Simulations窗口.48 图 51:Setup Complete窗口.48 图 52:Analysis Preferences窗口DevicesModels栏眉.49 图 53:Analysis Preferences窗口InterconectModels栏眉.49 图 54:EMS2D Preferences对话框.5
13、0 Copyright 2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 7/90 Sofer Technology Co.,Ltd http:/ 图 55:Via Model Extraction Setup窗口.51 图 56:Analysis Preferences窗口Simulation栏眉.51 图 57:Analysis Preferences窗口S-Parameters栏眉.51 图 58:Set Advanced Measurement Parameters对话框.52 图 59:Fast/Typical/Slow Simulat
14、ions Definition窗口.53 图 60:Analysis Preferences窗口Units栏眉.53 图 61:Analysis Preferences窗口EMI栏眉.53 图 62:Analysis Preferences窗口Power Integrity栏眉.54 图 63:SI Design Audit窗口审核项目选择界面.55 图 64:SI Design Audit窗口网络选择界面.56 图 65:SI Design Audit窗口审核错误显示界面.56 图 66:RDIMM上的预布线.57 图 67:选择SI用户界面.57 图 68:过滤器.57 图 69:查看拓扑
15、.57 图 70:SigXplorer界面中显示网络拓扑.58 图 71:在Signal Analysis窗口选择网络提取拓扑.58 图 72:Cadence Products Choices窗口.59 图 73:SI Model Browser窗口.60 图 74:Set Model Search Path窗口.60 图 75:DML Library Management窗口.60 Copyright 2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 8/90 Sofer Technology Co.,Ltd http:/ 图 76:SI Mo
16、del Browser窗口转换IBIS.60 图 77:LayerStack Manager窗口.61 图 78:导入叠层.61 图 79:选择来源文件.61 图 80:命名叠层.61 图 81:Layout Cross Section窗口显示默认6层板叠层.62 图 82:Pulse Stimulus栏眉.62 图 83:S-Parameters栏眉.62 图 84:Simulation Paremeters栏眉.63 图 85:Simulation Modes栏眉.63 图 86:Measurement Modes栏眉.63 图 87:EMI栏眉.63 图 88:Add Element B
17、rowser窗口中选择IbisDevice.64 图 89:Add Element Browser窗口中选择寄存器芯片.64 图 90:Select IBIS Device Pin窗口中选择缓冲器模型.65 图 91:在SigXplorer窗口中摆放缓冲器模型.65 图 92:在SigXplorer窗口中摆放电源模型.66 图 93:在SigXplorer窗口中摆放传输线模型.66 图 94:在SigXplorer窗口中摆放过孔模型.67 图 95:在SigXplorer窗口中电源参数值.67 图 96:在SigXplorer窗口中修改电阻阻值.68 Copyright 2005-2011 b
18、y Shanghai Sofer Technology Co.,Ltd.P 9/90 Sofer Technology Co.,Ltd http:/ 图 97:View Trace Model Parameters窗口显示传输线参数.68 图 98:在SigXplorer窗口中修改传输线参数.69 图 99:在SigXplorer窗口中修改传输线所在层面.69 图 100:在SigXplorer窗口中拷贝传输线模型.70 图 101:在SigXplorer窗口中拷贝和移动模型.70 图 102:在SigXplorer窗口中连接模型绘制拓扑.71 图 103:在SigXplorer窗口中设置驱动
19、器状态.71 图 104:在IO Cell Stimulus Edit窗口中设置伪随机码激励.72 图 105:在SigXplorer窗口中选择测量.73 图 106:最前端正面接收器眼图波形.74 图 107:最前端背面接收器眼图波形.74 图 108:次前端正面接收器眼图波形.75 图 109:次前端背面接收器眼图波形.75 图 110:中部正面接收器眼图波形.75 图 111:中部背面接收器眼图波形.75 图 112:次末端正面接收器眼图波形.75 图 113:次末端背面接收器眼图波形.75 图 114:最末端正面接收器眼图波形.75 图 115:最末端背面接收器眼图波形.75 图 11
20、6:Set Buffer Parameter:buffer Model窗口.76 图 117:Sweep Sampling窗口.77 Copyright 2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 10/90 Sofer Technology Co.,Ltd http:/ 图 118:不同驱动力下的最前端芯片波形.77 图 119:不同驱动力下的次前端芯片波形.77 图 120:不同驱动力下的中部芯片波形.77 图 121:不同驱动力下的次末端芯片波形.77 图 122:不同驱动力下的最末端芯片波形.77 图 123:Parameters栏
21、修改传输线长度.78 图 124:在Set Parameter窗口输入多个参数值.78 图 125:在Set Parameter窗口的Expression栏设定变量参数值.79 图 126:Stub线长对波形的影响.79 图 127:串扰分析拓扑.80 图 128:串扰对波形的影响4mil线宽,8mil线距,弱驱动.80 图 129:串扰对波形的影响5mil线宽,7mil线距,弱驱动.81 图 130:串扰对波形的影响5mil线宽,7mil线距,强驱动.81 图 131:JEDEC规范中地址类信号拓扑.82 图 132:JEDEC规范中地址类信号的线长要求.82 图 133:转换拓扑成为Con
22、straint Manager约束管理器认可的规则拓扑.83 图 134:整理后的地址信号规则拓扑.83 图 135:Set Topology Constraints窗口的Prop Delay栏眉.84 图 136:Prop Delay栏眉下输入绝对延迟规则.84 图 137:Set Topology Constraints窗口的Rel Prop Delay栏眉.84 图 138:Rel Prop Delay栏眉下输入相对延迟规则.84 Copyright 2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 11/90 Sofer Technolo
23、gy Co.,Ltd http:/ 图 139:Set Topology Constraints窗口的Wiring栏眉.85 图 140:Wiring栏眉修改拓扑规则.85 图 141:Set Topology Constraints窗口的Max Parallel栏眉.86 图 142:Set Topology Constraints窗口的Signal Integrity栏眉.86 图 143:Allegro Constraint Manger中导入规则拓扑.87 图 144:导入LA_CSets.top规则拓扑.87 图 145:Electrical栏Electrical Constrain
24、t Set目录下出现导入的LA_CSETS规则.88 图 146:Analysis Modes窗口Electrical Modes栏选择DRC模式.88 Copyright 20051 Cadence Allegro PCB SI Allegro PCB SI是Cadence SPB套完善、成熟而强大的分析和仿真方案动的高速PCB设计流程。信号完整性和电源完整性的仿真按照在这个设计流程中所处的阶段可以分为前仿真和后仿真Allegro PCB SI在前仿真阶段基本的设计流程和操作步骤 1.1 高速高速高速高速PCB设计流程设计流程设计流程设计流程 传统的PCB设计流程如下图所示 而引入的Alle
25、gro PCB SI仿真工具后的设计流程改进为2005-2011 by Shanghai Sofer Technology Co.,Ltd.P 12/90 Sofer Technology Co.Allegro PCB SI简介简介简介简介 Cadence SPB系列EDA工具之一,针对电路板级的信号完整性和电源完整性提供了一整成熟而强大的分析和仿真方案,并且和Cadence SPB的其他工具一起,实现了从前端到后端信号完整性和电源完整性的仿真按照在这个设计流程中所处的阶段可以分为前仿真和后仿真在前仿真阶段基本的设计流程和操作步骤,并重点介绍其中的配置和模型加载环节 设计流程如下图所示:图 1
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Allegro165PCBSI 仿真 流程
限制150内