可编程逻辑器件在家电测试仪中的应用.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《可编程逻辑器件在家电测试仪中的应用.pdf》由会员分享,可在线阅读,更多相关《可编程逻辑器件在家电测试仪中的应用.pdf(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第20卷第3期2001年5月 无 锡 轻 工 大 学 学 报Journal of Wuxi University of Light Industry Vol.20,No.3May.,2001文章编号:1009-038X(2001)03-0302-05 收稿日期:2000-10-10;修订日期:2001-03-15.基金项目:教育部高等学校骨干教师计划项目(教技司200065号)资助课题.作者简介:金小俊(1977-),男,江苏南京人,控制理论与控制工程硕士研究生.可编程逻辑器件在家电测试仪中的应用金小俊,纪志成,孙星海(无锡轻工大学信息与控制学院,江苏无锡214036)摘 要:在分析可编程逻辑
2、器件(PLD)的特点、设计技术及方法的基础上,重点介绍了采用PLD设计家电测试仪 绝缘、耐压测试仪.与传统方法相比,这种方法更加经济、可靠.关键词:可编程逻辑器件;家电测试仪;在系统编程中图分类号:TP2文献标识码:AThe Application of PLD in Household Electronic AppliancesTesterJ IN Xiao2jun,J I Zhi2cheng,SUN Xing2hai(School of Information and Control Engineering,Wuxi University of Light Industry,Wuxi 21
3、4036,China)Abstract:On the base of analyzing the characteristics and designing methods of programmable logiccomponent,a new kind of designing method of tester of household electronic appliances with PLD isintroduced in this paper,which is more economical and stable than traditional methods.Key words
4、:PLD;household electronic appliancestester;system programmable可编程逻辑器件,简称PLD(ProgrammableLogic Device),自20世纪80年代初推向市场以来,已获得了很大的发展.与传统数字系统设计所采用的标准逻辑器件相比,PLD器件的主要优点为:(1)规模大,一片PLD器件规模可达百万门以上;(2)实现了硬件的软件化设计,通过编程可达到硬件结构的重构目的.这不仅可以降低系统设计成本,还可以充分利用各开发软件提供的元件库或专用模块提高设计效率、缩短设计周期.Lattice公司于1992年首次推出系统编程技术(ISP技
5、术),它无需昂贵的专用编程器,可直接对安装在用户目标板上的PLD器件进行编程下载,也可在装配好后进行系统的逻辑设计和编程下载,并能根据系统硬件功能需要实时地加以修改或按预定程序改变逻辑组态,从而使整个硬件设计变得像软件设计那样灵活而易于修改,这是标准逻辑器件所无法比拟的.1 家电测试仪的组成本测试仪主要用来对家电产品进行绝缘、耐压测试,由直流电源、高压发生装置、绝缘电阻测试仪、高压泄漏电流测试仪、可编程逻辑器件(PLD)、控制电路等部分组成.图1电路中,K0为电源开关,K1为绝缘自检按钮,K2为高压自检按钮,LEM为电流检测模块,L(M)和G为输出端子,用于连接被测家电.图1 测试仪组成Fig
6、.1Test meter structure2PLD器件的设计方法及软件设计2.1 设计方法采用ISP技术进行PLD设计,在设计过程中,首先要根据系统要求,完成整个系统逻辑功能设计,然后将此逻辑功能按照开发软件的规定,用原理图描述或硬件电路描述语言描述(如ABEL语言、VHDL语言),同时根据所需要的速度和密度选择合适的PLD器件,经过编译、分析优化、适配,产生可下载的J EDEC文件(即熔丝图)和其它报告文件.此时再对其进行功能或时序仿真,若功能和波形不能满足要求,则对所设计的逻辑再修改直至符合要求,最后将此J EDEC文件下载至用户目标板上的PLD器件中,至此,设计完成.简化的设计步骤如图
7、2.2.2 测试过程分析系统首先进行自检,自检正常方可使用.进行自检时,自检/检测开关切换到自检状态,按下绝缘自检按钮,绝缘测试指示灯XD1亮,继电器KM1线圈得电,如绝缘测试电路工作正常,XD2亮.按下高压自检按钮,高压测试指示灯XD4亮,KM3得电,将82k电阻串入测试回路,加1 500 V高压,如高压测试电路正常,XD5亮.当进行测试时,按下启动按钮,绝缘测试指示灯XD1亮,继电器KM2触点闭合,将被测家电接入测试回路,加500 V直流电压,绝缘测试时间由定时器1控制,暂定为6秒.6秒后,若被测绝缘电阻大于或等于设定值(可调),则XD3亮,若小于设定值,则报警.继电器KM2释放,绝缘测试
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 可编程 逻辑 器件 在家 测试仪 中的 应用
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内