常用组合逻辑部课件.ppt
《常用组合逻辑部课件.ppt》由会员分享,可在线阅读,更多相关《常用组合逻辑部课件.ppt(89页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、关于常用组合逻辑部现在学习的是第1页,共89页第第第第5 5章章章章 常用组合逻辑部件常用组合逻辑部件常用组合逻辑部件常用组合逻辑部件5.1 5.1 加法器加法器加法器加法器5.2 5.2 数值比较器数值比较器数值比较器数值比较器5.3 5.3 编码器编码器编码器编码器5.4 5.4 译码器译码器译码器译码器5.5 5.5 数据选择器数据选择器数据选择器数据选择器5.6 5.6 数据分配器数据分配器数据分配器数据分配器退出退出退出退出现在学习的是第2页,共89页5.1 5.1 加法器加法器加法器加法器现在学习的是第3页,共89页1、半加器、半加器5.1.1 半加器和全加器半加器和全加器能对两个
2、1位二进制数进行相加而求得和及进位的逻辑电路称为半加器。加数本位的和向高位的进位现在学习的是第4页,共89页2、全加器、全加器能对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数相加,求得和及进位的逻辑电路称为全加器。Ai、Bi:加数,Ci-1:低位来的进位,Si:本位的和,Ci:向高位的进位。现在学习的是第5页,共89页全加器的逻辑图和逻辑符号全加器的逻辑图和逻辑符号现在学习的是第6页,共89页 用与门和或门实现用与门和或门实现现在学习的是第7页,共89页 用与或非门实现用与或非门实现先求Si和Ci。为此,合并值为0的最小项。再取反,得:现在学习的是第8页,共89页现在学
3、习的是第9页,共89页实现多位二进制数相加的电路称为加法器。1、串行进位加法器、串行进位加法器5.1.2 加法器加法器构成构成构成构成:把n位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入。特点特点特点特点:进位信号是由低位向高位逐级传递的,速度不高。现在学习的是第10页,共89页2、并行进位加法器(超前进位加法器)、并行进位加法器(超前进位加法器)进位生成项进位生成项进位传递条件进位传递条件进位表达式进位表达式和表达式和表达式4位超前进位加位超前进位加法器递推公式法器递推公式现在学习的是第11页,共89页超前进位发生器超前进位发生器超前进位发生器超前进位发生器现在学习的
4、是第12页,共89页加法器的级连加法器的级连集集成成二二进进制制4位位超超前前进进位位加加法法器器现在学习的是第13页,共89页5.1.3 加法器的应用加法器的应用1、8421 BCD码转换为余码转换为余3码码BCD码码+0011=余余3码码2、二进制并行加法、二进制并行加法/减法器减法器C0-10时,时,B 0=B,电路,电路执行执行A+B运算;当运算;当C0-11时,时,B 1=B,电路执行,电路执行AB=A+B运算。运算。现在学习的是第14页,共89页3、二、二-十进制加法器十进制加法器修正条件修正条件现在学习的是第15页,共89页5.2 5.2 数值比较器数值比较器数值比较器数值比较器
5、现在学习的是第16页,共89页用来完成两个二进制数的大小比较的逻辑电路称为数值比较器,简称比较器。5.2.1 1位数值比较器位数值比较器设AB时L11;AB时L21;AB时L31。得1位数值比较器的真值表。现在学习的是第17页,共89页逻逻辑辑表表达达式式逻逻辑辑图图现在学习的是第18页,共89页5.2.2 4位数值比较器位数值比较器现在学习的是第19页,共89页真值表中的输入变量包括A3与B3、A2与B2、A1与B1、A0与B0和A与B的比较结果,AB、AB、AB必须预先预置为0,最低4位的级联输入端AB和A=B 必须预先预置为0、1。现在学习的是第23页,共89页并联扩展并联扩展现在学习的
6、是第24页,共89页5.3 5.3 编码器编码器编码器编码器现在学习的是第25页,共89页实现编码操作的电路称为编码器。5.3.1 二进制编码器二进制编码器1、3位二进制编码器位二进制编码器输输入入8个个互互斥斥的的信信号号输输出出3位位二二进进制制代代码码真真值值表表现在学习的是第26页,共89页逻逻辑辑表表达达式式逻辑图逻辑图现在学习的是第27页,共89页2、3位二进制优先编码器位二进制优先编码器在优先编码器中优先级别高的信号排斥级别低的,即具有单方面排斥的特性。设I7的优先级别最高,I6次之,依此类推,I0最低。真真值值表表现在学习的是第28页,共89页逻辑表达式逻辑表达式现在学习的是第
7、29页,共89页逻辑图逻辑图8线线-3线线优优先先编编码码器器如果要求输出、输入均为反变量,则只要在图中的每一个输出端和输入端都加上反相器就可以了。现在学习的是第30页,共89页3、集成、集成3位二进制优先编码器位二进制优先编码器ST为使能输入端,低电平有效。YS为使能输出端,通常接至低位芯片的端。YS和ST配合可以实现多级编码器之间的优先级别的控制。YEX为扩展输出端,是控制标志。YEX 0表示是编码输出;YEX 1表示不是编码输出。集成集成3 3位二进制优先编码器位二进制优先编码器74LS14874LS148现在学习的是第31页,共89页集成集成3 3位二进制优先编码器位二进制优先编码器7
8、4LS14874LS148的真值表的真值表输输入入:逻辑:逻辑0(0(低电平)有效低电平)有效输输出出:逻辑:逻辑0(0(低电平)有效低电平)有效现在学习的是第32页,共89页集成集成3 3位二进制优先编码器位二进制优先编码器74LS14874LS148的级联的级联16线线-4线优先编码器线优先编码器现在学习的是第33页,共89页5.3.2 二二-十进制编码器十进制编码器1、8421 BCD码编码器码编码器输输入入10个个互互斥斥的的数数码码输输出出4位位二二进进制制代代码码真真值值表表现在学习的是第34页,共89页逻辑表达式逻辑表达式逻辑图逻辑图现在学习的是第35页,共89页2、8421 B
9、CD码优先编码器码优先编码器真值表真值表现在学习的是第36页,共89页逻辑表达式逻辑表达式现在学习的是第37页,共89页逻辑图逻辑图现在学习的是第38页,共89页3、集成、集成10线线-4线优先编码器线优先编码器现在学习的是第39页,共89页5.4 译码器译码器现在学习的是第40页,共89页把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。5.4.1 二进制译码器二进制译码器设二进制译码器的输入端为n个,则输出端为2n个,且对应于输入代码的每一种状态,2n个输出中只有一个为1(或为0),其余全为0(或为1)。二进制译码器可以译出输入变量的全部状态,故又称为变量译码器。现
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 常用 组合 逻辑 课件
限制150内