数字集成电路基本单元幻灯片.ppt





《数字集成电路基本单元幻灯片.ppt》由会员分享,可在线阅读,更多相关《数字集成电路基本单元幻灯片.ppt(74页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字集成电路基本单元第1页,共74页,编辑于2022年,星期六29.1 TTL基本电路基本电路 图9.1 TTL反相器的基本电路 第2页,共74页,编辑于2022年,星期六3图9.3 具有多发射极晶体管的3输入端与非门电路:(a)电路图,(b)符号第3页,共74页,编辑于2022年,星期六4图9.4 TTL或非门 (a)电路图 (b)符号 第4页,共74页,编辑于2022年,星期六59.2 CMOS反相器反相器1.电路图电路图标准的CMOS反相器电路如图所示。注意1:nNMOS和PMOS的衬底是分开的,nNMOS的衬底接最低电位地,nPMOS的衬底接最高电位Vdd。第5页,共74页,编辑于20
2、22年,星期六6注意2:nNMOS的源极接地,漏极接高电位;nPMOS的源极接Vdd,漏极接低电位。注意3:输入信号Vi对两管来说,都是加在g和s之间,但是由于NMOS的s接地,PMOS的s接 Vdd,所以Vi对两管来说参考电位是不同的。第6页,共74页,编辑于2022年,星期六72.转移特性转移特性 在分析CMOS反相器的特性时,注意如下事实:n在电路中,PMOS和NMOS地位对等,功能互补n它们都是驱动管,都是有源开关,部分的互为负载:n它们都是增强型 MOSFETn对于NMOS有n对于PMOS有n对输入和输出信号而言,PMOS和NMOS是并联的Vi Vtn 导通Vi Vdd-|Vtp|截
3、止Vi 0,Pdc 0。第20页,共74页,编辑于2022年,星期六213.CMOS反相器的瞬态特性反相器的瞬态特性 研究瞬态特性与研究静态特性不同的地方在于必须考虑负载电容(下一级门的输入电容)的影响。脉冲电路上升,下降和延迟时间的定义,即如图所示。tr:(Vo=10%VomaxVo=90%Vomax)tf:(Vo=90%VomaxVo=10%Vomax)td:(Vi=50%VimaxVo=50%Vomax)第21页,共74页,编辑于2022年,星期六22i)Vi从从1到到0,CL充电充电。在此过程中,NMOS和PMOS源、漏极间电压的变化过程为:Vdsn:0Vdd|Vdsp|:Vdd0,即
4、 123原点CMOS反相器的瞬态特性反相器的瞬态特性第22页,共74页,编辑于2022年,星期六23 考虑到上拉管导通时先为饱和状态而后为非饱和状态,故输出脉冲上升时间可分为两段来计算。CMOS反相器的瞬态特性反相器的瞬态特性 第23页,共74页,编辑于2022年,星期六24a、饱和状态时、饱和状态时 假定VC(0)=0,恒流充电时间段有 积分得 ,CMOS反相器的瞬态特性反相器的瞬态特性第24页,共74页,编辑于2022年,星期六25b、非饱和状态时非饱和状态时 线性充电时间段有,积分得,经变量代换,部分分式展开,可得,总的充电时间为,tr=tr1+tr2 如果Vtp=-0.2 Vdd,则
5、CMOS反相器的瞬态特性反相器的瞬态特性第25页,共74页,编辑于2022年,星期六26ii)Vi从从0到到1,CL放电放电 NMOS的导通电流开始为饱和状态而后转为非饱和状态,故与上面类似,输出脉冲的下降时间也可分为两段来计算。如图所示。CMOS反相器的瞬态特性反相器的瞬态特性第26页,共74页,编辑于2022年,星期六27a、饱和状态 假定VC(0)=Vdd,恒流放电时间段有,积分得,CMOS反相器的瞬态特性反相器的瞬态特性第27页,共74页,编辑于2022年,星期六28b、非饱和状态、非饱和状态 线性放电时间段有,CMOS反相器的瞬态特性反相器的瞬态特性第28页,共74页,编辑于2022
6、年,星期六29总的放电时间为 tf=tf1+tf2 如果Vtn=0.2 Vdd,则 如果Vtn=|Vtp|,n=p,则 tr=tf CMOS的输出波形将是对称的。CMOS反相器的瞬态特性反相器的瞬态特性第29页,共74页,编辑于2022年,星期六30反相器电路图到符号电路版图的转换(a)电路图,(b)漏极连线,(c)电源与地线连线,(d)栅极与输入输出连线第30页,共74页,编辑于2022年,星期六31图9.20 各种形式的反相器版图(a)垂直走向MOS管结构,(b)水平走向MOS管结构,(c)金属线从管子中间穿过的水平走向MOS管结构,(d)金属线从管子上下穿过的水平走向MOS管结构(e)有
7、多晶硅线穿过的垂直走向MOS管结构第31页,共74页,编辑于2022年,星期六32 并联反相器版图(a)直接并联,(b)共用漏区,(c)星状连接 第32页,共74页,编辑于2022年,星期六33CMOS与非门和或非门 n与非门和或非门电路:(a)二输入与非门,(b)二输入或非门 第33页,共74页,编辑于2022年,星期六34与非门的版图 n(a)按电路图转换,(b)MOS管水平走向设计 第34页,共74页,编辑于2022年,星期六35或非门版图(a)输入向右引线,(b)输入向上引线 第35页,共74页,编辑于2022年,星期六36CMOS传输门和开关逻辑 工作原理工作原理 传输门:(a)电路
8、(b)符号;开关逻辑与或门 第36页,共74页,编辑于2022年,星期六37工作原理工作原理(续)(a)“异或”和(b)“异或非”门电路 第37页,共74页,编辑于2022年,星期六38工作原理工作原理(续)不同功能的线或电路:(a)电路图,(b)逻辑图 第38页,共74页,编辑于2022年,星期六39CMOS传输门版图实现 第39页,共74页,编辑于2022年,星期六40三态门:(a)常规逻辑门结构,(b)带传输门结构 三态门 第40页,共74页,编辑于2022年,星期六41三态门版图 第41页,共74页,编辑于2022年,星期六42驱动电路 n驱动电路的结构示意图 第42页,共74页,编辑
9、于2022年,星期六43驱动电路版图 第43页,共74页,编辑于2022年,星期六449.3 数字电路标准单元库设计 n基本原理 n标准单元设计流程图 第44页,共74页,编辑于2022年,星期六45库单元设计 标准单元库中的单元电路是多样化的,通常包含上百种单元电路,每种单元的描述内容都包括:(1)逻辑功能;(2)电路结构与电学参数;(3)版图与对外连接端口的位置;对于标准单元设计EDA系统而言,标准单元库应包含以下三个方面的内容:(1)逻辑单元符号库与功能单元库;(2)拓扑单元库;(3)版图单元库。第45页,共74页,编辑于2022年,星期六46库单元设计(续)下图给出了一个简单反相器的逻
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字集成电路 基本 单元 幻灯片

限制150内