集成电路设计与制造的主要流程.ppt
《集成电路设计与制造的主要流程.ppt》由会员分享,可在线阅读,更多相关《集成电路设计与制造的主要流程.ppt(74页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、集成电路设计与制造的主要流集成电路设计与制造的主要流程程现在学习的是第1页,共74页集成电路设计与制造的主要流程框架集成电路设计与制造的主要流程框架设计设计芯片检测芯片检测单晶、外单晶、外延材料延材料掩膜版掩膜版芯片制造芯片制造过程过程封装封装测试测试系系统统需需求求管理资源吧(),提供海量管理资料免费下载!现在学习的是第2页,共74页集成电路的设计过程:集成电路的设计过程:设计创意设计创意 +仿真验证仿真验证功能要求功能要求行为设计(行为设计(VHDL)Sing off集成电路芯片设计过程框架集成电路芯片设计过程框架From 吉利久教授吉利久教授是是行为仿真行为仿真综合、优化综合、优化网表网
2、表时序仿真时序仿真布局布线布局布线版图版图后仿真后仿真否否是是否否否否是是设计业设计业管理资源吧(),提供海量管理资料免费下载!现在学习的是第3页,共74页引引 言言半导体器件物理半导体器件物理基础基础:包括:包括PN结的物理机制、双极管、结的物理机制、双极管、MOS管管的工作原理等的工作原理等 器件器件 小规模电路小规模电路 大规模电路大规模电路 超大规模电路超大规模电路 甚大规模电路甚大规模电路电路的制备电路的制备工艺工艺:光刻、刻蚀、氧化、离子注入、扩散、化学:光刻、刻蚀、氧化、离子注入、扩散、化学气相淀积、金属蒸发或溅射、封装等工序气相淀积、金属蒸发或溅射、封装等工序 集成电路设计:另
3、一重要环节,最能反映人的能动性集成电路设计:另一重要环节,最能反映人的能动性 结合具体的电路,具体的系统,设计出各种各样的电路结合具体的电路,具体的系统,设计出各种各样的电路掌握正确的设计方法掌握正确的设计方法,可以以不变应万变,随着电路可以以不变应万变,随着电路规模的增大,规模的增大,计算机辅助设计手段计算机辅助设计手段在集成电路设计在集成电路设计中起着越来越重要的作用中起着越来越重要的作用管理资源吧(),提供海量管理资料免费下载!现在学习的是第4页,共74页引引 言言 什么是集成电路?什么是集成电路?(相对分立器件组成的电路而言相对分立器件组成的电路而言)把组成电路的元件、器件以及相互间的
4、连线放在单把组成电路的元件、器件以及相互间的连线放在单个芯片上,整个电路就在这个芯片上,把这个芯片个芯片上,整个电路就在这个芯片上,把这个芯片放到管壳中进行封装,电路与外部的连接靠引脚完放到管壳中进行封装,电路与外部的连接靠引脚完成。成。什么是集成电路设计?什么是集成电路设计?根据电路功能和性能的要根据电路功能和性能的要求,在正确选择系统配置、电路形式、器件结构、求,在正确选择系统配置、电路形式、器件结构、工艺方案和设计规则的情况下,尽量减小芯片面积,工艺方案和设计规则的情况下,尽量减小芯片面积,降低设计成本,缩短设计周期,以保证全局优化,降低设计成本,缩短设计周期,以保证全局优化,设计出满足
5、要求的集成电路设计出满足要求的集成电路。管理资源吧(),提供海量管理资料免费下载!现在学习的是第5页,共74页 设计的基本过程设计的基本过程 (举例)(举例)功能设计功能设计 逻辑和电路设计逻辑和电路设计 版图设计版图设计集成电路设计的最终输出是掩膜版图,通过制版集成电路设计的最终输出是掩膜版图,通过制版和工艺流片可以得到所需的集成电路。和工艺流片可以得到所需的集成电路。设计与制备之间的接口:版图设计与制备之间的接口:版图现在学习的是第6页,共74页主要内容主要内容 IC设计特点及设计信息描述设计特点及设计信息描述 典型设计流程典型设计流程 典型的布图设计方法及可测性设计技术典型的布图设计方法
6、及可测性设计技术现在学习的是第7页,共74页设计特点和设计信息描述设计特点和设计信息描述 设计特点设计特点(与分立电路相比与分立电路相比)对设计正确性提出更为严格的要求对设计正确性提出更为严格的要求 测试问题测试问题 版图设计:布局布线版图设计:布局布线 分层分级设计分层分级设计(Hierarchical design)和模块化设计和模块化设计 高度复杂电路系统的要求高度复杂电路系统的要求 什么是分层分级设计?什么是分层分级设计?将一个复杂的集成电路系统的设计问题分解为复杂性较低的设计级别,这个将一个复杂的集成电路系统的设计问题分解为复杂性较低的设计级别,这个级别可以再分解到复杂性更低的设计级
7、别;这样的分解一直继续到使最终的级别可以再分解到复杂性更低的设计级别;这样的分解一直继续到使最终的设计级别的复杂性足够低,也就是说,能相当容易地由这一级设计出的单元设计级别的复杂性足够低,也就是说,能相当容易地由这一级设计出的单元逐级组织起复杂的系统。一般来说,级别越高,抽象程度越高;级别越低,逐级组织起复杂的系统。一般来说,级别越高,抽象程度越高;级别越低,细节越具体细节越具体现在学习的是第8页,共74页从层次和域表示分层分级设计思想从层次和域表示分层分级设计思想域:域:行为域:集成电路的功能行为域:集成电路的功能 结构域:集成电路的逻辑和电路组成结构域:集成电路的逻辑和电路组成 物理域:物
8、理域:集成电路掩膜版的几何特性和物理特集成电路掩膜版的几何特性和物理特性的具体实现性的具体实现层次:层次:系统级、算法级、寄存器传输级系统级、算法级、寄存器传输级(也称也称RTL级级)、逻辑级与电路级逻辑级与电路级现在学习的是第9页,共74页现在学习的是第10页,共74页系统级系统级行为、性行为、性能描述能描述CPU、存储、存储器、控制器器、控制器等等芯片、电路芯片、电路板、子系统板、子系统算法级算法级I/O算法算法硬件模块、硬件模块、数据结构数据结构部件间的物部件间的物理连接理连接RTL级级状态表状态表ALU、寄存、寄存器、器、MUX微存储器微存储器芯片、宏单芯片、宏单元元逻辑级逻辑级布尔方
9、程布尔方程 门、触发器门、触发器 单元布图单元布图电路级电路级微分方程微分方程 晶体管、电晶体管、电阻、电容阻、电容管子布图管子布图现在学习的是第11页,共74页设计信息描述设计信息描述 分类分类内容内容语言描述语言描述(如如VHDL语语言、言、Verilog语言等语言等)功能描述与逻辑描述功能描述与逻辑描述功能设计功能设计功能图功能图逻辑设计逻辑设计逻辑图逻辑图电路设计电路设计电路图电路图设设计计图图版图设计版图设计符号式版图符号式版图,版图版图举例:x=ab+ab;CMOS与非门;CMOS反相器版图 现在学习的是第12页,共74页什么是版图?一组相互套合的图形,各层版图相什么是版图?一组相
10、互套合的图形,各层版图相应于不同的工艺步骤,每一层版图用不同的图案应于不同的工艺步骤,每一层版图用不同的图案来表示。来表示。版图与所采用的制备工艺紧密相关版图与所采用的制备工艺紧密相关现在学习的是第13页,共74页设计流程设计流程 理想的设计流程理想的设计流程(自顶向下:自顶向下:TOP-DOWN)系统功能设计,逻辑和电路设计,版图设计系统功能设计,逻辑和电路设计,版图设计硅编译器硅编译器silicon compiler(算法级、算法级、RTL级向下)级向下)门阵列、标准单元阵列等门阵列、标准单元阵列等逻辑和电路描述逻辑和电路描述系统性能编译器系统性能编译器系统性能指标系统性能指标性能和功能描
11、述性能和功能描述逻辑和电路编译器逻辑和电路编译器几何版图描述几何版图描述版图编译器版图编译器制版及流片制版及流片统统一一数数据据库库现在学习的是第14页,共74页典型的实际设计流程典型的实际设计流程 需要较多的人工干预需要较多的人工干预 某些设计阶段无某些设计阶段无自动设计自动设计软件,通过软件,通过模拟模拟分析软分析软件来完成设计件来完成设计 各级设计需要验证各级设计需要验证现在学习的是第15页,共74页典型的实际设计流程典型的实际设计流程 1、系统功能设计系统功能设计 目标:实现系统功能,满足基本性能要求目标:实现系统功能,满足基本性能要求过程:过程:功能块划分,功能块划分,RTL级描述,
12、行为仿真级描述,行为仿真 功能块划分功能块划分 RTL级描述(级描述(RTL级级VHDL、Verilog)RTL级行为仿真:总体功能和时序是否正确级行为仿真:总体功能和时序是否正确现在学习的是第16页,共74页 功能块划分原则:功能块划分原则:既要使功能块之间的连线尽可能地少,接口清既要使功能块之间的连线尽可能地少,接口清晰,又要求功能块规模合理,便于各个功能块晰,又要求功能块规模合理,便于各个功能块各自独立设计。同时在功能块最大规模的选择各自独立设计。同时在功能块最大规模的选择时要考虑设计软件可处理的设计级别时要考虑设计软件可处理的设计级别现在学习的是第17页,共74页 算法级:包含算法级综
13、合:将算法级描述转换到算法级:包含算法级综合:将算法级描述转换到 RTL级描述级描述 综综 合:合:通过附加一定的约束条件从高一级设通过附加一定的约束条件从高一级设 计层次直接转换到低一级设计层次的过程计层次直接转换到低一级设计层次的过程逻辑级:较小规模电路逻辑级:较小规模电路现在学习的是第18页,共74页实际设计流程实际设计流程系统功能设计系统功能设计 输出:语言或功能图输出:语言或功能图 软件支持:多目标多约束条件优化问题软件支持:多目标多约束条件优化问题 无自动设计软件无自动设计软件 仿真软件:仿真软件:VHDL仿真器、仿真器、Verilog仿真器仿真器现在学习的是第19页,共74页实际
14、设计流程实际设计流程2、逻辑和电路设计、逻辑和电路设计概念:确定满足一定逻辑或电路功能的由逻辑或电路单元组成的逻概念:确定满足一定逻辑或电路功能的由逻辑或电路单元组成的逻辑或电路结构辑或电路结构过程:过程:A.数字电路:数字电路:RTL级描述级描述 逻辑综合逻辑综合(Synopsys,Ambit)逻辑网表逻辑网表 逻辑模拟与验证,时序分析和优化逻辑模拟与验证,时序分析和优化 难以综合的:人工设计后进行原理图输入,再进行难以综合的:人工设计后进行原理图输入,再进行逻辑模拟逻辑模拟现在学习的是第20页,共74页 电路实现电路实现(包括满足电路性能要求的电路结构包括满足电路性能要求的电路结构和元件参
15、数和元件参数):调用单元库完成;:调用单元库完成;没有单元库支持:没有单元库支持:对各单元进行电路设计,通过电路模对各单元进行电路设计,通过电路模拟与分析,预测电路的直流、交流、瞬态等特性,之后再拟与分析,预测电路的直流、交流、瞬态等特性,之后再根据模拟结果反复修改器件参数,直到获得满意的结果。根据模拟结果反复修改器件参数,直到获得满意的结果。由此可形成用户自己的单元库由此可形成用户自己的单元库现在学习的是第21页,共74页单元库:单元库:一组单元电路的集合一组单元电路的集合 经过经过优化设计优化设计、并、并通过设计规则检查和反复工艺验证通过设计规则检查和反复工艺验证,能正确反,能正确反映所需
16、的逻辑和电路功能以及性能,适合于工艺制备,可达映所需的逻辑和电路功能以及性能,适合于工艺制备,可达到最大的成品率。到最大的成品率。元件元件 门门 元胞元胞 宏单元(功能块)宏单元(功能块)基于单元库的描述:层次描述基于单元库的描述:层次描述单元库可由厂家提供,可由用户自行建立单元库可由厂家提供,可由用户自行建立现在学习的是第22页,共74页 B.模拟电路:尚无良好的综合软件模拟电路:尚无良好的综合软件 RTL级仿真通过后,根据设计经验进行电路设计级仿真通过后,根据设计经验进行电路设计 原理图输入原理图输入 电路模拟与验证电路模拟与验证 模拟单元库模拟单元库逻辑和电路设计的输出:逻辑和电路设计的
17、输出:网表(元件及其连接关系)或逻辑图、电路图网表(元件及其连接关系)或逻辑图、电路图 软件支持软件支持:逻辑综合、逻辑模拟、电路模拟、时序分析等软件:逻辑综合、逻辑模拟、电路模拟、时序分析等软件(EDA软件系统中已集成软件系统中已集成)现在学习的是第23页,共74页实际设计流程实际设计流程3.版图设计版图设计概念:根据逻辑与电路功能和性能要求以及工艺水概念:根据逻辑与电路功能和性能要求以及工艺水平要求来设计光刻用的掩膜版图,平要求来设计光刻用的掩膜版图,IC设计的最终输出。设计的最终输出。什么是版图?一组相互套合的图形,各层版图相应什么是版图?一组相互套合的图形,各层版图相应于不同的工艺步骤
18、,每一层版图用不同的图案来表于不同的工艺步骤,每一层版图用不同的图案来表示。示。版图与所采用的制备工艺紧密相关版图与所采用的制备工艺紧密相关现在学习的是第24页,共74页版图设计过程:由底向上过程版图设计过程:由底向上过程 主要是布局布线过程主要是布局布线过程 布布局局:将将模模块块安安置置在在芯芯片片的的适适当当位位置置,满满足足一一定定目目标标函函数数。对对级级别别最最低低的的功功能能块块,是是指指根根据据连连接接关关系系,确确定定各各单单元元的的位位置置,级级别别高高一一些些的的,是是分分配配较较低低级级别别功功能能块块的的位位置置,使使芯片面积尽量小。芯片面积尽量小。布布线线:根根据据
19、电电路路的的连连接接关关系系(连连接接表表)在在指指定定区区域域(面面积积、形形状状、层层次次)百百分分之之百百完完成成连连线线。布布线线均均匀匀,优优化化连连线线长长度、保证布通率。度、保证布通率。现在学习的是第25页,共74页版图设计过程版图设计过程大多数基于单元库实现大多数基于单元库实现(1)软件自动转换到版图,可人工调整(规则芯片)软件自动转换到版图,可人工调整(规则芯片)(2)布图规划()布图规划(floor planning)工具工具 布局布线工具(布局布线工具(place&route)布图规划:布图规划:在一定约束条件下对设计进行物理划分,并初步确定芯片面在一定约束条件下对设计进
20、行物理划分,并初步确定芯片面积和形状、单元区位置、功能块的面积形状和相对位置、积和形状、单元区位置、功能块的面积形状和相对位置、I/O位置,产生位置,产生布线网格,还可以规划电源、地线以及数据通道分布布线网格,还可以规划电源、地线以及数据通道分布(3)全人工版图设计:人工布图规划,提取单元,)全人工版图设计:人工布图规划,提取单元,人工布局布线(由底向上:人工布局布线(由底向上:小功能块到大功能块)小功能块到大功能块)现在学习的是第26页,共74页 版图验证与检查版图验证与检查 DRC:几何设计规则检查几何设计规则检查 ERC:电学规则检查电学规则检查 LVS:网表一致性检查网表一致性检查 P
21、OSTSIM:后仿真(提取实际版图参数、电阻、电后仿真(提取实际版图参数、电阻、电容,生成带寄生量的器件级网表,进行开关级逻辑模容,生成带寄生量的器件级网表,进行开关级逻辑模拟或电路模拟,以验证设计出的电路功能的正确性和拟或电路模拟,以验证设计出的电路功能的正确性和时序性能等时序性能等),产生测试向量,产生测试向量 软件支持:成熟的软件支持:成熟的CAD工具用于版图编辑、人机交工具用于版图编辑、人机交互式布局布线、自动布局布线以及版图检查和验证互式布局布线、自动布局布线以及版图检查和验证现在学习的是第28页,共74页 设计规则设计规则 IC设计与工艺制备之间的接口设计与工艺制备之间的接口 制定
22、目的:使制定目的:使芯片尺寸芯片尺寸在在尽可能小尽可能小的前提下,避免线条宽度的偏的前提下,避免线条宽度的偏差和不同层版差和不同层版套准偏差套准偏差可能带来的问题,尽可能地可能带来的问题,尽可能地提高电路制备的成提高电路制备的成品率品率 什么是设计规则?考虑器件在正常工作的条件下,根据实际工艺什么是设计规则?考虑器件在正常工作的条件下,根据实际工艺水平水平(包括光刻特性、刻蚀能力、对准容差等包括光刻特性、刻蚀能力、对准容差等)和成品率要求,给和成品率要求,给出的出的一组同一工艺层及不同工艺层之间几何尺寸的限制一组同一工艺层及不同工艺层之间几何尺寸的限制,主要包,主要包括线宽、间距、覆盖、露头、
23、凹口、面积等规则,分别给出它们括线宽、间距、覆盖、露头、凹口、面积等规则,分别给出它们的最小值,以防止掩膜图形的断裂、连接和一些不良物理效应的的最小值,以防止掩膜图形的断裂、连接和一些不良物理效应的出现。出现。现在学习的是第29页,共74页布图设计方法(布图风格划分)布图设计方法(布图风格划分)全定制设计方法、半定制设计方法、可编程逻辑全定制设计方法、半定制设计方法、可编程逻辑器件以及基于这些方法的兼容设计方法器件以及基于这些方法的兼容设计方法 设计方法选取的主要依据:设计方法选取的主要依据:设计周期、设计成本、芯设计周期、设计成本、芯片成本、芯片尺寸、设计灵活性、保密性和可靠性等片成本、芯片
24、尺寸、设计灵活性、保密性和可靠性等 最主要的:设计成本在芯片成本中所占比例最主要的:设计成本在芯片成本中所占比例 芯片成本芯片成本CT:小批量的产品:减小设计费用;大批量的产品:提高工艺水平,减小芯片尺寸,增大圆片面积现在学习的是第37页,共74页全定制设计全定制设计版版图图设设计计时时采采用用人人工工设设计计,对对每每个个器器件件进进行行优优化化,芯片性能获得最佳,芯片尺寸最小芯片性能获得最佳,芯片尺寸最小设设计计周周期期长长,设设计计成成本本高高,适适用用于于性性能能要要求求极极高高或批量很大的产品,模拟电路或批量很大的产品,模拟电路符符号号式式版版图图设设计计:用用一一组组事事先先定定义
25、义好好的的符符号号来来表表示示版版图图中中不不同同层层版版之之间间的的信信息息,通通过过自自动动转转换换程程序转换序转换 举例:棍图:棍形符号、不同颜色举例:棍图:棍形符号、不同颜色不必考虑设计规则的要求;设计灵活性大不必考虑设计规则的要求;设计灵活性大符号间距不固定,进行版图压缩,减小芯片面积符号间距不固定,进行版图压缩,减小芯片面积现在学习的是第38页,共74页现在学习的是第39页,共74页 专用集成电路(专用集成电路(ASIC:Application-Specific Integrated Circuit)()(相对通用电路而言)相对通用电路而言)针对某一应用或某一客户的特殊要求设计的集
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路设计 制造 主要 流程
限制150内