可编程逻辑器件基础精选PPT.ppt
《可编程逻辑器件基础精选PPT.ppt》由会员分享,可在线阅读,更多相关《可编程逻辑器件基础精选PPT.ppt(38页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、关于可编程逻辑器件基础第1页,讲稿共38张,创作于星期日概述概述从逻辑器件的功能和使用方法看,最初的逻辑器件全部采用标准通用片,后来发展到采用现场片和用户片。通用片通用片的功能是器件厂制造时定死的,用户只能拿来使用而不能改变其内部功能。通用片有门、触发器、多路开关、加法器、寄存器、计数器、译码器等逻辑器件和随机读写存储器件。用户片用户片是完全按用户要求设计的VLSI器件。它对用户来讲是优化的,但是设计周期长,设计费用高,通用性低,销售量少。用户片一般称为专用集成电路(ASIC),但是它也向通用方向发展。由于通用片和全用户片的使用范围有限,20世纪70年代以后陆续出现了用户可在现场更改其内容(功
2、能)的现场片现场片,如EPROM,FPLA,PAL,GAL,FPGA等一类可编程逻辑器件,通称为PLD器件。它们规整通用,适合采用高集成度技术,因此,在数字系统中得到了迅速的应用。第2页,讲稿共38张,创作于星期日可编程逻辑器件基础低密度的PLD器件的基本框图如图1.1所示,它由输入缓冲、与阵列、或阵列、输出缓冲等四部分功能电路组成。根据与门阵列、或门阵列和输出结构的不同,低密度的PLD可分为四种基本类型:PROM,FPLA,PAL,GAL。数据输入输入缓冲与阵列或阵列输出缓冲数据输出.图1.1 PLD的基本框图第3页,讲稿共38张,创作于星期日说明一PLD的基本结构可编程逻辑器件基础第4页,
3、讲稿共38张,创作于星期日1连接 硬线连接断开连接接通连接.二PLD的有关逻辑约定可编程逻辑器件基础第5页,讲稿共38张,创作于星期日二PLD的有关逻辑约定2缓冲器A输入B=AC=A输出可编程逻辑器件基础第6页,讲稿共38张,创作于星期日二PLD的有关逻辑约定ABCDPLD的表示法ADB C表达式为:D=ABC3与门传统表示法可编程逻辑器件基础第7页,讲稿共38张,创作于星期日4或门D=A+B+CA B CD.表达式为:二PLD的有关逻辑约定可编程逻辑器件基础第8页,讲稿共38张,创作于星期日例题1DABB_A_ABDB_A_D=AABB=0_简化表示表达式为:可编程逻辑器件基础第9页,讲稿共
4、38张,创作于星期日_ _ _.分析:O1=AB O2=AB O3=0O=O1+O2=AB+AB=AOB=AOB+例题2ABOO1O3O2可编程逻辑器件基础第10页,讲稿共38张,创作于星期日可编程逻辑器件的发展70年代初期的PLD主要是可编程只读存储器(PROM)和可编程逻辑阵列(PLA)。在PROM中,与门阵列是固定的,或门阵列是可编程的;器件采用熔断丝工艺,一次性编程使用。70年代末期的PLD出现了可编程阵列逻辑(PAL)器件。在PAL器件中,与门阵列是可编程的,或门阵列是固定连接的,它有多种输出和反馈结构,为数字逻辑设计带来了一定的灵活性。但PAL仍采用熔断丝工艺,一次性编程使用。第1
5、1页,讲稿共38张,创作于星期日可编程逻辑器件的发展80年代中期的PLD通用阵列逻辑(GAL)器件问世,并取代了PAL。GAL器件是在PAL器件基础上发展起来的新一代器件。和PAL一样,它的与门阵列是可编程的,或门阵列是固定的。但由于采用了高速电可擦CMOS工艺,可以反复擦除和改写,很适宜于样机的研制。它具有CMOS低功耗特性,且速度可以与TTL可编程器件相比。特别是在结构上采用了“输出逻辑宏单元”电路,为用户提供了逻辑设计和使用上的较大灵活性。80年代中后期的PLD80年代后期问世的FPGA(现场可编程门阵列)器件,FPGA属于较高密度的PLD器件。FPGA的基本结构有两类:一类是在PAL基
6、础上加以改进和扩展形成的;另一类是逻辑单元型,逻辑单元之间是互联阵列。这些资源可由用户编程。第12页,讲稿共38张,创作于星期日PLDPLD的分类及特点的分类及特点PROM-可编程存储器PLA-可编程逻辑阵列PAL-可编程阵列逻辑GAL-通用可编程阵列逻辑FPGA-现场可编程门阵列ispLSI-在系统可编程大规模集成电路PLD第13页,讲稿共38张,创作于星期日PLDPLD的分类及特点的分类及特点只读存储器(ROM)有掩模式ROM,PROM,EPROM,E2PROM,EAROM,FLASH等形式,是非易失性存储器。这类存储器可靠性高,一般用来存放固定的程序或数据。现场可编程逻辑阵列(FPLA)
7、的与阵列和或阵列均可编程,可以实现组合逻辑和时序逻辑。可编程阵列逻辑(PAL)的结构和FPLA相似,也由与阵列及或阵列两部分组成,其中与阵列可编程,或阵列固定。通用阵列逻辑(GAL)是80年代中期在PAL的基础上发展起来的器件,GAL器件是一种电擦除的可编程器件,特别适合于研制开发阶段使用。第14页,讲稿共38张,创作于星期日PLDPLD的分类及特点的分类及特点现场可编程门阵列(FPGA)是90年代中后期发展起来的一种可编程的大规模集成器件,它既有门阵列的结构和性能,又具有现场可编程的特点,而且可以反复地擦除和重新编程,适用于ASIC的研制。FPGA的体系结构核心是可组态的逻辑块。PLD器件自
8、20世纪70年代发明以来,从熔丝型到光擦除型;到80年代又发展成为点擦除型;到90年代则进一步发展成为在系统编程型。在系统编程(ISP),是指用户具有在自己设计的目标系统中或线路板上为重构逻辑而对逻辑器件进行编程或反复改写的能力。ISP为用户提供了传统的PLD技术无法达到的灵活性,带来了巨大的时间效益和经济效益,是可编程逻辑技术的实质性飞跃,因此被称为PLD设计技术的一次革命。第15页,讲稿共38张,创作于星期日ISPISP技术的特点技术的特点ISP器件的出现,全面实现了硬件设计与修改的软件化,使得数字系统的设计面貌焕然一新。也就是说,硬件设计变得像软件一样易于修改,硬件的功能可以随时进行修改
9、,或按预定程序改变组态进行重构。这不仅扩展了器件的用途,缩短了系统调试周期,而且还根除了对器件单独编程的环节,省去了器件编程设备,简化了目标设备的现场维护和升级工作。第16页,讲稿共38张,创作于星期日ISPISP技术的特点技术的特点传统的样机设计,首先根据功能选定某种重要逻辑构件,进行系统级逻辑设计,电路板设计,装配调试。如果要增减逻辑或修改逻辑,必须首先推倒原来设计的电路板,再重新设计新的电路板,之后再进行装配调试,直至样机设计工作完毕。当采用ISP器件进行设计时,可把上述重要部件全部安放在样机板上,然后再用可编程逻辑器件和可编程开关器件按预定功能将其联系起来。若要改变设计,无论是增减还是
10、修改逻辑,都能够通过设计工具软件在数分钟内完成。重构的逻辑通过一根五芯编程电缆从计算机写入到样机板上的ISP器件之中。这种无需改动元器件或印制电路板就可修改系统功能的特点是ISP技术的优点之一。由于ISP技术能够在不取下器件的情况下直接在线路板上重新编程,直接在芯片上对设计进行修改与验证,从而允许一些无法预料的逻辑变动在设计过程中能够早日确定,因此可大大缩短系统的设计、调试周期,是一种全新的设计方法,并支持设计方案的保密。第17页,讲稿共38张,创作于星期日ISPISP技术的特点技术的特点ISP器件的设计流程图图1.2 ISP器件的设计流程图第18页,讲稿共38张,创作于星期日ISPISP逻辑
11、器件系列逻辑器件系列美国Lattice公司是世界上第一片GAL的诞生地。近年来,该公司在高密度可编程逻辑器件(HDPLD)的研制方面取得很大进展。特别是90年代发明并率先推出的ISP技术,开拓了新一代的PLD。Lattice公司已将ISP技术应用到HDPLD中,形成ispLSI系列高密度在系统可编程逻辑器件。ispLSI器件是最早问世的ISP器件,它既有可编程逻辑器件PLD的性能与特点,又有现场可编程逻辑阵列PGA的高密度和灵活性。其系统速度可达135MHZ,逻辑集成密度可达25000门以上,是先进的HDPLD。ispLSI器件能够满足对高性能系统逻辑的需求,广泛适用于数据处理、通信、图形处理
12、、空间技术、军事装备、工业控制和测量仪器等领域。它强有力的结构能够实现各种逻辑功能,其中包括寄存器、计数器、多路选择器、译码器和复杂状态机。目前Lattice公司生产的ispLSI器件有六个系列:1000系列,2000系列,3000系列,5000V系列,6000系列,8000系列。第19页,讲稿共38张,创作于星期日ISPISP逻辑器件系列逻辑器件系列ispLSIl000系列系列系统工作频率:12580MHz引脚至引脚延迟(最大值):7.515nsPLD门密度:20008000封装:44脚至128脚PLCC,TQEP,JLCC,PQFP或CPGAispLSIl000系列中1016、1024、1
13、032的性能参数性能参数ispLSI1016ispLSI1024ispLSI1032等效门数200040006000最高工作频率fmax(MHz)1109090传输时延tqd(ns)101012宏单元数6496128触发器数96144192输入与I/O数365472第20页,讲稿共38张,创作于星期日ISPISP逻辑器件系列逻辑器件系列下面以ispLSI1032器件为例,说明其特点与性能。(1)速度指标:ispLSI1032有128个宏单元,最高工作频率fmax为90Mhz,传输时延tpd为12ns。(2)同步时钟:每个器件有3个时钟,既可以从外部时钟端输入,又可以由内部时钟电路产生。(3)输
14、入寄存器锁存器:每个I/O单元均有一个输入寄存器锁存器。(4)对锁定引脚的布线灵活性:对锁定引脚的布线比较灵活,宏单元输出通过输出布线区能够连到不同的引脚上。(5)制作工艺:采用E2CMOS工艺制作,有可重新编程能力,有小于1s的快速擦除能力,而且在出厂前可100地进行测试。第21页,讲稿共38张,创作于星期日ispLSI系列器件是基于与或阵列结构的复杂PLD产品。芯片由若干个巨块组成,巨块之间通过全局布线区GRP连起来,每个巨块包括若干个通用逻辑块GLB、输出布线区ORP、若干个I/O引脚和专用输入引脚。例如:ispLSI1032芯片有84个引脚,其中64个是I/O引脚,集成密度为6000个
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 可编程 逻辑 器件 基础 精选 PPT
限制150内