锁相环PLL电子教案幻灯片.ppt
《锁相环PLL电子教案幻灯片.ppt》由会员分享,可在线阅读,更多相关《锁相环PLL电子教案幻灯片.ppt(63页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、锁相环PLL电子教案第1页,共63页,编辑于2022年,星期三第二部分:锁相环实验第二部分:锁相环实验实验一、实验一、PLL参数测试参数测试一、压控灵敏度一、压控灵敏度KO的测量的测量二、鉴相灵敏度二、鉴相灵敏度Kd的测量的测量三、环路开环增益(三、环路开环增益(KH)的测量)的测量四、同步带和捕捉带的测量四、同步带和捕捉带的测量五、五、n、的测量的测量第2页,共63页,编辑于2022年,星期三实验二、实验二、PLL应用实验应用实验一、PLL频率合成器实验频率合成器实验二、二、PLL调频(调频(FM)解调)解调三、锁相式双音多频信号三、锁相式双音多频信号(DTMF)解码器)解码器四、四、PLL
2、 数字调谐实验数字调谐实验五、设计五、设计5/6分频器分频器 第3页,共63页,编辑于2022年,星期三实验目的实验目的通过上述实验,使大家对由通过上述实验,使大家对由模拟电路、数字电路组成的模拟电路、数字电路组成的硬件系统的设计、电路的搭硬件系统的设计、电路的搭接、故障的分析判断、故障接、故障的分析判断、故障的排除得到一次锻炼。的排除得到一次锻炼。第4页,共63页,编辑于2022年,星期三第一部分:锁相环基本原理(第一部分:锁相环基本原理(P1)一、锁相环基本组成一、锁相环基本组成一个典型的锁相环(一个典型的锁相环(PLL)系统,是由鉴相)系统,是由鉴相器(器(PD),压控荡器(),压控荡器
3、(VCO)和低通滤波)和低通滤波器(器(LPF)三个基本电路组成)三个基本电路组成 Ud=Kd(io)UF=Ud F(s)第5页,共63页,编辑于2022年,星期三二鉴相器(二鉴相器(PD)Ud=Kd*Kd 为鉴相灵敏度为鉴相灵敏度 三压控振荡器(三压控振荡器(VCO)(P2)o(t)=om+K0 UF(t)K0VCO控制特性曲线的斜率,常称为控制特性曲线的斜率,常称为VCO的控制灵敏度,或称压控灵敏度。的控制灵敏度,或称压控灵敏度。第6页,共63页,编辑于2022年,星期三四、环路滤波器,这里仅讨论无四、环路滤波器,这里仅讨论无源比例积分滤波器源比例积分滤波器其传递函数为:其传递函数为:式中
4、:1=R1 C 2=R2 C 第7页,共63页,编辑于2022年,星期三当锁相环处于锁定状态时,当锁相环处于锁定状态时,鉴相器鉴相器(PD)的两输入端一定是两个频率完)的两输入端一定是两个频率完全一样但有一定相位差的信号全一样但有一定相位差的信号。如果。如果它们的频率不同,则在压控振荡器它们的频率不同,则在压控振荡器(VCO)的输入端一定会产生一个控)的输入端一定会产生一个控制信号使压控振荡器的振荡频率发生制信号使压控振荡器的振荡频率发生变化,最终使鉴相器(变化,最终使鉴相器(PD)的两输入)的两输入信号(一个是锁相环的输入信号信号(一个是锁相环的输入信号Vi,一个是压控振荡器的输出信号一个是
5、压控振荡器的输出信号Vo)的)的频率完全一样,则环路系统处于稳定频率完全一样,则环路系统处于稳定状态。状态。第8页,共63页,编辑于2022年,星期三五、系统的固有频率五、系统的固有频率n和阻尼系数和阻尼系数 的物理意义的物理意义 (P3)一个串联电路,当输入端加一个一个串联电路,当输入端加一个阶跃电压时,输出端电压变化有三种可阶跃电压时,输出端电压变化有三种可能能第9页,共63页,编辑于2022年,星期三当锁相环的输入信号的相位有一个阶当锁相环的输入信号的相位有一个阶跃跳变时,输出信号相位的变化也有跃跳变时,输出信号相位的变化也有三种情况三种情况第10页,共63页,编辑于2022年,星期三n
6、、就是指欠阻尼振荡时的就是指欠阻尼振荡时的振荡频率和和阻尼系数振荡频率和和阻尼系数第11页,共63页,编辑于2022年,星期三六、锁相环的同步和捕捉六、锁相环的同步和捕捉同步状态:锁相环的输出频率(或同步状态:锁相环的输出频率(或VCO的频率)的频率)o能跟踪输入频率能跟踪输入频率i的工作状态,称为同步状态(或锁定的工作状态,称为同步状态(或锁定状态),在同步状态下,始终有状态),在同步状态下,始终有o=i。这时如果用示波器观察。这时如果用示波器观察Vi与与Vo,即即使单路触发,两个波形都是清晰稳定使单路触发,两个波形都是清晰稳定的。的。第12页,共63页,编辑于2022年,星期三同步带同步带
7、:在锁相环保持同步的:在锁相环保持同步的条件下,输入频率条件下,输入频率i的最大变化的最大变化范围,称为同步带宽,用范围,称为同步带宽,用 H 表表示。超出此范围,环路则失锁。示。超出此范围,环路则失锁。第13页,共63页,编辑于2022年,星期三捕捉带捕捉带失锁时,失锁时,o i,如果从两个方向设,如果从两个方向设法改变法改变i,使,使i向向o靠拢,进而使靠拢,进而使 o=(io),当,当 o小到某小到某一数值时,环路则从失锁进入锁定一数值时,环路则从失锁进入锁定状态。这个使状态。这个使PLL经过频率牵引最终经过频率牵引最终导致入锁的频率范围称为捕捉带导致入锁的频率范围称为捕捉带 p。第14
8、页,共63页,编辑于2022年,星期三同步带同步带 H,捕捉带,捕捉带 p 和和VCO 中中心频率心频率o的的 关系关系 第15页,共63页,编辑于2022年,星期三实验原理及步骤实验原理及步骤 P(4)CD4046原理图原理图 第16页,共63页,编辑于2022年,星期三实验一、实验一、PLL参数测试(参数测试(P5)一、压控灵敏度一、压控灵敏度KO的测量的测量第17页,共63页,编辑于2022年,星期三二、鉴相灵敏度二、鉴相灵敏度Kd的测量。的测量。第18页,共63页,编辑于2022年,星期三三、环路开环增益(三、环路开环增益(KH)的测量)的测量当鉴相器比较两同相信号时,当鉴相器比较两同
9、相信号时,UF=0,VC0振荡于振荡于fmin;当鉴相器比较两反相信号时,当鉴相器比较两反相信号时,UF=VDD,VCO振荡于振荡于fmax 在理想情况下在理想情况下 KH =2(fmax-fmin)第19页,共63页,编辑于2022年,星期三同步带的测量同步带的测量调信号源(图调信号源(图11)频率约为)频率约为的中心频率。示波器分别测的中心频率。示波器分别测Ui和和Uo,并,并以以Ui作为示波器的触发同步信号,频率作为示波器的触发同步信号,频率计测计测Ui,这时示波器可显示两个稳定的,这时示波器可显示两个稳定的波形,即波形,即Ui和和Uo是锁定的。在一定范围是锁定的。在一定范围内缓慢改变信
10、号源频率,可看到两个波内缓慢改变信号源频率,可看到两个波形的频率同时变化,且都保持稳定清晰,形的频率同时变化,且都保持稳定清晰,这就是跟踪。这就是跟踪。第20页,共63页,编辑于2022年,星期三但当信号源频率远大于(高端)或远小于(低但当信号源频率远大于(高端)或远小于(低端)的中心频率时,端)的中心频率时,Ui波形还保持波形还保持稳定清晰,但稳定清晰,但Uo不能保持稳定清晰,这就是不能保持稳定清晰,这就是失锁。记下刚出现失锁时的失锁。记下刚出现失锁时的Ui频率即高端频频率即高端频率率fHH和低端频率和低端频率fHL,则同步带,则同步带fHfHHfHL。由于我们用的是。由于我们用的是PD1,
11、是异或门相,是异或门相鉴器,当鉴器,当Ui和和Uo为分数倍数关系时,也可能为分数倍数关系时,也可能出现两个稳定的波形,这种情况应认为是出现两个稳定的波形,这种情况应认为是“失锁失锁”。只有出现两个同频的稳定波形时才。只有出现两个同频的稳定波形时才认为是认为是“锁定锁定 第21页,共63页,编辑于2022年,星期三捕捉带的测量捕捉带的测量 环路失锁后,缓慢改变信号源频率,环路失锁后,缓慢改变信号源频率,从高端或低端向的中心频从高端或低端向的中心频率靠近,当信号源频率分别为率靠近,当信号源频率分别为fH和和fL时,环路又锁定。则环路捕捉带时,环路又锁定。则环路捕捉带fPfPHfPL。第22页,共6
12、3页,编辑于2022年,星期三n、的测量的测量 P(8)当信号源的频率突然改变时当信号源的频率突然改变时(即对应(即对应Uj方波的前后沿),方波的前后沿),UF都产生一次阻尼振荡。从都产生一次阻尼振荡。从阻尼振荡波形可测出阻尼振荡波形可测出A1、A2、T,并由,并由 A1、A2、T求出求出PLL的的n 和和第23页,共63页,编辑于2022年,星期三n、的实际测量波形的实际测量波形第24页,共63页,编辑于2022年,星期三实验二、实验二、PLL应用实验应用实验P(9)当当PLL处于锁定状态处于锁定状态时,时,PD两个输入信号两个输入信号的频率一定精确相等的频率一定精确相等,所以可得:所以可得
13、:f0=N*fifi为晶振标准信号为晶振标准信号 通过改变分频比通过改变分频比N,便,便可获得同样精度的不可获得同样精度的不同频率信号输出同频率信号输出 一、PLL频率合成器实验频率合成器实验 第25页,共63页,编辑于2022年,星期三1)1KHZ标准信号源标准信号源用用CMOS与非门和与非门和4M晶体组成晶体组成 4MHz振振荡器。图中荡器。图中Rf 使使F1工作于线性放大区。工作于线性放大区。晶体的等效电感,晶体的等效电感,C1、C2构成谐振回构成谐振回路。路。C1、C2可利可利用器件的分布电容用器件的分布电容不另接。不另接。F1、F2、F3使用使用CD4069。第26页,共63页,编辑
14、于2022年,星期三测量测量 CD4518时序图时序图根据讲义后面的根据讲义后面的CD4518管脚图管脚图,测量并画测量并画出出Q1,Q2、Q3、Q4及及 CP之间的相位关之间的相位关系图系图(时序图时序图)(BCD码计数器码计数器)第27页,共63页,编辑于2022年,星期三4000分频器制作分频器制作根据上面测出的根据上面测出的4518的波形图,用二的波形图,用二片片CD4518(共(共4个计数器)组成一个个计数器)组成一个4000分频器,也就是一个四分频器,分频器,也就是一个四分频器,三个十分频器三个十分频器。第28页,共63页,编辑于2022年,星期三2)用一片)用一片CD4017作分
15、频器组成作分频器组成2-9KHZ频率合成器频率合成器(P10)4017(十进制计数分配器)功能测试(十进制计数分配器)功能测试 第29页,共63页,编辑于2022年,星期三29KHZ频率合成器频率合成器 第30页,共63页,编辑于2022年,星期三3)拨盘开关式)拨盘开关式1999KHZ频率合成器频率合成器 (P10)单片单片4522分频器分频器 第31页,共63页,编辑于2022年,星期三用三片用三片4522组成组成1999HHZ频率频率合成器合成器 (P11)第32页,共63页,编辑于2022年,星期三4)健盘置数式)健盘置数式1999KHZ频率合成频率合成器器 (P12)就是用数字健盘以
16、及一些数字就是用数字健盘以及一些数字IC替代拨盘开替代拨盘开关组成关组成1999KHZ频率合成器。最终应频率合成器。最终应做到:当顺序按键盘的任意三个健(如做到:当顺序按键盘的任意三个健(如5.9.2)时,则输出信号的频率就为)时,则输出信号的频率就为592KHz。置数部分的框图如图置数部分的框图如图 第33页,共63页,编辑于2022年,星期三号码脉冲发生器号码脉冲发生器 根据根据HM9102D资料,请用资料,请用HM9102D自己设自己设计一个号码脉冲发生器,要求:计一个号码脉冲发生器,要求:1)VDD=5V;2)断续比为断续比为1.5:13)号码脉冲输出幅度为号码脉冲输出幅度为0到到9V
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 锁相环 PLL 电子 教案 幻灯片
限制150内