45组合可编程逻辑器件-东北师范大学物理学院.pdf
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《45组合可编程逻辑器件-东北师范大学物理学院.pdf》由会员分享,可在线阅读,更多相关《45组合可编程逻辑器件-东北师范大学物理学院.pdf(26页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、4.5.1 PLD的结构、表示方法及分类4.5.2 组合逻辑电路的PLD实现4.5 组合可编程逻辑器件概述 从逻辑功能的特点来看,数字电路可分为 通用型和专用型两种。前面介绍的都属于 通用型。如门电路、计数器、寄存器等。还有很多电路实现复杂逻辑功能,是为某 种用途专门设计的集成电路,称为专用集 成电路,简称ASIC。系统规模扩大,连接多、可靠性下降、功耗大、成本升高及占用空间大设计周期长,成本高及承担设计风险 可编程逻辑器件,简称PLD(Programmable Logical Device)。它属于通用器件,但它 的逻辑功能是由用户通过编程来设定的。PLD的集成度很高,足以满足一般数字系统
2、的要求。由由PLD编程的开发系统由硬件和软件两部分 构成。硬件为计算机、专用编程器等;软件 为集成开发软件、编程的开发系统由硬件和软件两部分 构成。硬件为计算机、专用编程器等;软件 为集成开发软件、ABEL、Verilog HDL、VHDL等语言。等语言。在系统可编程器件isp的编程更为简单,不 需专门的编程器,只要将计算机运行的编程 数据直接写入PLD即可。1.结构4.5.1 PLD的结构、表示方法及分类输出或门阵列与门阵列输入输出或门阵列与门阵列输入BAYZ可编程 与阵列可编程 与阵列固定或 阵列固定或 阵列乘积项乘积项2.表示法连接方式基 本 门 表 示 法&A B C D当浮栅上带有负
3、电荷时,则衬底表面感应的是正 电荷,这使得当浮栅上带有负电荷时,则衬底表面感应的是正 电荷,这使得MOS管的开启电压变高,如果给控制 栅加上同样的控制电压,管的开启电压变高,如果给控制 栅加上同样的控制电压,MOS管仍处于截止状态。管仍处于截止状态。SIMOS管利用浮栅是 否累积有负电荷来存 储二值数据。管利用浮栅是 否累积有负电荷来存 储二值数据。N沟道叠栅管沟道叠栅管(SIMOS),其结构如下:,其结构如下:写入数据前,浮栅不带 电荷,要想使其带负电 荷,需在漏、栅级上加 足够高的电压写入数据前,浮栅不带 电荷,要想使其带负电 荷,需在漏、栅级上加 足够高的电压25V即可。即可。若想擦除,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 45 组合 可编程 逻辑 器件 东北师范大学 物理 学院
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内