第八讲半导体存储器.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《第八讲半导体存储器.ppt》由会员分享,可在线阅读,更多相关《第八讲半导体存储器.ppt(59页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第八讲半导体存储器现在学习的是第1页,共59页2半导体存储器的结构 现在学习的是第2页,共59页3半导体存储器的结构 现在学习的是第3页,共59页存储器读写时序读周期(SRAM HY62256A)4现在学习的是第4页,共59页写周期(SRAM HY62256A)5存储器读写时序现在学习的是第5页,共59页6半导体存储器的主要性能指标 存储容量:半导体存储器芯片的存储容量是指存储器可以容纳的二进制信息量 用NM表示,N为存储单元数,M为每个存储单元存储信息的位数。例例6-1 某存储器芯片的地址线为16位,存储字长为8位,则其存储容量为多少?解:解:若某存储器芯片有M位地址总线、N位数据总线其存储
2、容量为N位。该存储器芯片中M为16位,N为8位,则其存储容量为8位=64K8位。现在学习的是第6页,共59页7半导体存储器的主要性能指标存储速度可以用两个时间参数表示:存取时间(Access Time)TA,定义为从启动一次存储器操作,到完成该操作所经历的时间。存储周期(Memory Cycle)TMC,定义为启动两次独立的存储器操作之间所需的最小时间间隔。存储速度取决于内存储器的具体结构及工作机制。现在学习的是第7页,共59页8半导体存储器的主要性能指标 可靠性存储器的可靠性用平均故障间隔时间(MTBF,Mean Time Between Failures)来衡量,MTBF越长,可靠性越高。
3、性能/价格比性能主要包括上述三项指标存储容量、存储速度和可靠性。对不同用途的存储器有不同的要求有的存储器要求存储容量大,选择芯片时就以存储容量为主,有的存储器如高速缓冲器,则要求以存储速度为主。现在学习的是第8页,共59页9 典型存储器芯片及其接口特性静态随机存储器(SRAM)典型的静态RAM芯片如HM 6116(2K8位),6264(8K8位),62128(16K8位)和62256(32K8位)等。现在学习的是第9页,共59页1061166116是一种20488位的高速静态CMOS随机存取存储器,其基本特征是:(1)高速度存取时间为100ns/120ns/150ns/200ns(分别以611
4、610、611612、611615、611620为标志。(2)低功耗 运行时为150mW,空载时为100mW。(3)与TTL兼容。(4)管脚引出与标准的2K8b的芯片(例如2716芯片)兼容。(5)完全静态无需时钟脉冲与定时选通脉冲。现在学习的是第10页,共59页11SRAM 6116的引脚的引脚 现在学习的是第11页,共59页12SRAM 6116的工作方式 片选信号、写允许信号和输出允许信号的组合控制SRAM 6116芯片的工作方式 现在学习的是第12页,共59页13SRAM 6116的内部功能框图 静态RAM的结构2K*816Kbit现在学习的是第13页,共59页14SRAM 6264
5、容量为8K8位 地址线13条,即A12A0;数据线8条即I/O8I/O1现在学习的是第14页,共59页15SRAM 6264 6264运行方式现在学习的是第15页,共59页16SRAM接口特性静态RAM的引脚:数据线:由RAM的位数决定;地址线:由RAM的单元数决定;控制线:CE:片选,有效时,芯片才工作;WE:读写控制,为0时写,为1时读;OE:输出控制,为0时,允许输出。和CPU的连接。现在学习的是第16页,共59页17SRAM接口特性现在学习的是第17页,共59页18动态随机存储器(DRAM)信号存储在电容C上。行选择信号有效时可以刷新,也可以读出,但读出时必须列选择信号也有效。破坏性读
6、出为使Cs上读出后仍能保持原存信息(电荷),刷新放大器需要对这些电容进行重写操作,以补充电荷使之保持原信息不变-回写(刷新)。现在学习的是第18页,共59页19典型的动态RAM芯片为了降低芯片的功耗,保证足够的集成度,减少芯片对外封装引脚数目和便于刷新控制,DRAM芯片都设计成位结构形式,即每个存储单元只有一位数据位一个芯片上含有若干字,如4K1位,8K1位,16K1位,64K1位或256K1位等。存储体的这一结构形式是DRAM芯片的结构特点之一。现在学习的是第19页,共59页20DRAMIntel 2164 Intel 2164是64K1位的DRAM芯片,基本特征:(1)存取时间为150ns
7、/200ns(分别以2164A-15、2164A-20为标志)。(2)低功耗,工作时最大为275mW,维持时最大为27.5mW。(3)每2ms需刷新一遍,每次刷新512个存储单元,2ms内需有128个刷新周期。现在学习的是第20页,共59页21Intel 2164A的引脚动态RAM 动态RAM的位数都是1位;动态RAM的地址引脚只是实际地址线的一半。为保证地址正确读入,有行、列地址控制输入CAS和RAS,控制输入有效时,分别读入一半地址。2164是64K1位RAM。2现在学习的是第21页,共59页222164结构框图结构框图现在学习的是第22页,共59页23DRAM接口特性DRAM与CPU相连
8、时,其管脚和CPU三总线相连接的方法与SRAM基本类似,但是必须强调的是:DRAM由于其结构的不同,其与CPU连接时必须考虑三个特殊问题:定时刷新地址信号输入位扩展现在学习的是第23页,共59页24DRAM接口设计示例现在学习的是第24页,共59页25只读存储器(ROM)与RAM不同,ROM在使用时只能读出,不能随机写入。ROM有多种分类,目前用的最多的是EPROM 和EEPROM。现在学习的是第25页,共59页26典型的EPROM芯片 EPROM芯片常用的有:2716(2K8)2732(4K8)2764(8K8)27128(16K8)27256(32K8)27512(64K8)等。现在学习的
9、是第26页,共59页27Intel 2732A Intel 2732A是一种4K8b的EPROM 12条地址线A11A08条数据线O7O0。为芯片允许信号,用来选择芯片;为输出允许信号,用来把输出数据送上数据线,只有当这两条控制线同时有效时,才能从输出端得到读出的数据。现在学习的是第27页,共59页282732A的工作方式 2732A有6种工作方式 现在学习的是第28页,共59页ROM接口特性PROM在与CPU的接口方法与SRAM芯片非常相似,但是PROM的写操作必须要利用紫外光进行内容的擦除,然后再使用专门的编程器进行写入,因此其写操作不能像SRAM一样随机写入。29现在学习的是第29页,共
10、59页NOR Flash 和 NAND FlashNOR FLASH最初由Intel公司于1988年推出,具有EPROM的数据非易失性和可更新性。但其数据的写入和擦除由主机系统内用电信号实现。必须指出的是,与EEPROM 的数据擦除方式不同,NOR FLASH的数据擦除方式只能采用按块擦除的方式(块的大小一般为256KB20MB);且其芯片擦除和更新的控制不是由定时或者状态端的状态来确定,而是根据NOR FLASH内部状态寄存器的状态来控制。NOR FLASH比较适合应用于频繁随机读写的场合,常用于手机等嵌入式系统的程序代码存储器。NAND FLASH结构最初由东芝公司于1989年推出,与前几
11、种ROM不同,其数据和地址采用同一总线进行串行读取,不能随机按字节进行访问。与NOR FLASH相比,其成本相对较低,容量大,适用于纯数据存储和文件存储的场合,我们常用的U盘和数码存储卡大都是采用NAND型闪存。30现在学习的是第30页,共59页典型芯片介绍NOR Flash芯片SST39VF16031现在学习的是第31页,共59页NAND Flash芯片K9F1208UOA32典型芯片介绍现在学习的是第32页,共59页接口特性NOR Flash带有SRAM接口,因此其与系统的连接可以采用如同SRAM存储器一样的方法。其操作主要包含读、写编程、扇区/块擦除和芯片擦除。NAND Flash其数据
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第八 半导体 存储器
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内