数字电路与逻辑设计实验指导书(电子系).doc
《数字电路与逻辑设计实验指导书(电子系).doc》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计实验指导书(电子系).doc(37页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电路与逻辑设计实验指导书-数字电路与逻辑设计实验指导书主审:杨智 主编:陈荣军 原伟中山大学南方学院电子通信与软件工程系序 言 数字电路与逻辑设计实验是数字电路与逻辑设计的课程对口的实验课,是数字电路与逻辑设计课程的实验环节。通过本课程的学习,使学生进一步理解数字电子线路的工作原理、学会使用常用电子仪器、掌握基本的电子测量方法、调整电路的基本实验技能,提高理论联系实际、知识综合应用能力。 具体要求:1、能正确、规范地使用常用电子仪器; 2、具有查阅常用电子器件手册的能力; 3、根据技术要求能选用合适的元器件、组成实验电路,能进行组装及调试;4、具有分析、寻找和排除常见故障的能力;5、具有自
2、行拟定实验步骤,分析和综合实验结果以及撰写实验报告的能力。数字电路与逻辑设计实验指导书是在2009 年院内印刷讲义的基础上进行修订,由电子通信与软件工程系陈荣军讲师完成全面修订工作、杨智教授审定修改,数字电路与逻辑设计实验指导书适于本院电子信息科学与技术专业、通信工程专业、计算机科学与技术专业的学生使用,也可供相关专业的学生参考。 电子通信与软件工程系目录数字电路与逻辑设计实验教学大纲4实验2 门电路逻辑功能及测试7实验3组合逻辑电路的设计11实验4 组合逻辑电路(半加器全加器及逻辑运算)13实验5 译码器和数据选择器17实验6 竞争冒险19实验7 触发器工作原理与功能测试21实验8 集成计数
3、器及寄存器的应用24实验9时序电路测试及研究27实验10 555时基电路29附图:实验常用芯片引脚图33数字电路与逻辑设计实验教学大纲课程名称:数字电路与逻辑设计实验(Digital Circuit and Logic Experiments)课程类别:必修 编号: 学时:36主编姓名:陈荣军 单位:电子通信与软件工程系 职称:讲师主审姓名: 单位:电子通信与软件工程系 职称:授课对象:本科生 专业:电子信息科学与技术 年级:二年级上 编写日期:2010年8月 通信工程计算机科学与技术一、实验教学目的和任务数字电路与逻辑设计实验属于数字电路与逻辑设计课程理论联系实际的实验课程。目的是使学生通过
4、该实验课程的学习进一步加深对理论课程的理解,掌握数字电路设计的基本技能、熟练掌握数字信号的测量方法;通过该实验课程进一步培养学生独立分析问题和解决问题的能力。努力培养学生的创新精神和创新能力。二、实验教学的基本要求本实验课程主要以常规的TTL、CMOS中小规模数字电路器件为基础,通过本实验课程的学习使学生能够:1通过实验学会数字电路实验需用的仪器及设备的使用。2了解TTL、CMOS中小规模集成电路型号系列,使用注意事项。掌握常用数字集成电路的主要参数及逻辑功能的测试方法。3学会分析和设计组合逻辑电路,并能用小规模集成电路和相应的中规模集成电路实现。4学会分析和设计时序逻辑电路,并能用触发器或中
5、规模计数器实现。5初步具备设计、安装、调试数字电路的基本技能。三、实验内容及学时时安排实验项目的设置及学时分配序号实验项目名称内容简介实验学时实验类型实验要求每组人数1Multsim2001仿真软件练习1.熟悉Multsim2001软件的元件库2.练习仿真电路的绘制3.练习万用表和示波器的应用4.对基本门电路逻辑功能进行仿真测试3验证必修22门电路逻辑功能及测试1.测试四输入与非门74LS20的逻辑功能2.测试异或门的逻辑关系3.采用74LS00组成电路的逻辑功能4.采用与非门组成与门、或门、或非门并测试其逻辑关系5.测试与非门对脉冲的控制作用3验证必修23组合逻辑电路的设计在TPE-D型数字
6、电路实验箱上用74LS 00二输入端四与非门计出三人表决电路3设计选修24组合逻辑电路(加法器)1.组合逻辑电路功能测试2.测试半加器逻辑功能3.测试全加器逻辑功能3验证必修25译码器和数据选择器1.测试2-4译码器74LS139功能2.测试利用74LS139扩展的3-8译码器的功能3.测试数据选择器74LS153的逻辑功能3验证必修26双稳态触发器1.测试基本RS触发器的逻辑功能2.测试JK触发器的逻辑和计数功能3.测试D触发器的逻辑功能4.测试用JK触发器组成的应用电路的逻辑功能3验证必修27集成计数器1.集成计数器74LS90功能测试2.计数器级联3.任意进制计数器设计3设计必修28计数
7、器芯片的应用1.测试集成计数器74LS161的功能2.利用74LS161设计一个其它进制的计数器3设计选修29计数器仿真实验1.仿真集成计数器74LS290的功能2.仿真利用74LS290组成的十进制和二-五进制的逻辑功能3.仿真利用74LS290组成的六进制的逻辑功能3设计选修210555集定时器实验用555定时器构成施密特触发器;构成单稳态触发器;设计一个过电压,欠电压声光报警电路,电路正常工作电压为5V,要求当电压超过5.5V(过电压),和低于4.5V(欠电压)时都要报警.3设计选修211时序逻辑电路测试及研究1.异步二进制计数器测试及研究2.异步二-十进制加法计数器测试及研究3.环形计
8、数器测试及研究3验证必修212竞争冒险用74LS86、74LS10、74LS20搭建一个八位串行奇偶校验电路,观察竞争冒险现象,分析消除方法。3验证必修213综合实验使用中、小规模集成电路设计与制作一台数字显示时、分、秒的闹钟设计要求:(1)能进行正常的时、分、秒计时功能;(2)能进行手动校时;(3)能进行整点报时;(4)能在整点时刻与电台所报标准时间校对;(5)具有定点闹时功能;(6)能自动按预定程序顺序自动报时。6综合设计选修3注:必修实验24学时,选修实验12学时,共需修36学时。四、使用说明1与其他课程的联系本课程的先修课程有电子信息测量基础实验、电路与电子学实验等,后继课程有微机原理
9、与应用、单片机原理与应用等,数字电路仿真实验内容与电路仿真实践有部分交叉,本门课重点在数电实验内容,详细仿真技术在电路仿真实践中讲解。2教学方式课堂讲授、实验指导、小组讨论、项目设计等。3考核方式数字电路与逻辑设计实验为必修课程,以学生课前预习报告成绩、课堂实验操作成绩和课后实验报告成绩按25%、50%、25%的比例计算学期总成绩。五、主要参考书目1.数字电路与逻辑设计实验内部讲义2数字电子技术基础 高等教育出版社 阎石主编 第五版 20063电工及电子技术实验 天津科学技术出版社 魏清海 第一版 20014Multisim 7&电子技术实验 浙江大学出版社 黄培根 奚慧平 第一版 2005实
10、验2 门电路逻辑功能及测试一、实验目的 1熟悉门电路逻辑功能 2熟悉数字电路学习机使用方法。二、实验仪器及材料1TPE-D型数字电路学习机2.双踪示波器 3器件 74LS00 二输入端四与非门 2片 74LS20 四输人端双与非门 1片 74LS86 二输入端四异或门 1片 74LS04 六反相器 1片三、预习要求 1复习门电路工作原理及相应逻辑表达式 2熟悉所用集成电路的引线位置及各引线用途 图2.1四、实验内容 实验前按学习机使用说明先检查学习机电源是否正常然后选择实验用的集成电路按自己设计的实验接线图接好连线特别注意 VCC及地线不能接错线接好后经实验指导 教师检查无误方可通电实验实验中
11、改动接线须先断开电源,接好线后再通电实验。 1测试门电路逻辑功能 (1)。选用双四输入与非门 74LS20一只,插入面包板按图2。1接线、输入端接S1S4(电平开关输出插口)。输出端接电平显示发光二级管(D1D8任意一个) (2)将电平开关按表21置位,分别测输出电压及逻辑状态 表21输入输出1234Y电压(V) HHHHLHHHLLHHLLLHLLLL 2异或门逻辑功能测试 图2.2(1)选二输入四异或门电路74LS86,按图22接线,输人端1、2、4、5接电平开关,输出端A、B、Y接电子显示发光二极管。 (2)将电平开关按表22位,将结果填人表中。 表22输入输出ABYY电压(V)LLLL
12、HLLLHHLLHHHLHHHHLHLH3逻辑电路的逻辑关系(1)用74LS00按图2。3,24接线,将输人输出逻辑关系分别用人表23、表24中, 表23图2.3输入输出ABLLLHHLHH 表24输入输出ABYZLLHHLHLH 图2.4(2)写出上面两个电路逻辑表达式4用与非门组成其它门电路并测试验证(1)组成或非门 用一片二输入端四与非门组成或非门 画出电路图,测试并填表25 表25 表26输入输出ABYABY0011010100110101 (2)组成异或门 (a)将异或门表达式转化为与非门表达式。 (b)画出逻辑电路图。 (c)测试并填表26。 五、实验报告要求1 整理实验结果,填入
13、相应表格中,并写出逻辑表达式。2 小结实验心得体会。 实验3组合逻辑电路的设计一、设计目的1、掌握用门电路设计组合逻辑电路的方法。2、掌握用中规模集成组合逻辑芯片设计组合逻辑电路的方法。3、要求同学们能够根据给定的题目,用多种方法设计电路。 二、设计要求1、用两种方法设计三人多数表决电路。2、分析各种方法的优点和缺点。3、思考四人多数表决电路的设计方法。要求用两种方法设计一个三人多数表决电路。要求自拟实验步骤,用所给芯片实现电路。三、参考电路设按键同意灯亮为输入高电平(逻辑为1),否则,不按键同意为输入低电平(逻辑为0)。输出逻辑为1表示赞成;输出逻辑为0表示表示反对。 根据题意和以上设定,列
14、逻辑状态表如表3-1。表3-1ABCF00000010010001111000101111011111由逻辑状态表可知,能使输出逻辑为1的只有四项:第4、6、7、8项。故,表决器的辑逻表达式应是: 从化简后的逻辑表达式可知,前一项括号中表达的是一个异或门关系。因此,作逻辑图如下。图31 三人表决电路 经常用来设计组合逻辑电路的MSI芯片主要是:译码器和数据选择器。设计步骤前几步同上,写出的逻辑函数表达式可以不化简,直接用最小项之和的形式,然后根据题目要求选择合适的器件,并且画出原理图实现。四、实验设备与器件本实验的设备和器件如下: 实验设备:数字逻辑实验箱,万用表及工具; 实验器件:74LS0
15、0、74LS02、74LS04、74LS20、74LS11、74LS86等。五、实验报告要求1、写出具体设计步骤,画出实验线路。2、根据实验结果分析各种设计方法的优点及使用场合。3、回答四人多数表决电路的设计方法。实验4 组合逻辑电路(半加器全加器及逻辑运算)一、实验目的 1掌握组合逻辑电路的功能调试。 2。验证半加器和全加器的逻辑功能。 3。学会二进制数的运算规律。二、实验仪器及材料 器件 74LS00 二输入端四与非门 3片 74LS86 二输入端四异或门 1片三、预习要求 1预习组合逻辑电路的分析方法 2预习用与非门和异或门构成的半加器、全加器的工作原理。 3预习二进制数的运算。四、实验
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 实验 指导书 电子系
限制150内