简易电子钟设计.doc
《简易电子钟设计.doc》由会员分享,可在线阅读,更多相关《简易电子钟设计.doc(14页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、2022年-2023年建筑工程管理行业文档 齐鲁斌创作硬件系统课程设计 题 目: 简易电子钟 学 生 姓 名: 来清华 专 业: 计算机科学与技术(师范) 学 号: 20081201036 指 导 教 师: 彭太乐 日期:2010年 12月 30 日 第 0 页 共 14 页简易电子钟设计 摘 要:Verilog是广泛应用的硬件描述语言,可以用在硬件设计流程的建模、综合和模拟等多个阶段。随着硬件设计规模的不断扩大,应用硬件描述语言进行描述的CPLD结构,成为设计专用集成电路和其他集成电路的主流。通过应用Verilog HDL对多功能电子钟的设计,达到对Verilog HDL的理解,同时对CPL
2、D器件进行简要了解。本文的研究内容包括: 对Altera公司Flex 10K系列的EPF10K 10简要介绍,Altera公司软件Max+plus简要介绍和应用Verilog HDL对多功能电子钟进行设计。关键词:多功能电子钟;硬件描述语言目 录第11页1引 言11.1课题的背景、目的11.2课题设计环境12EPF10K 10相关说明及VERILOG HDL简介22.1EPF10K 10相关说明22.2Verilog Hdl硬件描述语言简介33应用VERILOG HDL描述的简易电子钟43.1功能描述43.2简易电子钟变成流程图53.3源程序64应用VERILOG HDL描述的简易电子钟功能模
3、块及仿真74.1计时模块74.2译码显示模块84.3仿真分析及结论105结束语116致谢111 引 言随着电子技术的发展,现场可编程门阵列FPGA和复杂可编程逻辑器件CPLD的出现,使得电子系统的设计者利用与器件相应的电子CAD软件,在实验室里就可以设计自己的专用集成电路ASIC器件。这种可编程ASIC不仅使设计的产品达到小型化、集成化和高可靠性,而且器件具有用户可编程特性,大大缩短了设计周期,减少了设计费用,降低了设计风险。目前数字系统的设计可以直接面向用户需求,根据系统的行为和功能要求,自上至下地逐层完成相应的描述综合优化仿真与验证,直到生成器件,实现电子设计自动化。其中电子设计自动化(E
4、DA)的关键技术之一就是可以用硬件描述语言(HDL)来描述硬件电路。VHDL是用来描述从抽象到具体级别硬件的工业标准语言,它是由美国国防部在80年代开发的HDL,现在已成为IEEE承认的标准硬件描述语言。VHDL支持硬件的设计、验证、综合和测试,以及硬件设计数据的交换、维护、修改和硬件的实现,具有描述能力强、生命周期长、支持大规模设计的分解和已有设计的再利用等优点。利用VHDL这些优点和先进的EDA工具,根据具体的实际要求,我们可以自己来设计串口异步通信电路。1.1 课题的背景、目的二十一世纪是信息化高速发展的世纪,产业的信息化离不开硬件芯片的支持。芯片技术的进步是推动全球信息化的动力。因此在
5、二十一世纪掌握芯片技术是十分有必要的。本次课题是计算机组成原理的课程设计,这次课题旨在通过自己对所需功能芯片的设计与实现来巩固以前所学的计算机硬件基础知识,同时也提高动手实践的能力,还有为将来进行更大规模更复杂的开发积累经验。1.2 课题设计环境本次课题设计方要用到的开发环境是Altera公司的EDA设计工具软件MAX+plusII。Altera公司的工作与EDA厂家紧密结合,使MAX+plusII软件可以与其它工业标准的设计输入、综合和校验工具相连接。设计者可以使用Altera或标准EDA输入工具进行设计,使用MAX+plus II编译器对Altera器件的设计进行编译,并使用Altera或
6、其它EDA校验工具进行仿真。目前,MAX+plusII支持与Cadence,Mentor Graphics, Synopsys, Viewlogic等EDA工具接口。MAX+plusII的编译器支持Altera公司的FLEX系列、MAX系列和Classic可编程逻辑器件,提供了一种真正与结构无关的设计环境。编译器还具有强大的逻辑综合与优化功能,使用户不必十分关心设计的细节,可以把精力放在逻辑的实现上。MAX+plusII的设计输入、处理和校验功能都集中在统一的开发环境下,这样可以加快动态调试,缩短开发周期。MAX+plusII软件支持多种硬件描述语言设计输入,包括VHDL,Verilog HD
7、L和Altera自己的硬件描述语言AHDL。MAX+plusII软件提供丰富的库单元供设计调用,其中包括74系列的全部器件和一些基本的逻辑门,多种特殊的逻辑宏功能(Macro-Function)以及新型的参数化的兆功能(Mage-Function).调用库单元进行设计,可以大大减轻工作量。 2 EPF10K 10相关说明及Verilog Hdl简介2.1 EPF10K 10相关说明EPF10K 10隶属于Altera公司生产的FLEX 10K系列产品,此系列集成度从几万门到几十万门,是业界第一个在PLD中嵌入存储器块的器件。具有许多特点:高密度。10000到250000典型门;功能强大的I/O
8、引脚。每一个引脚都是独立的三态门结构,具有可编程的速率控制;嵌入式阵列块(EAB)。每个EAB提供2K比特位,可用来作存储器使用或者用来实现一般的逻辑功能;逻辑单元采用查找表(LUT)结构;采用快速通道(Fast Track)互连,速度快并可预测延时;具有实现快速加法器和计数器的专用进位链和实现高速、多输入逻辑函数的专用级连链;其中EPF10K 10相关电路说明如下:EPF10K10板,内含预定型10K10主体电路和自定义实验区二个部分;预定型10K10主体电路特点如下:采用ALTERA公司10K10 PLCC84 脚器件;使用有源晶振4MHZ增强线路板抗干扰性能;采用三种不同的配置方式,对A
9、LTERA公司的10K10芯片进行配置:通过EDA软件使用本板提供的JTAG接口下载到10K10器件中对其进行加载配置;通过EDA软件使用本板提供的PS MODE接口下载到10K10器件中对其进行加载配置;为了确保系统板掉电又重新上电后能使10K10正常运行,本系统板提供ALTERA公司EPC1441或EPC1P8二种器件对10K10作上电后自动加载配置。本EDA板提供电源接线端子+5V,GND数字地,+12V或自定义,-12V或自定义,SGND模拟地及电源测试引线口+5V、+12V、-12V,均给出信号信息LED指示灯,本EDA板提供JTAG PS MODE代码下载信号信息LED指示灯。自定
10、义实验区特点如下:本EDA板提供三个试验区,其中数字电路实验区A、B二个,模拟电路实验区C一个;为了提高EDA系统板抗干扰性能,模拟地和数字地采用分开设计,而且增加了实验区电路的可塑性,数字电路实验区配有+5V GND数字地,用户电路实验自由连接点,模拟电路实验区配有+5V SGND模拟地,+12V、-12V用户电路实验,自由连接点,用户实验区电路自由连接点共为1908个点,其中数字电路实验区用户自由连接点为2x49行x12列+6行x8列=1272个点,模拟电路实验区用户自由连接点为49行x12列+6行x8列=636个点,提供10K10可用的全部I/O脚引线插座,方便与用户实验区任意连接。实验
11、区连线方式通常使用三种方式:元器件直接焊接方式,一次性使用;实验区可焊接可插接排针孔,以便实验电路任意搭接,增强使用的灵活性,多次性;实验区可选配安装通用实验面包板, 无须做b项操作,面包板可安装三块。EDA 板上跳线连接说明:JP8:控制EPC1441/EPC1P8 +5V电压的提供,JTAG MODE JP,JTAG下载方式支持由本跳线组确定4个全 短接,则允许JTAG方式下载;断开则屏蔽JTAG方式下载;PS MODE:JP PS下载方式支持由本跳线组确定5个全 短接,则允许PS方式下载;断开,则屏蔽PS方式下载;JP10:MSEL0信号受控脚跳左,则MSEL0为0;跳右则MSEL0为1
12、;JP11:MSEL1信号受控脚跳左,则MSEL1为0;跳右则MSEL1为1;PWR5V:+5V跳线开关跳左,+5V为ON接通;跳右+5V为OFF关闭;PIN1_OSC:ALTERA10K10 PIN1脚的时钟信号输入端,跳左CLOCK信号频率,由U5晶振确定;跳右,CLOCK信号频率由上层独立型适配器的时钟晶振确定;PIN43_OSC:ALTERA10K10 PIN43 脚的时钟信号输入端跳左,CLOCK信号频率由U5晶振确定;跳右,CLOCK信号频率由上层独立型适配器的时钟晶振确定;J1A:控制数字实验A区的+5V;DC:电源电压;J2A:控制数字实验A区的电源电压数字信号地GND;J1B
13、:控制数字实验B区的电源电压数字信号地GND;J1C:控制模拟实验C区的+12V;J2C:控制模拟实验C区的-12V;J3C:控制模拟实验C区的电源电压模拟信号地SGND 5;EDA板上电源端子接口LED 指示灯说明;JPWR:电源电压接线端子,从上往下顺序定义为+5V GND、+12V -12V SGND;PWRT:电源电压测试接线端子,从上往下顺序定义,同JPWR +5V GND、+12V -12V SGND;JTAG_MODE:ALTERA10K10 JTAG方式下载接口;PS_MODE: ALTERA10K10 PS方式下载接口;10K10(IN1): ALTERA10K10 外扩展,
14、I/O引线接口 1;10K10(IN2): ALTERA10K10 外扩展,I/O引线接口 2;JP2、JP3、JP4、JP5、JP6向上可选配;GEXIN:各种独立型适配器;LED指示灯:D2、D3、D4、TCK、LED、PS LED分别为+5V、+12V、-12V、JTAG;PS:信号指示灯。2.2 Verilog Hdl硬件描述语言简介模块是Verilog 的基本描述单位,用于描述某个设计的功能或结构及其与其他模块通信的外部端口。一个设计的结构可使用开关级原语、门级原语和用户定义的原语方式描述; 设计的数据流行为使用连续赋值语句进行描述; 时序行为使用过程结构描述。一个模块可以在另一个模
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 简易 电子钟 设计
限制150内