集成电路封装知识-电子元器件网--电子元件设计选型、电子.doc
《集成电路封装知识-电子元器件网--电子元件设计选型、电子.doc》由会员分享,可在线阅读,更多相关《集成电路封装知识-电子元器件网--电子元件设计选型、电子.doc(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、2022年-2023年建筑工程管理行业文档 齐鲁斌创作集成电路封装知识 电子封装是一个富于挑战、引人入胜的领域。它是集成电路芯片生产完成后不可缺少的一道工序,是器件到系统的桥梁。封装这一生产环节对微电子产品的质量和竞争力都有极大的影响。按目前国际上流行的看法认为,在微电子器件的总体成本中,设计占了三分之一,芯片生产占了三分之一,而封装和测试也占了三分之一,真可谓三分天下有其一。封装研究在全球范围的发展是如此迅猛,而它所面临的挑战和机遇也是自电子产品问世以来所从未遇到过的;封装所涉及的问题之多之广,也是其它许多领域中少见的,它需要从材料到工艺、从无机到聚合物、从大型生产设备到计算力学等等许许多多
2、似乎毫不关连的专家的协同努力,是一门综合性非常强的新型高科技学科。 什么是电子封装 (electronic packaging)? 封装最初的定义是:保护电路芯片免受周围环境的影响(包括物理、化学的影响)。所以,在最初的微电子封装中,是用金属罐 (metal can) 作为外壳,用与外界完全隔离的、气密的方法,来保护脆弱的电子组件。但是,随着集成电路技术的发展,尤其是芯片钝化层技术的不断改进,封装的功能也在慢慢异化。通常认为,封装主要有四大功能,即功率分配、信号分配、散热及包装保护,它的作用是从集成电路器件到系统之间的连接,包括电学连接和物理连接。目前,集成电路芯片的 I/O 线越来越多,它们
3、的电源供应和信号传送都是要通过封装来实现与系统的连接;芯片的速度越来越快,功率也越来越大,使得芯片的散热问题日趋严重;由于芯片钝化层质量的提高,封装用以保护电路功能的作用其重要性正在下降。电子封装的类型也很复杂。从使用的包装材料来分,我们可以将封装划分为金属封装、陶瓷封装和塑料封装;从成型工艺来分,我们又可以将封装划分为预成型封装 (pre-mold) 和后成型封装( post-mold );至于从封装外型来讲,则有 SIP(single in-line package) 、 DIP(dual in-line package) 、 PLCC(plastic-leaded chip carrie
4、r) 、 PQFP(plastic quad flat pack) 、 SOP(small-outline package) 、 TSOP(thin small-outline package) 、 PPGA(plastic pin grid array) 、 PBGA(plastic ball grid array) 、 CSP (chip scale package) 等等;若按第一级连接到第二级连接的方式来分,则可以划分为 PTH (pin-through-hole) 和 SMT ( surface-mount-technology )二大类,即通常所称的插孔式(或通孔式)和表面贴装式。
5、 金属封装是半导体器件封装的最原始的形式,它将分立器件或集成电路置于一个金属容器中,用镍作封盖并镀上金。金属圆形外壳采用由可伐合金材料冲制成的金属底座,借助封接玻璃,在氮气保护气氛下将可伐合金引线按照规定的布线方式熔装在金属底座上,经过引线端头的切平和磨光后,再镀镍、金等惰性金属给与保护。在底座中心进行芯片安装和在引线端头用铝硅丝进行键合。组装完成后,用 10 号钢带所冲制成的镀镍封帽进行封装,构成气密的、坚固的封装结构。金属封装的优点是气密性好,不受外界环境因素的影响。它的缺点是价格昂贵,外型灵活性小,不能满足半导体器件日益快速发展的需要。现在,金属封装所占的市场份额已越来越小,几乎已没有商
6、品化的产品。少量产品用于特殊性能要求的军事或航空航天技术中。 陶瓷封装是继金属封装后发展起来的一种封装形式,它象金属封装一样,也是气密性的,但价格低于金属封装,而且,经过几十年的不断改进,陶瓷封装的性能越来越好,尤其是陶瓷流延技术的发展,使得陶瓷封装在外型、功能方面的灵活性有了较大的发展。目前, IBM 的陶瓷基板技术已经达到 100 多层布线,可以将无源器件如电阻、电容、电感等都集成在陶瓷基板上,实现高密度封装。陶瓷封装由于它的卓越性能,在航空航天、军事及许多大型计算机方面都有广泛的应用,占据了约 10 左右的封装市场(从器件数量来计)。陶瓷封装除了有气密性好的优点之外,还可实现多信号、地和
7、电源层结构,并具有对复杂的器件进行一体化封装的能力。它的散热性也很好。缺点是烧结装配时尺寸精度差、介电系数高(不适用于高频电路),价格昂贵,一般主要应用于一些高端产品中。 相对而言,塑料封装自七十年代以来发展更为迅猛,已占据了 90 (封装数量)以上的封装市场份额,而且,由于塑料封装在材料和工艺方面的进一步改进,这个份额还在不断上升。塑料封装最大的优点是价格便宜,其性能价格比十分优越。随着芯片钝化层技术和塑料封装技术的不断进步,尤其是在八十年代以来,半导体技术有了革命性的改进,芯片钝化层质量有了根本的提高,使得塑料封装尽管仍是非气密性的,但其抵抗潮气侵入而引起电子器件失效的能力已大大提高了,因
8、此,一些以前使用金属或陶瓷封装的应用,也已渐渐被塑料封装所替代。 SIP 是从封装体的一边引出管脚。通常,它们是通孔式的,管脚插入印刷电路板的金属孔内。这种形式的一种变化是锯齿型单列式封装 (ZIP) ,它的管脚仍是从封装体的一边伸出 ,但排列成锯齿型。这样,在一个给定的长度范围内,提高了管脚密度。 SIP 的吸引人之 处在于它们占据最少的电路板空间,但在许多体系中,封闭式的电路板限制了 SIP 的高度 和应用。 DIP 封装的管脚从封装体的两端直线式引出。 DIP 的外形通常是长方形的,管脚从长的一边伸出。绝大部分的 DIP 是通孔式,但亦可是表面贴装式。对 DIP 来说,其管脚数通常在 8
9、 至 64 ( 8 、 14 、 16 、 18 、 20 、 22 、 24 、 28 、 40 、 48 、 52 和 64 )之间,其中, 24 至 40 管脚 数的器件最常用于逻辑器件和处理器,而 14 至 20 管脚的多用于记忆器件,主要取决于记 忆体的尺寸和外形。 当器件的管脚数超过 48 时, DIP 结构变得不实用并且浪费电路板空间。称为芯片载体 (ch ip carrier) 或 quad 的封装,四边都有管脚,对高引脚数器件来说,是较好的选择。之所 以称之为芯片载体,可能是由于早期为保护多引脚封装的四边引脚,绝大多数模块是封 装在预成型载体中。而后成型技术的进步及塑料封装可
10、靠性的提高,已使高引脚数四边 封装成为常规封装技术。其它一些缩写字可以区分是否有引脚或焊盘的互连,或是塑料 封装还是陶瓷封装体。诸如 LLC(lead chip carrier) , LLCC(leadless chip carrier) 用 于区分管脚类型。 PLCC(plastic leaded chip carrier) 是最常见的四边封装。 PLCC 的管 脚间距是 0.050 英寸,与 DIP 相比,其优势是显而易见的。 PLCC 的引脚数通常在 20 至 84 之间( 20 、 28 、 32 、 44 、 52 、 68 和 84 )。 还有一种划分封装类型的参数是封装体的紧凑程
11、度。小外形封装通常称为 SO , SOP 或 SOI C 。它封装的器件相对于它的芯片尺寸和所包含的引脚数来说,在电路板上的印迹 (foot print) 是出乎寻常的小。它们能达到如此的紧凑程度是由于其引脚间距非常小,框架特 殊设计,以及模块厚度极薄。在 SO 封装结构中,两边或四边引脚设计都有。这些封装的 特征是在芯片周围的模封料及其薄,因而, SO 封装发展和可靠性的关键是模封料在防止 开裂方面的性能。 SOP 的引脚数一般为 8 、 14 和 16 。 四方扁平封装( QFP )其实是微细间距、薄体 LCC ,在正方或长方形封装的四周都有引脚。其管脚间距比 PLCC 的 0.050 英
12、寸还要细,引脚呈欧翅型与 PLCC 的 J 型不同。 QFP 可以是塑料封装,可以是陶瓷封装,塑料 QFP 通常称为 PQFP 。 PQFP 有二种主要的工业标准,电子工业协会 (EIA) 的连接电子器件委员会 (Joint Electronic Device Committee, JEDEC) 注册的 PQFP 是角上有凸缘的封装,以便在运输和处理过程中保护引脚。在所有的引脚数和各种封装体尺寸中,其引脚间距是相同的,都为 0.025 英寸。日本电子工业协会 (EIAJ) 注册的 PQFP 没有凸缘,其引脚间距用米制单位,并有三种不同的间距: 1.0mm , 0.8mm 和 0.65mm ,八
13、种不同的封装体尺寸,从 10mm*10mm 到 40mm*40mm ,不规则地分布到三种不同的引脚间距上,提供十五种不同的封装形式,其引脚数可达 232 个。随着引脚数的增加,还可以增加封装的类型 ? 同一模块尺寸可以有不同的引脚数目,是封装技术的一个重要进展,这意味着同一模具、同一切筋打弯工具可用于一系列引脚数的封装。但是, EIAJ 的 PQFP 没有凸缘,这可能会引起麻烦,因为在运输过程中,必须把这些已封装好的器件放在一个特别设计的运输盒中,而 JEDEC 的 PQFP 只要置于普通的管子里就可以运输,因为凸缘可以使它们避免互相碰撞。 EIAJ 的 PQFP 的长方形结构还为将来高引脚数
14、封装的互连密度带来好处。当引脚数大于 256 时,在 0.100 英寸间距的电路板上,长方形外形可达到较高的互连密度,这是因为周边的一些引脚可以通过模块下的通孔转换成平面引脚,达到 PGA 的互连密度。在正方形结构中,并非所有模块下的通孔均可以插入,必须有一些芯片的连接要转换到模块外形的外面,提高其有效互连面积。长方形结构可以使短边引脚数少于 64 个、引脚间距不大于 0.025 英寸 (1mm) 的所有引脚都插入模块底下的通孔中。 PQFP 最常见的引脚数是 84 、 100 、 132 、 164 和 196 。 当引脚数目更高时,采用 PQFP 的封装形式就不太合适了,这时, BGA 封
15、装应该是比较好的 选择,其中 PBGA 也是近年来发展最快的封装形式之一。 BGA 封装技术是在模块底部或上表 面焊有许多球状凸点,通过这些焊料凸点实现封装体与基板之间互连的一种先进封装技 术。广义的 BGA 封装还包括矩栅阵列 (LGA) 和柱栅阵列 (CGA) 。矩栅阵列封装是一种没有焊 球的重要封装形式,它可直接安装到印制线路板 (PCB) 上,比其它 BGA 封装在与基板或衬 底的互连形式要方便得多,被广泛应用于微处理器和其它高端芯片封装上。 BGA 技术在二 十世纪九十年代中期开始应用,现在已成为高端器件的主要封装技术,同时,它仍处于上升期,发展空间还相当大。目前用于 BGA 封装的
16、基板有 BT 树脂、柔性带、陶瓷、 FR-5 等等。在 BGA 封装中,基板成本要占总成本的 80 左右。 BT 树脂是 BGA 封装中应用最广的基板,同时,随着 BGA 封装在整个 IC 封装市场地位的不断提高,也导致对基板材料数量和种类的需求不断增长。 综上所述,电子封装技术所涉及的范围相当广泛,本培训课程不可能一一详述。在本节 中,将介绍最普遍的塑料封装技术及相关的一些材料。 一般所说的塑料封装,如无特别的说明,都是指转移成型封装 (transfer molding) ,封 装工序一般可分成二部分:在用塑封料包封起来以前的工艺步骤称为装配 (assembly) 或 前道操作 (front
17、 end operation) ,在成型之后的工艺步骤称为后道操作 (back end operation) 。在前道工序中,净化室级别为 100 到 1,000 级。有些成型工序也在净化室中进行 ,但是,机械水压机和预成型品中的粉尘,很难使净化室达到 10,000 级以上。一般来讲 ,随着硅芯片越来越复杂和日益趋向微型化,将使更多的装配和成型工序在粉尘得到控 制的环境下进行。转移成型工艺一般包括晶圆减薄 (wafer ground) 、晶圆切割 (wafer d icing or wafer saw) 、芯片贴装 (die attach or chip bonding) 、引线键合 (wir
18、e bon ding) 、转移成型 (transfer molding) 、后固化 (post cure) 、去飞边毛刺 (deflash) 、上焊锡 (solder plating) 、切筋打弯 (trim and form) 、打码 (marking) 等多道工序。下面 ,将对各个工序作简单的介绍。 晶圆减薄是在专门的设备上,从晶圆背面进行研磨,将晶圆减薄到适合封装的程度。由 于晶圆的尺寸越来越大(从 4 英寸、 5 英寸、 6 英寸,发展到 8 英寸、甚至 12 英寸),为了增加晶圆的机械强度,防止晶圆在加工过程中发生变形、开裂,晶圆的厚度也一直在增 加。但是,随着系统朝轻薄短小的方向发
19、展,芯片封装后模块的厚度变得越来越薄,因此,在封装之前,一定要将晶圆的厚度减薄到可以接受的程度,以满足芯片装配的要求 。如 6 英寸晶圆,厚度是 675 微米左右,减薄后一般为 150 微米。在晶圆减薄的工序中,受力的均匀性将是关键,否则,晶圆很容易变形、开裂。 晶圆减薄后,可以进行划片 (saw ing or dicing) 。较老式的划片机是手动操作的,现在,一般的划片机都已实现全自动化。划片机同时配备脉冲激光束、钻石尖的划片工具或是包金刚石的锯刀。无论是部分划线还是完全分割硅片,锯刀都是最好的,因为它划出的边缘整齐,很少有碎屑和裂口产生。硅芯片常常称为 die ,也是由于这个装配工序(
20、die 的原意是骰子,即小块的方形物,划开后的芯片一般是很小的方形体,很象散落一地的骰子)。已切割下来的芯片要贴装到框架的中间焊盘 (die-paddle) 上。焊盘的尺寸要和芯片大小相匹配,若焊盘尺寸太大,则会导致引线跨度太大,在转移成型过程中会由于流动产生的应力而造成引线弯曲及芯片位移现象。贴装的方式可以是用软焊料(指 Pb-Sn 合金,尤其是含 Sn 的合金)、 Au-Si 低共熔合金等焊接到基板上,在塑料封装中最常用的方法是使用聚合物粘结剂 (polymer die adhesive) 粘贴到金属框架上。常用的聚合物是环氧 (epoxy) 或聚酰亚胺( polyimide ),以 Ag
21、 (颗粒或薄片)或 Al2O3 作为填充料( filler ),填充量一般在 75 到 80 之间,其目的是改善粘结剂的导热性,因为在塑料封装中,电路运行过程中产生的绝大部分热量将通过芯片粘结剂 框架散发出去。用芯片粘结剂贴装的工艺过程如下:用针筒或注射器将粘结剂涂布到芯片焊盘上(要有合适的厚度和轮廓,对较小芯片来讲,内圆角形可提供足够的强度,但不能太靠近芯片表面,否则会引起银迁移现象),然后用自动拾片机(机械手)将芯片精确地放置到芯片焊盘的粘结剂上面。对于大芯片,误差 25 微米( 1 mil ),角误差 0.3 。对 15 到 30 微米厚的粘结剂,压力在 5N/cm2 。芯片放置不当,会
22、产生一系列问题:如空洞造成高应力;环氧粘结剂在引脚上造成搭桥现象,引起内连接问题;在引线键合时造成框架翘曲,使得一边引线应力大,一边引线应力小,而且为了找准芯片位置,还会使引线键合的生产力降低,成品率下降。聚合物粘结剂通常需要进行固化处理,环氧基质粘结剂的固化条件一般是 150C , 1 小时(也有用 186C , 0.5 小时固化条件的)。聚酰亚胺的固化温度要更高一些,时间也更长。具体的工艺参数可通过差分量热仪( Differential Scanning Calorimetry, DSC )实验来确定。 在塑料封装中,引线键合是主要的互连技术,尽管现在已发展了 TAB(tape autom
23、ated bonding) 、 FC(flip chip) 等其它互连技术,但占主导地位的技术仍然是引线键合技术。在塑料封装中使用的引线主要是金线,其直径一般在 0.025mm 到 0.032mm(1.00mil 到 1.25 mil) 。引线的长度常在 1.5mm 到 3mm (60mil 到 120mil) 之间,而弧圈的高度可比芯片所在平面到 0.75mm(30mil) 。键合技术有热压焊 (thermocompression) ,热超声焊 (thermosonic) 等。这些技术的优点是容易形成球形(所谓的球焊技术, ball bonding ),并且可以防止金线氧化。为了降低成本,也
24、在研究用其它金属丝,如铝、铜、银、钯等来替代金丝键合。热压焊的条件是二种金属表面紧紧接触,控制时间、温度、压力,使得二种金属发生连接。表面粗糙(不平整)、有氧化层形成或是有化学沾污、吸潮等都会影响到键合效果,降低键合强度。热压焊的温度在 300C 到 400C ,时间一般为 40 毫秒(通常,加上寻找键合位置等程序,键合速度是每秒二线)。超声焊的优点是可避免高温,因为它用 20 到 60 KHz 的超声振动提供焊接所需的能量,所以,焊接温度可以降低一些。超声焊是所谓的楔焊( wedge bonding )而不是球焊( ball bonding ),在引线与焊盘连接后,再用夹具或利刃切断引线(
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 封装 知识 电子元器件 电子元件 设计 选型 电子
限制150内