集成电路 精选文档.ppt
《集成电路 精选文档.ppt》由会员分享,可在线阅读,更多相关《集成电路 精选文档.ppt(17页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、集成电路 本讲稿第一页,共十七页 9.1 引言引言 n n集成电路,包括通用电路和专用电路,传统的制造集成电路,包括通用电路和专用电路,传统的制造集成电路,包括通用电路和专用电路,传统的制造集成电路,包括通用电路和专用电路,传统的制造方法都是人工完成版图设计后流片生产,这种方式方法都是人工完成版图设计后流片生产,这种方式方法都是人工完成版图设计后流片生产,这种方式方法都是人工完成版图设计后流片生产,这种方式又称为全定制电路的设计和生产。又称为全定制电路的设计和生产。又称为全定制电路的设计和生产。又称为全定制电路的设计和生产。n n全定制电路的设计从系统设计开始到版图设计结全定制电路的设计从系统
2、设计开始到版图设计结束,这是电子系统的全程设计。束,这是电子系统的全程设计。n n在晶体管级和版图级后端设计中,通过对晶体管在晶体管级和版图级后端设计中,通过对晶体管级电路和布局线的优化设计,可以使最后的设计级电路和布局线的优化设计,可以使最后的设计结果速度快、占用芯片面积小、可靠性高,芯片结果速度快、占用芯片面积小、可靠性高,芯片的性能指标一般要高于在的性能指标一般要高于在PLDPLD上实现的系统。上实现的系统。上实现的系统。上实现的系统。n n然而,全程设计的投资大、时间长,因此只有那些市然而,全程设计的投资大、时间长,因此只有那些市然而,全程设计的投资大、时间长,因此只有那些市然而,全程
3、设计的投资大、时间长,因此只有那些市场需求量大的场需求量大的场需求量大的场需求量大的IC,才考虑采用全定制方式设计和生,才考虑采用全定制方式设计和生产。产。本讲稿第二页,共十七页n n目目目目前前前前,为为为为了了了了提提提提高高高高设设设设计计计计的的的的成成成成功功功功率率率率,即即即即使使使使是是是是全全全全定定定定制制制制设设设设计计计计,也也也也并并并并非非非非在在在在全全全全程程程程设设设设计计计计完完完完成成成成后后后后立立立立即即即即流流流流片片片片生生生生产产产产,而而而而是是是是将将将将设设设设计计计计实实实实现现现现分分分分成成成成两两两两个个个个阶阶阶阶段段段段进进进进
4、行行行行。当当当当前前前前端端端端设设设设计计计计和和和和仿仿仿仿真真真真全全全全部部部部结结结结束束束束后后后后,首首首首先先先先将将将将设设设设计计计计结结结结果果果果用用用用HDPLD实实现现,以以验验证证系系统统的的实实际际性性能能。当当确确认认设设计计结结果果已已达达到到所所要要求求的性能指标后,再进行后端设计,组织流片生产。的性能指标后,再进行后端设计,组织流片生产。n n全全定定制制电电路路(包包括括通通用用电电路路和和ASIC)的的设设计计,可可以以采采用用随随机机逻逻辑辑设设计计、阵阵列列逻逻辑辑设设计计和和标标准准单单元元设计等方式。设计等方式。本讲稿第三页,共十七页n n
5、所谓随机逻辑是指数字逻辑设计的一种具体形式,所谓随机逻辑是指数字逻辑设计的一种具体形式,所谓随机逻辑是指数字逻辑设计的一种具体形式,所谓随机逻辑是指数字逻辑设计的一种具体形式,在这种设计方式中,按具体的设计要求把一些中小在这种设计方式中,按具体的设计要求把一些中小在这种设计方式中,按具体的设计要求把一些中小在这种设计方式中,按具体的设计要求把一些中小规模逻辑电路布局在版图范围以内,并把它们连接规模逻辑电路布局在版图范围以内,并把它们连接规模逻辑电路布局在版图范围以内,并把它们连接规模逻辑电路布局在版图范围以内,并把它们连接起来。由于逻辑功能需要的多样性和这些逻辑电路起来。由于逻辑功能需要的多样
6、性和这些逻辑电路起来。由于逻辑功能需要的多样性和这些逻辑电路起来。由于逻辑功能需要的多样性和这些逻辑电路在版图上布局的不规则性,使得电路的逻辑结构及在版图上布局的不规则性,使得电路的逻辑结构及在版图上布局的不规则性,使得电路的逻辑结构及在版图上布局的不规则性,使得电路的逻辑结构及连线呈现随机性。通常认为这种设计具有硅片利用连线呈现随机性。通常认为这种设计具有硅片利用连线呈现随机性。通常认为这种设计具有硅片利用连线呈现随机性。通常认为这种设计具有硅片利用率高,运算速度快的优点。随机逻辑设计体现设计率高,运算速度快的优点。随机逻辑设计体现设计率高,运算速度快的优点。随机逻辑设计体现设计率高,运算速
7、度快的优点。随机逻辑设计体现设计者的个性,一个有经验的设计者,可以获得良好的者的个性,一个有经验的设计者,可以获得良好的者的个性,一个有经验的设计者,可以获得良好的者的个性,一个有经验的设计者,可以获得良好的设计效果。设计效果。设计效果。设计效果。n n由于随机逻辑的非规则性,各功能电路和元件的版图由于随机逻辑的非规则性,各功能电路和元件的版图由于随机逻辑的非规则性,各功能电路和元件的版图由于随机逻辑的非规则性,各功能电路和元件的版图都需要单独设计,因此,版图设计周期长,改型困难。都需要单独设计,因此,版图设计周期长,改型困难。都需要单独设计,因此,版图设计周期长,改型困难。都需要单独设计,因
8、此,版图设计周期长,改型困难。n n 本讲稿第四页,共十七页9.2 门阵列和门海阵列设计门阵列和门海阵列设计 n n阵列逻辑是结构化逻辑设计中广泛采用的电路形式,阵列逻辑是结构化逻辑设计中广泛采用的电路形式,阵列逻辑是结构化逻辑设计中广泛采用的电路形式,阵列逻辑是结构化逻辑设计中广泛采用的电路形式,目前广泛采用的阵列形式有目前广泛采用的阵列形式有目前广泛采用的阵列形式有目前广泛采用的阵列形式有PLA门阵列和门海阵列门阵列和门海阵列等。等。IOIO焊盘焊盘块单元块单元行行单元单元布线区布线区门门阵阵列列本讲稿第五页,共十七页9.2.1 门阵列设计门阵列设计 n n门阵列是在一个芯片上把门电路排成
9、阵列形式,门电门阵列是在一个芯片上把门电路排成阵列形式,门电门阵列是在一个芯片上把门电路排成阵列形式,门电门阵列是在一个芯片上把门电路排成阵列形式,门电路的构成是两对或三对共栅或不共栅的路的构成是两对或三对共栅或不共栅的路的构成是两对或三对共栅或不共栅的路的构成是两对或三对共栅或不共栅的P P型晶体管和型晶体管和型晶体管和型晶体管和N型晶体管,称为基本单元。型晶体管,称为基本单元。共栅四管单元电路及其版图共栅四管单元电路及其版图 不共栅四管单元电路及版图不共栅四管单元电路及版图 本讲稿第六页,共十七页n n对于一些标准的逻辑门,如与非门、或非门、触发对于一些标准的逻辑门,如与非门、或非门、触发
10、对于一些标准的逻辑门,如与非门、或非门、触发对于一些标准的逻辑门,如与非门、或非门、触发器等,可事先将若干个基本单元用确定的连线连接器等,可事先将若干个基本单元用确定的连线连接器等,可事先将若干个基本单元用确定的连线连接器等,可事先将若干个基本单元用确定的连线连接起来,构成起来,构成起来,构成起来,构成“宏单元宏单元宏单元宏单元”,这样可以加快门阵列的设,这样可以加快门阵列的设,这样可以加快门阵列的设,这样可以加快门阵列的设计过程。因为这时只需对计过程。因为这时只需对计过程。因为这时只需对计过程。因为这时只需对“宏单元宏单元宏单元宏单元”进行布局,并进行布局,并进行布局,并进行布局,并在宏单元
11、之间布线。在宏单元之间布线。在宏单元之间布线。在宏单元之间布线。n n布线通道是门阵列芯片的重要组成部分。布线通道是门阵列芯片的重要组成部分。n n门阵列设计的芯片面积利用率比较低。门阵列设计的芯片面积利用率比较低。门阵列设计的芯片面积利用率比较低。门阵列设计的芯片面积利用率比较低。n n 本讲稿第七页,共十七页9.2.2 门海阵列门海阵列 n n门海阵列(门海阵列(门海阵列(门海阵列(Sea-of-Gate,简称为,简称为SOG)是为了克)是为了克)是为了克)是为了克服门阵列芯片面积利用率低的缺点而提出的一种阵列服门阵列芯片面积利用率低的缺点而提出的一种阵列服门阵列芯片面积利用率低的缺点而提
12、出的一种阵列服门阵列芯片面积利用率低的缺点而提出的一种阵列结构。为了充分利用芯片的面积,将门阵列中的布结构。为了充分利用芯片的面积,将门阵列中的布结构。为了充分利用芯片的面积,将门阵列中的布结构。为了充分利用芯片的面积,将门阵列中的布 线通道去掉,线通道去掉,用基本单元占用基本单元占用基本单元占用基本单元占 据整个阵列分据整个阵列分 布区。布区。IO焊盘焊盘无专门无专门布线通布线通道的有道的有源区源区本讲稿第八页,共十七页9.2.3 门阵列和门海阵列的设计流程门阵列和门海阵列的设计流程 利利用用门门阵阵列列和和门门海海阵阵列列设设计计ASIC,虽虽然然在在后后端端设设计计中中不不需需要要设设计
13、计全全套套掩掩膜膜,但但还还是是需需要要完完成成24块块块块掩掩掩掩膜膜膜膜版版版版的的的的设设设设计计计计,因因因因此此此此,后后后后端端端端设设设设计计计计和和和和后后后后仿仿仿仿真真真真工工工工作作作作仍仍仍仍需需需需完完完完成成成成。一般,在用门阵列或门海阵列实一般,在用门阵列或门海阵列实一般,在用门阵列或门海阵列实一般,在用门阵列或门海阵列实现现现现之之之之前前前前,都都都都已已已已经经经经用用用用PLDPLD器器件件作作了了样样机机试试验验,因因此此,可可以利用以利用PLD的设计结果,转换到门阵列或门海阵列上。的设计结果,转换到门阵列或门海阵列上。的设计结果,转换到门阵列或门海阵列
14、上。的设计结果,转换到门阵列或门海阵列上。门门门门阵阵阵阵列列列列(包包包包括括括括门门门门海海海海阵阵阵阵列列列列)的的的的电电电电路路路路结结结结构构构构简简简简单单单单,单单单单元元元元规规规规则则则则化化化化,设设设设计计计计比比比比较较较较容容容容易易易易。而而而而且且且且其其其其集集集集成成成成密密密密度度度度、功功功功耗耗耗耗、速速速速度度度度和和和和可可可可靠靠靠靠性性性性等等等等特特特特性性性性都都都都可可可可与与与与全全全全定定定定制制制制电电电电路路路路相相相相媲媲媲媲美美美美。同同同同时时时时,计计计计人人人人员员员员并并并并不不不不需需需需要要要要了了了了解解解解很很
15、很很多多多多版版版版图图图图设设设设计计计计知知知知识识识识,大大大大大大大大便便便便利利利利了了了了用用用用户户户户的设计工作。的设计工作。的设计工作。的设计工作。本讲稿第九页,共十七页9.3 标准单元设计标准单元设计 n n标准单元法设计是一种常用的集成电路设计方法。标准单元法设计是一种常用的集成电路设计方法。标准单元法设计是一种常用的集成电路设计方法。标准单元法设计是一种常用的集成电路设计方法。n n所所所所谓谓谓谓标标标标准准准准单单单单元元元元,是是是是指指指指预预预预先先先先设设设设计计计计完完完完毕毕毕毕并并并并存存存存放放放放在在在在单单单单元元元元库库库库中中中中的的的的元元
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 精选文档 精选 文档
限制150内