《门电路和组合逻辑电路精选文档.ppt》由会员分享,可在线阅读,更多相关《门电路和组合逻辑电路精选文档.ppt(84页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、门电路和组合逻辑电路本讲稿第一页,共八十四页基本数字:逻辑基本数字:逻辑0 逻辑逻辑1电路中:电路中:低电平低电平 高电平高电平数字电路和模拟电路的区别:数字电路和模拟电路的区别:(1)信号不同:)信号不同:模拟电路:输入输出之间的大小、相位等问题。模拟电路:输入输出之间的大小、相位等问题。数字电路:输入输出之间的逻辑关系。数字电路:输入输出之间的逻辑关系。(2)研究的问题不同。)研究的问题不同。本讲稿第二页,共八十四页(3 3)分析方法不同。)分析方法不同。模拟电路:微变等效电路、图解法模拟电路:微变等效电路、图解法 数字电路:逻辑分析与设计,逻辑代数数字电路:逻辑分析与设计,逻辑代数工具工
2、具(4 4)电路组成相同,但元件工作状态不同。)电路组成相同,但元件工作状态不同。模拟电路:晶体管多工作在放大状态模拟电路:晶体管多工作在放大状态 数字电路数字电路:晶体管工作在开关状态,也就是:晶体管工作在开关状态,也就是 交替地工作在饱和与截止两种状态交替地工作在饱和与截止两种状态。本讲稿第三页,共八十四页13.1 基本门电路及其组合基本门电路及其组合*13.4 组合逻辑电路的分析和设计组合逻辑电路的分析和设计13.7 译码器和数字显示译码器和数字显示*13.5 加法器加法器第第1313章章 门电路和组合逻辑电路门电路和组合逻辑电路 13.2 TTLTTL门电路门电路*13.6 编码器编码
3、器本讲稿第四页,共八十四页13.1.1逻辑代数的基本概念逻辑代数的基本概念数字电路输入输出是逻辑关系 逻辑是指事物的因果关系,或者说条件 和结果的关系13.1 基本门电路及其组合基本门电路及其组合本讲稿第五页,共八十四页注意注意:1.逻辑变量的取值只有两种,即逻辑0和逻辑1。2.变量取值须经定义才有意义。逻辑变量与逻辑函数逻辑变量与逻辑函数逻辑函数逻辑函数:如果对应于输入逻辑变量A、B、C、的每一组确定值,输出逻辑变量Y就有唯一确定的值,则称Y是A、B、C、的逻辑函数。记为 研究工具 逻辑代数(布尔代数)本讲稿第六页,共八十四页13.1.1、三种基本逻辑运算、三种基本逻辑运算1 1、与逻辑(与
4、运算)、与逻辑(与运算)开关A,B串联,控制灯泡Y:真真值值表表本讲稿第七页,共八十四页与逻辑(与运算)与逻辑(与运算)与逻辑的定义:仅当决定事件(Y)发生的所有条件(A,B,C,)均满足时,事件(Y)才能发生。表达式为:逻辑符号逻辑符号本讲稿第八页,共八十四页2 2、或逻辑(或运算)、或逻辑(或运算)开关A,B并联控制灯泡Y:+真值表真值表本讲稿第九页,共八十四页或逻辑(或运算)或逻辑(或运算)或逻辑的定义或逻辑的定义:当决定事件(Y)发生的各种条件(A,B,C,)中,只要有一个或多个条件具备,事件(Y)就发生。表达式为:逻辑符号逻辑符号本讲稿第十页,共八十四页3 3、非逻辑(非运算)、非逻
5、辑(非运算)非逻辑指的是逻辑的否定。当决定事件(Y)发生的条件(A)满足时,事件不发生;条件不满足,事件反而发生。表达式为:开关A控制灯泡Y:真真值值表表逻辑符号逻辑符号本讲稿第十一页,共八十四页(1)与非与非运算:逻辑表达式为:(2)或非或非运算:逻辑表达式为:常用的逻辑运算常用的逻辑运算本讲稿第十二页,共八十四页(4)同或同或运算:逻辑表达式为:(3)异或异或运算:逻辑表达式为:本讲稿第十三页,共八十四页(5)与或非与或非运算:逻辑表达式为:上述逻辑运算的实现依赖于上述逻辑运算的实现依赖于门电路门电路本讲稿第十四页,共八十四页 正逻辑正逻辑:门电路是实现一定逻辑关系的电路,是组成数字电路的
6、门电路是实现一定逻辑关系的电路,是组成数字电路的基本单元基本单元 逻辑电平逻辑电平:高电平、低电平:高电平、低电平一定电压范围(不是某固定值)一定电压范围(不是某固定值)如:TTL电路:高电平额定值:3V(25V)低电平额定值:0.3V(00.8V)“1”“0”高电平高电平低电平低电平本讲稿第十五页,共八十四页1 1、二极管与门二极管与门Y=AB 13.1.2 分立元件门电路简介分立元件门电路简介本讲稿第十六页,共八十四页2 2、二极管或门二极管或门Y=A+B本讲稿第十七页,共八十四页3 3、三极管非门三极管非门AY本讲稿第十八页,共八十四页+5VABT1R1R2T2T3T4R3R4Y+5vA
7、 B R1C1B113.2.1 TTLTTL与非门的基本原理与非门的基本原理13.2 TTL TTL集成门电路集成门电路B1C1本讲稿第十九页,共八十四页+5VABT1R1R2T2T3T4R3R4Uo 设设 uA=0.3VRLUo=5 Ube3 UD UR2(小)(小)=5 0.7 0.7=3.6V拉电流+5vA B R1 C1B1T2、T4 截截 止止T3导导 通通Y=1B1=0AB 任任=0B1 VB1=0.3+0.7=1V本讲稿第二十页,共八十四页+5VABT1R1R2T2T3T4R3R4Uo 设设 UA=UB=3.6V VC2=VCE2+VBE4=0.3+0.7=1V,使,使T3截止。
8、截止。灌电流T1R1+VccVB1=2.1VVC2=1Vuo=0.3VVB1升高,足以使升高,足以使T2,T4导通导通Y=0AB全全=1本讲稿第二十一页,共八十四页+5VABT1R1R2T2T3T4R3R4YDEN VB1=1VVB1=1V,T2、T4截止;截止;二极管二极管D截止,截止,Y=ABVB2=1V13.2.2 三态输出门电路三态输出门电路EN=1时时,EN=0时时二极管二极管D导通,使导通,使VB2=1V,T3截止,截止,输出端开路(高阻状态)输出端开路(高阻状态)本讲稿第二十二页,共八十四页功能表功能表三态门的符号及功能表三态门的符号及功能表功能表功能表使能端使能端低电平低电平起
9、作用起作用使能端使能端高电平高电平起作用起作用符号符号&ABF符号符号&ABF本讲稿第二十三页,共八十四页公公用用总总线线三态门主要作为三态门主要作为TTL电路与电路与总线总线间的间的接口电路接口电路。三态门的用途三态门的用途工作时,工作时,EN1、EN2、EN3轮流接入高电平。轮流接入高电平。将不同数据将不同数据分时分时送入送入总线。总线。EN2EN1EN3A2B2A2B2本讲稿第二十四页,共八十四页13.2.3 TTL与非门组件与非门组件 TTL与非门组件就是将若干个与非门电路,经过集成与非门组件就是将若干个与非门电路,经过集成电路工艺制作在同一芯片上。电路工艺制作在同一芯片上。&+VC1
10、4 13 12 11 10 9 8 1 2 3 4 5 6 7地地74LS00&74LS00组件含有两个输入端的与非门四个。本讲稿第二十五页,共八十四页(1)对于各种集成电路,使用时一定要在推荐的工作条件范围内,否则将)对于各种集成电路,使用时一定要在推荐的工作条件范围内,否则将导致性能下降或损坏器件。导致性能下降或损坏器件。逻辑门电路使用中的几个问题逻辑门电路使用中的几个问题(2)输入端悬空输入端悬空 TTL电路电路多余的输入端悬空表示输入为高电平;多余的输入端悬空表示输入为高电平;CMOS电路电路多余的输入端不允许悬空,否则电路将不能正常工作。多余的输入端不允许悬空,否则电路将不能正常工作
11、。本讲稿第二十六页,共八十四页(2 2)对对于于或或非非门门及及或或门门,多多余余输输入入端端应应接接低低电电平平,比比如如直直接接接接地地;也也可可以以与与有有用的输入端并联使用。用的输入端并联使用。三、多余输入端的处理三、多余输入端的处理(1 1)对于)对于与非门与非门及与门,多余输及与门,多余输入端应接入端应接高电平高电平,比如直接接,比如直接接电源正端,也可以与有用的输电源正端,也可以与有用的输入端并联使用入端并联使用V&CCBA&AB(a)(b)1ABBA(a)(b)1本讲稿第二十七页,共八十四页作业:A选择题:13.1.113.4.9(不用交)B基本题:13.1.4、13.1.5、
12、本讲稿第二十八页,共八十四页13.3.1 逻辑代数的基本定律逻辑代数的基本定律一、基本运算规则一、基本运算规则A+0=A13.3 逻辑代数逻辑代数A 0=0 A+1=1 A 1=A本讲稿第二十九页,共八十四页二、基本代数规律二、基本代数规律交换律交换律结合律结合律A+B=B+AA B=B AA+(B+C)=(A+B)+C=(A+C)+BA(B C)=(A B)C分配律:分配律:A(B+C)=AB+AC A+BC=(A+B)(A+C)本讲稿第三十页,共八十四页吸收律:吸收律:A(A+B)=AA+AB=A反演律:反演律:A+B+C+=A B CA+AB=A+BA B C =A+B+C+反反演演规规
13、则则:逻逻辑辑表表达达式式Y,如如果果将将表表达达式式中中的的所所有有“”换成换成“”,“”换成换成“”,“0”换成换成“1”,“1”换成换成“0”,原变量换成反变量,反变量换成原变量原变量换成反变量,反变量换成原变量,所得表达式为所得表达式为Y本讲稿第三十一页,共八十四页1.逻辑代数式逻辑代数式2.逻辑图逻辑图Y=BC+A13.3.2 13.3.2 逻辑函数的表示方法与转换逻辑函数的表示方法与转换AB1C&Y13.真值表真值表4.卡诺图卡诺图本讲稿第三十二页,共八十四页真值表真值表设设A、B、C为输入变量,为输入变量,Y为输出变量。为输出变量。逻辑代数式逻辑代数式本讲稿第三十三页,共八十四页
14、一、逻辑函数化简的一、逻辑函数化简的意义意义:逻辑表达式越简单,实现它的:逻辑表达式越简单,实现它的 电路越简单,电路工作越稳定可靠。电路越简单,电路工作越稳定可靠。二、逻辑函数化简的二、逻辑函数化简的目的目的:通常是得到:通常是得到最简与或最简与或表达式。表达式。三、三、最简最简“与或式与或式”标准:与项个数最少,各与项中变量数标准:与项个数最少,各与项中变量数 最少。最少。13.3.3 13.3.3 逻辑函数的化简逻辑函数的化简本讲稿第三十四页,共八十四页1 1、并项法、并项法利用公式1,将两项合并为一项,并消去一个变量。2 2、吸收法、吸收法例:证明例:证明A+AB+BC=A+B A+A
15、B+BC =A+B+BC 1.利用逻辑代数公式化简利用逻辑代数公式化简=A+B(1+C)=A+B本讲稿第三十五页,共八十四页例例:证明证明AB+AC+BC=AB+ACAB+AC+BC=AB+AC+(A+A)BC =AB+AC+ABC+ABC=AB+ABC+AC+ABC=AB(1+C)+AC(1+B)=AB+AC3 3、配项法、配项法利用公式利用公式4 4、加项法、加项法本讲稿第三十六页,共八十四页例:证明:若例:证明:若 Y=AB+AB则则 Y=AB+A B =AA+AB+A B+BB=AB+A BY=(A+B)(A+B)5.运用反演规则运用反演规则本讲稿第三十七页,共八十四页(1)(1)最小
16、项最小项最小项最小项:在在n个变量逻辑函数个变量逻辑函数中,若中,若m为包含为包含n个因子的乘积个因子的乘积项,而且这项,而且这n个变量均以原变量个变量均以原变量或反变量的形式在或反变量的形式在m中出现一次,中出现一次,则称则称m为该组变量的最小项。为该组变量的最小项。n个变量个变量,有有2n个最小项个最小项逻辑相邻的最小项:逻辑相邻的最小项:两个最小项只有一个因子互为反变量两个最小项只有一个因子互为反变量 2 逻辑函数的卡诺图化简法逻辑函数的卡诺图化简法(2)最小项常用符号)最小项常用符号mi表示表示本讲稿第三十八页,共八十四页(3)(3)最小项表达式最小项表达式 任何一个逻辑函数都可以表示
17、成若干个最小项的任何一个逻辑函数都可以表示成若干个最小项的和,即最小项表达式,它是一个标准和,即最小项表达式,它是一个标准“与与或或”表达式,表达式,而且这种形式是唯一的。而且这种形式是唯一的。例例1:Y=ABC+BC=ABC+BC(A+A)=ABC+ABC+ABC=m6+m7+m3=(m3,m6,m7)最小项表达式最小项表达式本讲稿第三十九页,共八十四页卡诺图定义定义:将:将n变量的全部最小项各用一个小方块表示,并使具变量的全部最小项各用一个小方块表示,并使具有逻辑相邻性的最小项在几何位置上也相邻。有逻辑相邻性的最小项在几何位置上也相邻。:一种函数表示法,按一定规律画的方块图。一种函数表示法
18、,按一定规律画的方块图。AB01011100本讲稿第四十页,共八十四页(2)三变量卡诺图三变量卡诺图:相邻项举例:3项的相邻项有:1,2,73C本讲稿第四十一页,共八十四页(3)四变量卡诺图四变量卡诺图:0项的相邻项有:1,2,4,80卡诺图构成的重要原则:几何相邻性:即两个几何位置卡诺图构成的重要原则:几何相邻性:即两个几何位置相邻的单元其输入变量的取值只能有一位不同。相邻的单元其输入变量的取值只能有一位不同。本讲稿第四十二页,共八十四页用卡诺图表示逻辑函数用卡诺图表示逻辑函数将函数所含全部最小项用将函数所含全部最小项用1填入,其余填填入,其余填0。1、函数是以真值表给出、函数是以真值表给出
19、例本讲稿第四十三页,共八十四页ABC00 01 11 100 10 0 0 00Y=ABC+ABC+ABCY=A+BAB010111012、以最小项表达式给出:3、以一般形式给出:1 1 1=A(B+B)+B(A+A)本讲稿第四十四页,共八十四页ABC0001111001四四.用卡诺图化简用卡诺图化简两个相邻单元取值同为两个相邻单元取值同为1,可以将这两个最小项合并成一,可以将这两个最小项合并成一项,并消去一个变量。项,并消去一个变量。本讲稿第四十五页,共八十四页如果是四个几何相邻单元取值同为如果是四个几何相邻单元取值同为1,则可以合并,并消去两个变量。则可以合并,并消去两个变量。ABC00
20、01 11 100 1 1 1 1 1ABC00 01 11 100 1 1 1 1 1Y=AY=ABC+ABC+ABC+ABC =AC(B+B)+AC(B+B)=AC+AC=CY=ABC+ABC+ABC+ABC本讲稿第四十六页,共八十四页如果是八个相邻单元取值同为如果是八个相邻单元取值同为1,则可以合并,并消去三个变量。则可以合并,并消去三个变量。ABC00 01 11 100 11 1 1 11 1 1 1Y=1ABCD00 01 11 1000 01 11 101 1 1 11 1 1 1Y=D本讲稿第四十七页,共八十四页ABCD00 01 11 1000 01 11 101111Y=B
21、DABCD00 01 11 1000 01 11 101 11 1本讲稿第四十八页,共八十四页ABCD00 01 11 1000 01 11 101 0 1 11 1 1 1 0 1 0 11 1 1 1例例:某逻辑函数的表达式是:某逻辑函数的表达式是:Y=(A B.C.D)试化简试化简 Y=A+CD+BC+BD+BCDACDBCBDBCD=(m0,m2,m3,m5,m6,m8,m9,m10,m11,m12,m13,m14,m15)=(0.2.3.5.6.8.9.10.11.12.13.14.15)本讲稿第四十九页,共八十四页用卡诺图化简遵循的原则:用卡诺图化简遵循的原则:(1)相临最小项的个
22、数是)相临最小项的个数是2N个,并组成矩形个,并组成矩形,可以合可以合并。并。(2)每个矩形组应包含尽可能多的最小项;)每个矩形组应包含尽可能多的最小项;(3)矩形组的数目应尽可能少;)矩形组的数目应尽可能少;(4)各最小项可以重复使用,即同一个单元可以被圈在)各最小项可以重复使用,即同一个单元可以被圈在不同的矩形组内;不同的矩形组内;(5)所有等于)所有等于1的单元都必须被圈过;的单元都必须被圈过;(6)每一矩形组至少有一个未被圈过的最小项)每一矩形组至少有一个未被圈过的最小项本讲稿第五十页,共八十四页小结:用卡诺图化简逻辑函数的步骤:小结:用卡诺图化简逻辑函数的步骤:(1)写出最小项表达式
23、;写出最小项表达式;(2)画卡诺图;画卡诺图;(3)合并最小项,即找出可以合并的最小项矩形组(简合并最小项,即找出可以合并的最小项矩形组(简称画圈)。称画圈)。一般规则是:如果有一般规则是:如果有2n个最小项相邻(个最小项相邻(n=1,2,3)并排成一个矩形组并排成一个矩形组,则它们定可合并为一项则它们定可合并为一项,并消去并消去n个个因子因子,合并后的结果中仅包含这些最合并后的结果中仅包含这些最小项的公共因子。小项的公共因子。本讲稿第五十一页,共八十四页ABC000111100112753460例:化简例:化简Y=AC+ABY=ABC+ABC+ABC111ACAB00000Y=ABC+ABC
24、+ABC=ABC+ABC+ABC+ABC=AC(B+B)+AB(C+C)=AC+AB(1)卡诺图法)卡诺图法(2)公式法)公式法本讲稿第五十二页,共八十四页例化简化简F=ABCD+ABCD+ABC+ABD+ABC+BCD解:111111111F=AB+BDBC+ABCD+ACD本讲稿第五十三页,共八十四页例 化简化简 F(A,B,C,D)=m(0,1,2,3,5,6,7,8,9,10,11,13,14,15)法一 法二F=B+D+CF=BCD F=B+C+D F F(B B,A A,C C,D D)本讲稿第五十四页,共八十四页 在有些情况下,不同圈法得到的与或表达式都是最简在有些情况下,不同圈
25、法得到的与或表达式都是最简形式。即一个函数的最简与或表达式不是唯一的。形式。即一个函数的最简与或表达式不是唯一的。本讲稿第五十五页,共八十四页作业:13.4.12:(1)(3)(5)要求用卡诺图验证13.4.13:(3)(4)(5)本讲稿第五十六页,共八十四页组合逻辑电路的分析组合逻辑电路的分析组合逻辑电路的分析组合逻辑电路的分析:已知组合逻辑电路图,确定它们的逻辑功能。已知组合逻辑电路图,确定它们的逻辑功能。分析步骤:分析步骤:(1)根据逻辑图,写出逻辑函数表达式)根据逻辑图,写出逻辑函数表达式 (2)对逻辑函数表达式化简)对逻辑函数表达式化简 (3)根据最简表达式列出真值表)根据最简表达式
26、列出真值表 (4)由真值表确定逻辑电路的功能)由真值表确定逻辑电路的功能组合逻辑电路:组合逻辑电路:逻辑电路在某一时刻的输出状态仅逻辑电路在某一时刻的输出状态仅 由该时刻电路的输入信号所决定。由该时刻电路的输入信号所决定。13.4.1组合逻辑电路的分析组合逻辑电路的分析本讲稿第五十七页,共八十四页&1例例:分析下图逻辑电路的功能。分析下图逻辑电路的功能。&1&ABYABABABY=AB AB=AB+AB真值表真值表A B Y0 0 10 1 01 0 01 1 1功能功能:当当A、B取值相同时,取值相同时,输出为输出为1,是同或电路。是同或电路。AB=Y本讲稿第五十八页,共八十四页例例:分析下
27、图逻辑电路的功能。分析下图逻辑电路的功能。Y1=A+B=A BY3=A+B=A BY2=AB+AB真值表真值表A B Y10 0 00 1 01 0 11 1 0Y2Y31 00 10 01 0功能功能:当当 AB 时时,Y1=1;当当 A111本讲稿第五十九页,共八十四页根据给定的逻辑要求,设计出逻辑电路图。根据给定的逻辑要求,设计出逻辑电路图。设计步骤:设计步骤:(1)根据逻辑要求,定义输入输出逻辑变量,)根据逻辑要求,定义输入输出逻辑变量,列出真列出真值表值表;(2)由真值表写出逻辑函数表达式)由真值表写出逻辑函数表达式(3)化简逻辑函数表达式)化简逻辑函数表达式(4)画出逻辑图)画出逻
28、辑图13.4.2 组合逻辑电路的设计组合逻辑电路的设计本讲稿第六十页,共八十四页三三人人表表决决电电路路例:用与非门设计三人表决电路例:用与非门设计三人表决电路10A+5VBCRY本讲稿第六十一页,共八十四页ABC00011110011275346001110010ABCY00000001101110001111010010111011真值表真值表Y=AB+AC+BC=AB+AC+BC=AB AC BC本讲稿第六十二页,共八十四页三人表决电路三人表决电路10A+5VBCRY=AB AC BCY&本讲稿第六十三页,共八十四页例:设计一个可控制的门电路,要求:当控制端例:设计一个可控制的门电路,要
29、求:当控制端 E=0时,输出端时,输出端 Y=AB;当;当E=1时,输出端时,输出端 Y=A+B控制端控制端EABY00000001101110001111010010111011真值表真值表输入输入输出输出EAB00011110011275346001110010Y=EB+EA+AB&EABY1本讲稿第六十四页,共八十四页(1)半加器:)半加器:半加运算不考虑从低位来的进位半加运算不考虑从低位来的进位A-加数;加数;B-被加数;被加数;S-本位和;本位和;C-进位。进位。真值表真值表 coABCS逻辑符号逻辑符号13.5 加法器加法器本讲稿第六十五页,共八十四页真值表真值表逻辑图逻辑图=1&
30、ABSC 本讲稿第六十六页,共八十四页(2)全加器:)全加器:an:加数;加数;bn:被加数;被加数;cn-1:低位的进位;低位的进位;sn:本位和;本位和;cn:进位。进位。相加过程中,既考虑加数、被相加过程中,既考虑加数、被加数又考虑低位的进位位。加数又考虑低位的进位位。anbncn-1sncn CI CO逻辑符号逻辑符号本讲稿第六十七页,共八十四页半加和:半加和:逻辑图逻辑图半半加加器器半半加加器器 1anbnCn-1sncnScn-1scsc本讲稿第六十八页,共八十四页 例:试用例:试用74LS183构成一个三位二进制数相加的电路构成一个三位二进制数相加的电路S0S1S2C3A2 B2
31、A1 B12Ci 2S 1Ci 1S2A 2B 2Ci-1 1A 1B 1Ci-174LS1832Ci 2S 1Ci 1S2A 2B 2Ci-1 1A 1B 1Ci-174LS183S3A0 B074LS183是加法器集成电路组件,含有两个独立的全是加法器集成电路组件,含有两个独立的全加器。加器。本讲稿第六十九页,共八十四页13.6 13.6 编编 码码 器器编码编码:赋予选定的赋予选定的一组二进制代码一组二进制代码以固定的含义以固定的含义n位二进制代码有位二进制代码有2n种不同的组合,可以表示种不同的组合,可以表示2n个信号。个信号。设输入设输入I0 I3,用与非门设计二制编码器用与非门设计
32、二制编码器。I0I1I2I3Y1Y0100000010001001010000111输入I0I1I2I3本讲稿第七十页,共八十四页00000001001000110110011110001001101010111101111011110101110001000123678549二进制数二进制数8421码码BCD码码:09十个数码用十个数码用四位二进制数表示四位二进制数表示主要有:主要有:8421码码二十进制编码器二十进制编码器本讲稿第七十一页,共八十四页用与非门设计二十进制编码器用与非门设计二十进制编码器真真值值表表本讲稿第七十二页,共八十四页编编码码器器&+5VR 10Y3Y2Y1Y00 1
33、 2 3 4 5 6 7 8 9 0111本讲稿第七十三页,共八十四页13.7 13.7 译码器译码器译码是编码的逆过程,将某组二进制组合翻译译码是编码的逆过程,将某组二进制组合翻译成电路的某种状态。成电路的某种状态。(1)二进制译码器()二进制译码器(n-2n线译码器)线译码器)译码器的输入:译码器的输入:一组二进制代码一组二进制代码译码器的输出:译码器的输出:只有一个有效信号只有一个有效信号的一组高低电平的一组高低电平本讲稿第七十四页,共八十四页A2 A1 A0 Y0Y2Y5Y4Y1Y3Y6Y70000111000111101001011010 1 1 1 1 1 1 11 0 1 1 1
34、 1 1 11 1 0 1 1 1 1 11 1 1 0 1 1 1 11 1 1 1 0 1 1 11 1 1 1 1 0 1 11 1 1 1 1 1 0 11 1 1 1 1 1 1 0Y0=A2A1A0 Y1A2A1A0 =Y2=A2A1A0 Y7=A2A1A0 S3S1S2+1 01 01 01 01 01 01 01 0 10 1 1 1 1 1 1 1 11 1 1 1 1 1 1 13线线8线译码器线译码器74LS138本讲稿第七十五页,共八十四页1 2 3 4 5 6 7 8 A0 A 1 A2 SB SC SA Y7 地地 VCC Y0 Y1 Y2 Y3 Y4 Y5 Y67
35、4LS13816 15 14 13 12 11 10 91 2 3 4 5 6 7 8本讲稿第七十六页,共八十四页例:用例:用74LS138和与非门实现和与非门实现Y=AB+BC Y=AB(C+C)+BC(A+A)=ABC+ABC+ABC=ABC+ABC+ABC=ABC ABC ABC=Y3Y6Y774LS138A0 A2 A1 A B CSASBSC1Y3Y6Y7&Y本讲稿第七十七页,共八十四页000全为全为1工作原理工作原理:例例A0A1=00数数据据2-4线译线译码器码器ABCD三态门三态门三态门三态门三态门三态门三态门三态门总总线线脱离总线例:利用线译码器分时将采样数据送入计算机。例:
36、利用线译码器分时将采样数据送入计算机。本讲稿第七十八页,共八十四页将将二二进进制制代代码码翻翻译译成成十十进进制制数数显显示示出出来来的的电电路路。用来驱动各种显示器件用来驱动各种显示器件(2 2)显示译码器)显示译码器数码显示器数码显示器数码显示器数码显示器本讲稿第七十九页,共八十四页abfgecdf g a be dc +Va b c d e f ga b c d e f g+(1)(1)(1)(1)数码显示器:用来显示数字、文字或符号。数码显示器:用来显示数字、文字或符号。数码显示器:用来显示数字、文字或符号。数码显示器:用来显示数字、文字或符号。共阴极接法共阴极接法共阳极接法共阳极接法
37、本讲稿第八十页,共八十四页显示译码器的真值表显示译码器的真值表A3 A2 A1 A0 a b c d e f g 显示显示字形字形0 0 0 01 1 1 1 1 1 00 0 0 10 1 1 0 0 0 0.1 0 0 01 1 1 1 1 1 11 0 0 11 1 1 0 1 1 1.本讲稿第八十一页,共八十四页VCC f g a b c d eLT:灯测试输入端灯测试输入端BI:灭灯输入端灭灯输入端RBI:灭灭0输入端输入端显示译码器显示译码器74LS24716 15 14 13 12 11 10 91 2 3 4 5 6 7 8A1 A2 LT BI RBI A3 A0 地地 ag:译码器输出端译码器输出端A3 A0:8420码输入端码输入端本讲稿第八十二页,共八十四页A3A2A1A0abcdefg+5V74LS247显示器显示器显示器显示器A3A2A1A074LS247与数码管的连接与数码管的连接abcdef g本讲稿第八十三页,共八十四页作 业13.4.16、13.4.23、13.4.25 13.7.1本讲稿第八十四页,共八十四页
限制150内