微型计算机原理试题答案教学内容.doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《微型计算机原理试题答案教学内容.doc》由会员分享,可在线阅读,更多相关《微型计算机原理试题答案教学内容.doc(50页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、Good is good, but better carries it.精益求精,善益求善。微型计算机原理试题答案-一、填空(每空1分,共37分)1、典型的微处理器的内部结构可分为:算术逻辑控制单元(ALU)、工作寄存器、控制器和I/O控制逻辑等四部分组成。2、8086是16位CPU,它有20根地址线,可行成1MB的存储器地址空间;有16根数据线,通过数据线能传输的有符号整数的范围为-32768+32767;有2种工作模式;总共能管理64级中断源。3、中断向量是中断服务程序的入口地址,(也称为中断指针),在一个微机系统中,若有4片8259A级联工作,能管理29级外部可屏蔽中断源。4、微处理器是
2、在统一的时钟信号CLK控制下,按节拍进行工作的,一个CLK的时间(周期)称为一个时钟周期,它是衡量微处器快慢的一个重要参数;而衡量微处器快慢的另一重要参数是指令周期,它表示执行一条指令所需的时间。5、8088/8086汇编语言中语句的种类包括指令语句、伪指令语句和宏指令语句。6、微型计算机的输入/输出控制方式主要有无条件传送方式、程序查询方式、I/O中断方式和DMA方式等四种方式,其中DMA传送方式的突出优点是传送过程无须处理器的控制,数据也无须经过微处理器,而是直接在I/O设备与主存储器间进行,因此节省了微处理器的时间,使传送速率大大提高。7、在计算机系统中,微处理器对存储器单元和I/O端口
3、的编址方法有统一编址和独立编址两种方法,8086/8088CPU对存储器单元和I/O端口的编址采用的是统一编址方法。当8086CPU工作在最小方式时,用于区分访问存储器或I/O端口的控制信号为M/IO。8、若要给某8086CPU组成的微机系统配置8K字节的SRAM电路,若选用1K4的SRAM芯片,则共需16片。9、 在某I/O端口的地址译码当中,有3条地址线未参加译码,则有8个重叠地址。10、8086CPU的RESET信号至少应保持4个时钟周期的高电平时才有效,该信号结束后,CPU内部的CS为_0FFFFH_,IP为_0000H_。11、物理地址由段地址和偏移地址两部分组成。若分配给某存储器单
4、元的逻辑地址为8B90H:5669H,则该单元的物理地址为90F69H。12、TESTBX,BXSI+28H指令的源操作数的寻址方式为基址、变址且相对寻址。13、指令MOVBX,00H的操作类型不明确,若将其操作类型指定为字型,则正确的指令为MOVWORDPTRBX,00H。14指令JMPNEARPTRL1与CALLL1(L1为标号)的区别在于是否保存IP的内容。15、将DL中保存的字母ASCII码变换成相应的小写字母的ASCII码的逻辑指令为ORDL,20H,而把它变换成相应的大写字母的ASCII码的逻辑指令为ANDAL,5FH16、若(AX)=565BH,则CPU执行:SUBAX,C546
5、H指令后,CF=1,OF=1;执行:ANDAX,8219H指令后,OF=0。17、执行下列三条指令后:MOVSP,1000HPUSHAXCALLBX(SP)0FFCH。18、主程序与子程序之间的参数传递方法有寄存器参数传递方式、存储单元参数传递方式及堆栈参数传递方式等三种。二、指令正误判断,对正确指令写出源操作数或操作数的寻址方式,对错误指令写出原因(设VAR1,VAR2为字变量,L1为标号)(8分)1. MOVBX,VAR1SI;正确。SRC的寻址方式为寄存器相对寻址。2. MOVAL,DX;错误。DX不能作间接寄存器用。或能作间接寻址用的寄存器只有:BX、SI、DI。3. MOVBP,AL
6、;错误。类型不一致。4. MOVCS,AX;错误。CS不能作DST。5. MOVDS,0100H;错误。当DS、ES、SS作DST时,SRC不能为立即数寻址。6. JMPL1;正确。断内直接寻址7. JMPVAR1SI;正确。断间间接寻址8. JGL1;正确。段内相对寻址三、写出完成下列要求的变量定义语句(10分)1.在变量var1中保存4个字变量:4512H,4512,-1,100/3Var1DW4512H,4512,-1,100/32.在变量var2中保存字符串:XiDian,2010,LUCKVar2DBXiDian,2010,LUCK3.在缓冲区buf1中留出100个字节的存储空间;B
7、uf1DB100DUP(?)4.在缓冲区buf2保存5个字节的55H,再保存10个字节的240,并将这一过程重复7次;Buf2DB7DUP(5DUP(55H),10DUP(240)5.在变量var3中保存缓冲区buf1的长度;Var3DBLENGTHBuf1四、程序填空与分析题(共15分)1、分析下列程序段执行后,求BX寄存器的内容(3分)MOVCL,3MOVBX,0B7HROLBX,1RORBX,CLBX:0C02DH2、请在下面的程序段中空行处填写相应语句使其完成:在Buf为首地址的字节单元的Count个无符号数中找出最大数并送入MAX单元的功能。(6分)BUFDB5,6,7,58H,62
8、,45H,127,COUNTEQU$-BUFMAXDB?MOVBX,OFFSETBUFMOVCX,COUNT-1MOVAL,BXLOP1:INCBXCMPAL,BXJAENEXTMOVAL,BXNEXT:DECCXJNZLOP1MOVMAX,AL五、硬件应用题(35分)1、74LS245数据双向缓冲器的引脚及功能图如图1所示。请画出8086CPU工作在最小方式下的系统数据总线D15D0形成电路。(6分)(a)74LS245逻辑及引脚(b)74LS245功能图174LS245数据双向缓冲器的引脚及功能图解:根据AD15AD0、和信号功能以及74LS245芯片引脚功能,设计的系统数据总线D15D0
9、形成电路如下图所示。2、在8086CPU工作在最小方式组成的微机系统中,扩充设计16kB的SRAM电路,SRAM芯片选用Intel6264,内存地址范围为70000H73FFFH,试画出此SRAM电路与8086系统总线的连接图。(7分)解:因为Intel6264的片容量为8kB,因此由2片Intel6264构成连续的RAM存储区域的总容量为28kB=16kB。其中1片Intel6264作为偶地址存储器,另1片Intel6264作为奇地址存储器。8086最小方式系统与存储器读写操作有关的信号线有:地址总线,数据总线:,控制信号:。此存储电路与8086系统总线的连接如下图所示。3、在PC/XT系统
10、总线上扩充设计一个数据输出端口,分配给该端口的地址为280H,输出端口芯片用74LS374,输出设备为8个LED发光二极管。(8分)(1)画出此输出端口与PC/XT系统总线以及与LED发光二极管的连接图。(2)编写使8个LED发光二极管每间隔1秒亮一个的功能段程序(假设有1秒延时子程序DELAY1S可调用)。解:(1)74LS374的功能和74LS373相同,都是8位数据输出锁存器,不同之处是使能信号的有效形式,74LS374的使能信号CP为上升沿有效。LED发光二极管导通时流过的电流应20mA,否则会损坏器件。设计的此输出端口与PC/XT系统总线以及与LED发光二极管的连接图如下图所示。(2
11、)编写使8个LED发光二极管每间隔1秒亮一个的功能段程序如下:MOVDX,280HMOVAL,01HLOP:OUTDX,AL;使Q0对应的LED发光二极管亮CALLDELAY1S;调用1秒延时子程序ROLAL,1JMPLOP4、在以8086构成的最大方式系统中,有一片8254的端口地址分别为301H、303H、305H和307H,给定的外部时钟为512kHz。要求利用计数器1和2产生如图2所示的周期信号,画出8254与8086最大方式系统(地址线只使用A0A9)的连接图。并编写初始化程序。(8分)图28254所要产生的周期信号解:设给定的外部时钟为CLK,其周期T=1/512kHz=1.953
12、125s。为了产生如图2所示的周期信号,应该采用方式2,但在方式2下,其低电平时间仅为一个时钟周期,因此,利用一个计数通道无法实现这个任务。现在采用计数器1和计数器2联合,先利用计数器1产生周期为1.5ms的周期信号,然后将输出OUT1信号作为计数器2的时钟输入CLK2,这样可以实现题目的要求。对于计数器1,工作方式可以选用方式2或方式3,一般采用方式3,这样可以使产生的信号(近似)对称,其时常数CR1=1.5ms/1.953125s=768,需要采用16位的时常数表示。对于计数器2,工作方式只能选用方式2,其时常数CR2=(3s+1.5ms)/1.5ms=2001,也需要采用16位的时常数表
13、示。根据上面分析和题目给定的条件,可以画出8253的地址译码电路和连接图,如下图所示。8253的初始化程序段如下:MOVDX,307H;写计数器1方式控制字MOVAL,01110110BOUTDX,ALMOVDX,303H;写计数器1时常数MOVAX,768OUTDX,ALXCHGAL,AHOUTDX,ALMOVDX,307H;写计数器2方式控制字MOVAL,10110100BOUTDX,ALMOVDX,305H;写计数器2时常数MOVAX,2001OUTDX,ALXCHGAL,AHOUTDX,AL5、在8088最大方式系统中,有一片8255A,其端口地址为8000H8003H,编写完整的80
14、86汇编语言程序,实现使端口A的低4位产生如图3所示的信号(各个信号的节拍不必严格相等)。(6分)图3端口A信号波形解:为使8255A的端口A产生如图10.16所示的信号,可以将端口A设定成方式0输出,端口B和C与本题无关,均设定为方式0输出。端口A低4位的波形为分频形式,因此,可以通过计数方式实现。完整的8086汇编语言程序如下:CODESEGMENTASSUMECS:CODESTART:MOVDX,26H;设定8255A的工作方式MOVAL,10000000BOUTDX,ALMOVDX,20H;产生指定的信号XORAL,ALOUTDX,ALREP1:MOVCX,4REP2:INCALOUT
15、DX,ALLOOPREP2XORAL,ALJMPREP1MOVAH,4CH;返回DOS操作系统INT21HCODEENDSENDSTART微型计算机原理及应用试题库及答案16.微型计算机由(微处理器)、(存储器)和(I/O接口电路)组成。17.8086CPU寄存器中负责与I/O端口交换数据的寄存器为(AX,AL)18.总线有数据总线、地址总线、控制总线组成,数据总线是从微处理器向内存储器、I/O接口传送数据的通路;反之,它也是从内存储器、I/O接口向微处理器传送数据的通路,因而它可以在两个方向上往返传送数据,称为(双向总线)。19.一个微机系统所具有的物理地址空间是由(地址线的条数)决定的,8
16、086系统的物理地址空间为(1M)字节。20.运算器包括算术逻辑部件(ALU),用来对数据进行算术、逻辑运算,运算结果的一些特征由(标志寄存器)存储。21.控制寄存器包括指令寄存器、指令译码器以及定时与控制电路。根据(指令译码)的结果,以一定的时序发出相应的控制信号,用来控制指令的执行。22.根据功能不同,8086的标志为可分为(控制)标志和(状态)标志位。23.8086/8088CPU内部有(14)个(16位)的寄存器。24.在8086/8088的16位寄存器中,有(4)各寄存器可拆分为8位寄存器使用。他们是(AX,BX,CX,DX),他们又被称为(通用寄存器)。25.8086/8088构成
17、的微机中,每个主存单元对应两种地址(物理地址)和(逻辑地址)。26.物理地址是指实际的(20)为主存储单元地址,每个存储单元对应唯一的物理地址,其范围是(00000H-FFFFFH)。27.8088的ALE引脚的作用是(锁存复用线上的地址)。28.在8088读存储器周期中,采样Ready线的目的是(确定是否在T3周期后插入Tw周期)。29.8088在访问4个当前段时,代码段、数据段及堆栈段的偏移量分别由(IP)、(由寻址方式决定的16位偏移量)和(SP)提供。30.堆栈按照_先进后出_原则工作,使用_堆栈指针_指明栈顶位置。31.在IBMPC/XT中,外设是通过(8259)器件对CPU产生中断
18、请求。这些中断的中断类型码为(08HOFH)。32.8086最多能处理(256)种中断。33.8086/8088的中断响应了两个总线周期,从(INTA)引脚输出两个负脉冲,第一个总线周期完成,(通知I/O接口,CPU已响应外部中断请求,使被响应的I/O接口把自己的中断类型号送到数据总线的低8位D0-D7上),第二个总线周期完成(通过CPU的地址/数据引脚AD0-AD7将信号传输给CPU)34.8088中的指令INTn用(n)指定中断类型。35.一片8255A端口A有(3)种工作方式,端口B有(2)种工作方式。36.宏汇编语言程序被汇编时,指令语句产生代码指令,伪指令语句不产生代码指令,宏指令语
19、句可能产生也可能不产生代码指令。37.调用程序、子程序传送参数的方法通常有寄存器、内存和堆栈三种方法。38.伪指令EQU、DB、DW、MACRO的标号名字域必须有名字或标号的伪指令为EQU、MACRO。,若源操作数的类型属性为字,则目的操作数在DX:AX中。43.请给出标志寄存器中标志位OF、IF、SF、ZF、PF、CF的说明:OF溢出、IF中断、SF符号、ZF零、PF奇偶、CF进位。44.堆栈是按照先进后出原则组织的一片连续的存储区域。45.变址寻址的有效地址是变址寄存器的内容与地址位移量代数和。46.指令XLAT通常用于查表操作,在使用该指令前,应把表首的偏移首地址送入BX,待转换的代码在
20、表中的序号送AL。47.若要求不产生汇编错误,则字符串ABC只能出现在伪指令DB中。48.实模式下,对于指令MOVAX,DS:BX执行前DS=1000H,BX=11H,则操作数DS:BX的有效地址为0011H。注:有效地址指段内的偏移量。49.为下述情况各举一例。寄存器与存储单元内容相加送寄存器ADDAL,BX。寄存器互送MOVAX,BX。将标志寄存器进栈PUSHF。立即数与寄存器内容相加送寄存器ADDAX,1234H。将48H、5AH存入字节数据区ARRAYBARRAYBDB48H,5AH。一、单项选择题1.CPU包括(C)两部分。A、ALU和累加器B、ALU和控制器C、运算器和控制器D、A
21、LU和主存储器2.财务会计方面的计算机应用属于(B)。A、科学计算B、数据处理C、辅助设计D、实时控制3.采用十六进制书写二进制数,位数可以减少到原来的(C)。A、12B、13C、14D、154.用二一十进制数表示一位十进制数的二进制位是(D)。A、1位B、2位C、3位D、4位5.如果指令中的地址码就是操作数的有效地址,那么这种寻址方式称为(B)。A、立即寻址B、直接寻址C、间接寻址D、寄存器寻址6.Cache的主要特点之是(B)。A、存储量大B、存取速度快C、价格便宜D、价格便宜但容量小7.在主机与外围设备进行数据交换时,为解决两者之间的同步与协调、数据格式转换等问题,必须要引入(C)。A、
22、数据缓冲寄存器B、IO总线C、I/O接口D、串并移位器8.在采用DMA方式的I/O系统中,其基本思想是在以下部件或设备之间建立直接的数据通路,这指的是(B)。A、CPU与外围设备B、主存与外围设备C、外设与外设D、CPU与主存9.集成电路计算机属于第(D)代计算机。A“一”B“二”C“三”D“四”10.堆栈是一种(B)存贮器。A顺序B先进后出C只读D先进先出11.在多级存储体系中,“cache主存”结构的作用是解决(D)的问题。A主存容量不足B主存与辅存速度不匹配C辅存与CPU速度不匹配D主存与CPU速度不匹配12.如指令中的地址码就是操作数,那么这种寻址方式称为(A)。A立即寻址B直接寻址C
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微型计算机 原理 试题答案 教学内容
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内