硬件课程设计报告_基于RISC处理器结构的模型机.doc
《硬件课程设计报告_基于RISC处理器结构的模型机.doc》由会员分享,可在线阅读,更多相关《硬件课程设计报告_基于RISC处理器结构的模型机.doc(7页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、硬件课程设计报告 姓名: 学院:计算机科学与技术 专业:网络工程 时间:2010年12月17日题目:基于RISC处理器结构的模型机一、 设计目的随着计算机技术要求的不断发展,为增强计算机系统的功能,简化编译器的工作量,更好的改善计算机的性能,减少系统的辅助开销,提高计算机的运行速度和效率,计算机结构设计者一直在致力研究为系统结构提供更好的硬件支持。设计RISC及其一般遵循以下原则:1、 确定指令系统时,选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。2、 指令长度固定,指令格式限制在1-2种之内,大大减少指令系统的寻址方式,一般不超过2种。3、 大部分指令在一个及其周期内完成。4、
2、只有取、存指令可以访问存储器,其他指令的操作一律在寄存器间进行,大大增加寄存器的数量。5、 一硬布线控制为主,很少户不用微程序控制。6、 特别重视编译优化工作,支持高级语言的实现。二、 设计内容与要求1、 选用使用频率比较高的五条基本指令:MOV ADD STORE LOAD JMP,成功执行后添加一条指令,如:SUB。2、 寻址方式采用寄存器寻址级直接寻址两种方式。3、 指令格式采用单字长级双字长两种格式。4、 设计不采用微程序,在CPLD中设计控制逻辑。操作码RSRD单字长指令格式:双字长指令格式:操作码RSRDADDR其中RS RD为不同状态,则选中不同的寄存器:RS或RD寄存器00R0
3、01R110R211AC指令系统如下:MOV RS, RDADD RS,RDJMP RS LOAD ADDR ,RDSTORE RS,ADDRMOV ADD JMP三条指令为单周期执行完成,STORE LOAD两条指令为两周期执行完成,ADDR为存或取数的直接地址。第一及其周期完成取操作码、作标记;第二机器周期完成取直接地址并完成取数或存数。5、CPLD芯片设计顶层模块电路图(top.sch)6、 RISC模型机的连线图三、 设计原理目前在RISC处理机中主要采用如下的技术:1、 延时转移技术在RISC处理机中,指令一般采用流水线方式工作。取指令和执行指令并行运行。如果取指令和执行指令需要一个
4、周期,那么,在正当情况之下,每个周期就能执行完一条指令。人后,在遇到转移指令时,流水就有可能断流。由于转移的目的地址要在指令执行完后才能产生,这是下一条指令已经取出来了,因此,必须把取出来的指令作废,并按照转移地址重新取出正确的指令。为解决上述问题,可以使比一期自动调整指令序列,在转移地址后插入一条有效的指令,而转移指令好像被延迟执行了,这种技术成为延迟转移技术。2、 重叠寄存器窗口技术由于RISC程序中有很多的CALL和RETURN指令,因而在执行CALL指令时,必须保存现场,另外,还要把执行子程序的参数从主程序中传输出去,在执行RETURN指令时,要把保存的结果传输加主程序。为了尽量减少访
5、问存储器的次数,在RISC处理机中采用重叠寄存器宣传品技术。3、 硬连实现为主,微程序固件为辅主要采用硬联逻辑来实现指令系统,对于那些必须的少量的复杂指令,可以采用微程序实现。微程序便于实现复杂指令,便于修改指令系统,增强了机器的灵活性和适应性,但执行速度低。4、 强调优化编译系统设计编译器必须努力优化寄存器的分配和使用,提高寄存器的使用效率,减少访问存储器的次数,为了使RISC处理机中的流水线高效率的工作,尽量不断流,编译器不必分析所放弃的数据流和控制流,当发现有可能断流时,要调整指令序列,对有些可以通过流量重新命名来消除数据相关的,要尽量消除,这样,可以提高流水线的执行效率,缩短程序的执行
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 硬件 课程设计 报告 基于 RISC 处理器 结构 模型
限制150内