《门级与结构建模》PPT课件.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《《门级与结构建模》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《门级与结构建模》PPT课件.ppt(40页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系第第 三讲三讲 门级与结构建模门级与结构建模 内容:v结构建模分类vVerilog内建基本门v门级结构建模v门延迟v测试模块v模块仿真入门第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系前言前言 Verilog模型可以是实际电路不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:系统级(system)算法级(algorithmic)RTL级(RegisterTransferLevel):门级(gate-level):开关级(switch-level)第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院
2、通信工程系我们将通过许多实际的VerilogHDL模块的设计来了解不同抽象级别模块的结构和可综合性的问题。对于数字系统的逻辑设计工程师而言,熟练地掌握门级、RTL级、算法级、系统级是非常重要的。而对于电路基本部件(如门、缓冲器、驱动器等)库的设计者而言,则需要掌握用户自定义源语元件(UDP)和开关级的描述。一个复杂电路的完整VerilogHDL模型是由若干个VerilogHDL模块构成的,每一个模块又可以由若干个子模块构成。这些模块可以分别用不同抽象级别的VerilogHDL描述,在一个模块中也可以有多种级别的描述。利用VerilogHDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次
3、结构来描述极其复杂的大型设计。第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系结构建模分类结构建模分类模块定义module(portlist)时序特性timigspecifications端口说明Portdeclarations输入input双向inout输出output数据类型说明Datatypedeclarations线网类型net参数parameter寄存器类型register电路功能描述电路功能描述Circuit functionality子程序subprograms任务task函数function系统任务和函数Systemtask&function编译指令Compil
4、erdirectives连续赋值Continuousassignment赋值语句assign过程块Proceduralblocks过程块语句initialblockalwaysblock模块实例模块实例instantiation第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系结构建模分类结构建模分类v结构建模侧重反映模块内部的结构组成。v 门级建模 由基本逻辑门级元件互连而成的具有一定功能的电路模块。v开关级建模(不讲)是构成VerilogHDL对硬件设计最低层次的描述。通常的综合工具不支持开关级描述。v用户定义原语建模(不讲)由用户定义基础元件互连而成的具有一定功能的电路模块
5、。v用户定义模块建模 由用户定义模块互连而成的具有一定功能的电路模块。第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系VerilogVerilog内建基本门内建基本门v一个逻辑网络是由许多逻辑门和开关所组成,因此用逻辑门的模型来描述逻辑网络是最直观的。VerilogHDL提供了一些门类型的关键字,可以用于门级结构建模v多输入门:and,nand,or,nor,xor,xnorv多输出门:buf(缓冲门)(缓冲门),not(非门)(非门)v三态门:bufif0,bufif1,notif0,notif1。只有在控制端有效。只有在控制端有效时才能传递数据,否则输出高阻抗时才能传递数据
6、,否则输出高阻抗z。v上拉、下拉电阻:pullup,pulldownvMOS开关:cmos,nmos,pmos,rcmos,rnmos,rpmosv双向开关:tran,tranif0,tranif1,rtran,rtranif0,rtranif1第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系多输入门多输入门v多输入门具有单个输出,2个或多个输入,如图:v多输入门实例语句语法:gate_type instance_name(output,input1,inputN);多输入门输出输入n输入1门类型实例名可选单输出多输入第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工
7、程系内建多输入门内建多输入门名称关键字图标名称关键字图标与门and与非门nand或门or或非门nor异或门xor异或非门(同或门)xnor第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系与门与门(and)与门真值表:实例引用:andU1(out,in1,in2);andU2(out1,a,b,c,d);and(out,in1,in2)4个输入第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系与非门与非门(nand)与非门真值表:实例引用:nandU3(out,in1,in2);nandU4(out1,a,b,c);3个输入第三讲第三讲 门级与结构建模门级与结构建模
8、西安邮电学院通信工程系或门或门(or)或门真值表:实例引用:orU5(out,in1,in2),U6(out1,a,b,c);同类门实例引用简化方式第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系或非门或非门(nor)或非门真值表:实例引用:norU7(out,in1,in2);norU8(out1,out,b,c);U7输出out信号连接到U8的输入端口第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系异或门异或门(xor)异或门真值表:实例引用:xorU9(out,in1,in2);xorU10(out1,out,in1,c);in1信号连接到U9、U10的输
9、入端口第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系异或非门异或非门(xnor)异或门真值表:实例引用:xnorU11(out,in1,in2);xor(out1,out,b,c);无实例名第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系多输出门多输出门v多输出门具有单个输入,1个或多个输出,如图:v多输出门实例语句语法:gate_type instance_name(output1,outputN,input);多输入门输出1输出n输入门类型实例名可选多输出单输入第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系内建多输出门内建多输出门名称关键
10、字图标名称关键字图标缓冲门buf非门not真值表:实例引用:bufB1(F1,F2,F3,F4,CLK);notN1(A,B,ready);clkF2F1F3F4第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系内建三态门内建三态门名称关键字图标名称关键字图标高有效三态门bufif1高有效三态非门notif1低有效三态门bufif0低有效三态非门notif0三态门实例语句语法:gate_type instance_name(output,input,control);第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系内建三态门真值表内建三态门真值表第三讲第三讲 门级
11、与结构建模门级与结构建模西安邮电学院通信工程系门级结构建模门级结构建模s1s0z00D001D110D211D3真值表:4选1多路选择器第三讲第三讲 门级与结构建模门级与结构建模西安邮电学院通信工程系4选选1多路选择器的多路选择器的门级结构建模门级结构建模module MUX4x1(Z,D0,D1,D2,D3,S0,S1);output Z;/端口说明 input D0,D1,D2,D3,S0,S1;/端口说明 wire T1,T2,T3,T4;/内部线网说明,缺省说明S0bar,S1bar and (T0,D0,S0bar,S1bar),/4个与门(T1,D1,S0bar,S1),(T2,D
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 门级与结构建模 结构 建模 PPT 课件
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内