制造材料结构与理论精.ppt
《制造材料结构与理论精.ppt》由会员分享,可在线阅读,更多相关《制造材料结构与理论精.ppt(44页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、制造材料结构与理论制造材料结构与理论制造材料结构与理论制造材料结构与理论第1页,本讲稿共44页第二章第二章 IC制造材料结构与理论制造材料结构与理论2.1 了解集成电路材料了解集成电路材料 2.2 半导体基础知识半导体基础知识 2.3 PN结与结型二极管结与结型二极管2.4 双极型晶体管基本结构与工作原理双极型晶体管基本结构与工作原理 2.5 MOS晶体管基本晶体管基本结构与工作原理结构与工作原理2第2页,本讲稿共44页2.1 了解集成电路材料了解集成电路材料半导体材料在集成电路的制造中起着根本性的作用,掺入杂半导体材料在集成电路的制造中起着根本性的作用,掺入杂质可改变电导率质可改变电导率/热
2、敏效应热敏效应/光电效应光电效应 硅、砷化镓和磷化铟是最基本的三种半导体材料硅、砷化镓和磷化铟是最基本的三种半导体材料分 类材 料电 导 率导体铝、金、钨、铜等105 Scm-1半导体硅、锗、砷化镓、磷化铟等10-910-2 Scm-1绝缘体SiO2、SiON、Si3N4等10-2210-14 Scm-13第3页,本讲稿共44页2.1.1 硅硅 (Si)基于硅的多种工艺技术:基于硅的多种工艺技术:双极型晶体管(双极型晶体管(BJT)结型场效应管(结型场效应管(J-FET)P型、型、N型型MOS场效应管(场效应管(PMOS/NMOS)CMOS双极双极 CMOS(BiCMOS)价格低廉、取材广泛价
3、格低廉、取材广泛,占领了,占领了90的的 IC市场。市场。4第4页,本讲稿共44页2.1.2 砷化镓砷化镓(GaAs)能工作在能工作在超高速超高频超高速超高频载流子迁移率更高,近乎半绝缘的电阻率载流子迁移率更高,近乎半绝缘的电阻率GaAs的优点的优点fT可达可达150GHz可制作发光器件可制作发光器件工作在更高的温度工作在更高的温度更好的抗辐射性能更好的抗辐射性能GaAs IC 的三种有源器件的三种有源器件:MESFET,HEMT 和和 HBT 5第5页,本讲稿共44页2.1.3 磷化铟磷化铟(InP)能工作在超高速超高频能工作在超高速超高频三种有源器件三种有源器件:MESFET、HEMT和和
4、HBT 广泛应用于光纤通信系统中广泛应用于光纤通信系统中 覆盖了玻璃光纤的最小色散(覆盖了玻璃光纤的最小色散(1.3 m)和最小衰减)和最小衰减(1.55 m)的两个窗口)的两个窗口6第6页,本讲稿共44页2.1.4 绝缘材料绝缘材料IC 系统中常用绝缘材料系统中常用绝缘材料SiO2 SiON Si3N4 SiOF功能包括:功能包括:充当离子注入及热扩散的掩膜充当离子注入及热扩散的掩膜器件表面的钝化层器件表面的钝化层 电隔离电隔离 7第7页,本讲稿共44页2.1.5 金属材料金属材料金属材料有三个功能:金属材料有三个功能:1.形成器件本身的接触线形成器件本身的接触线 2.形成器件间的互连线形成
5、器件间的互连线 3.形成焊盘形成焊盘8第8页,本讲稿共44页ICIC制造用金属材料制造用金属材料铝,铬,钛,钼,铊,钨等纯金属和合金铝,铬,钛,钼,铊,钨等纯金属和合金对对Si及绝缘材料有良好的附着力及绝缘材料有良好的附着力可塑性好可塑性好容易制造容易制造高导电率高导电率易与外部连线相连。易与外部连线相连。纯纯金金属属薄薄层层用用于于制制作作与与工工作作区区的的连连线线,器器件件间间的的互互联联线线,栅及电容、电感、传输线的电极等。栅及电容、电感、传输线的电极等。9第9页,本讲稿共44页铝(铝(AlAl)在在SiSi基基VLSIVLSI技技术术中中,AlAl几几乎乎可可满满足足金金属属连连接接
6、的的所所有有要要求求,被广泛用于制作被广泛用于制作欧姆接触及导线欧姆接触及导线。随随着着器器件件尺尺寸寸的的日日益益减减小小,金金属属化化区区域域的的宽宽度度也也越越来来越越小小,故故连连线线电电阻阻越越来来越越高高,其其RCRC常常数数是是限限制制电电路路速速度度的的重重要要因因素。素。要要减减小小连连线线电电阻阻,采采用用低低电电阻阻率率的的金金属属或或合合金金是是一一个个值值得得优优先考虑的方法。先考虑的方法。10第10页,本讲稿共44页铝合金铝合金在在纯纯金金属属不不能能满满足足一一些些重重要要的的电电学学参参数数、达达不不到到可可靠靠度的情况下,度的情况下,ICIC金属化工艺中采用金
7、属化工艺中采用合金合金。硅硅铝铝、铝铝铜铜、铝铝硅硅铜铜等等合合金金已已用用于于减减小小峰峰值值、增增大大电电子子迁迁移移率率、增增强强扩扩散散屏屏蔽蔽,改改进进附附着着特特性性等等。或或用用于于形形成成特特定定的的肖肖特特基基势势垒垒。例例如如,在在AlAl中中多多加加1 1%的的SiSi即即可可使使AlAl导导线线上上的的缺缺陷陷减减至至最最少少,而而在在AlAl中中加加入入少少量量CuCu,则则可可使使电电子迁移率提高子迁移率提高1010 10001000倍;倍;通过金属之间或与通过金属之间或与SiSi的互相掺杂可以增强的互相掺杂可以增强热稳定性热稳定性。11第11页,本讲稿共44页铜铜
8、(Cu)Cu)因因为为铜铜的的电电阻阻率率为为1.7 1.7 cm,cm,比比铝铝3.1 3.1 cmcm的的电电阻阻率率低低,以铜代铝将成为半导体技术发展的趋势以铜代铝将成为半导体技术发展的趋势.IBMIBM公公司司最最早早推推出出铜铜布布线线的的CMOSCMOS工工艺艺,实实现现了了400400MHz MHz Power PCPower PC芯片芯片.0.180.18 m m的的CMOSCMOS工艺中几乎都引入了铜连线工艺工艺中几乎都引入了铜连线工艺.12第12页,本讲稿共44页金与金合金金与金合金应用领域要求应用领域要求IC所用金属具有高稳定性和可靠性所用金属具有高稳定性和可靠性受离子注
9、入技术最大掺杂浓度限制受离子注入技术最大掺杂浓度限制,不能用金属与高掺杂的半导体不能用金属与高掺杂的半导体形成欧姆接触,在形成欧姆接触,在GaAs及及InP芯片中采用芯片中采用金合金金合金(掺杂浓度低)作为(掺杂浓度低)作为接触和连接材料。接触和连接材料。制作制作N型型GaAs欧姆接触时采用欧姆接触时采用金与锗金与锗(合金合金)形成的低共熔混合物。第形成的低共熔混合物。第一第二层金属必须和金锗欧姆接触相容,有许多金合金系统得到应用。一第二层金属必须和金锗欧姆接触相容,有许多金合金系统得到应用。基于金的金属化工艺和半绝缘衬底及多层布线系统的组合有一基于金的金属化工艺和半绝缘衬底及多层布线系统的组
10、合有一个优点,即芯片上传输线和电感有更高的个优点,即芯片上传输线和电感有更高的Q Q值。值。在大部分在大部分GaAs ICGaAs IC工艺中有一个标准的工序:即把第一层金属布线与工艺中有一个标准的工序:即把第一层金属布线与形成肖特基势垒与栅极形成结合起来。(形成肖特基势垒与栅极形成结合起来。(MESFET)MESFET)13第13页,本讲稿共44页不同材料之间的互连不同材料之间的互连半半导导体体表表面面制制作作了了金金属属层层后后,根根据据金金属属的的种种类类及及半半导导体掺杂浓度的不同,可形成体掺杂浓度的不同,可形成肖肖特特基基型型接接触触:金金属属和和掺掺杂杂浓浓度度较较低低半半导导体体
11、结结合合面形成。面形成。类似类似PNPN结结欧欧姆姆接接触触:如如果果半半导导体体掺掺杂杂浓浓度度足足够够高高,隧隧道道效效应抵消势垒的影响,形成了双向低欧姆电阻值。应抵消势垒的影响,形成了双向低欧姆电阻值。器件互连材料包括器件互连材料包括金属,合金,多晶硅,金属硅化物金属,合金,多晶硅,金属硅化物14第14页,本讲稿共44页两层与多层金属布线两层与多层金属布线VLSIVLSI至少采用两层金属布线。至少采用两层金属布线。第一层金属主要用于器件各个极的接触点及器件间的部分连第一层金属主要用于器件各个极的接触点及器件间的部分连线,这层金属通常较薄,较窄,间距较小。线,这层金属通常较薄,较窄,间距较
12、小。第二层主要用于器件间及器件与焊盘间的互联,并形成传输线。寄第二层主要用于器件间及器件与焊盘间的互联,并形成传输线。寄生电容大部分由两层金属及其间的隔离层形成。生电容大部分由两层金属及其间的隔离层形成。多数多数VLSIVLSI工艺中使用工艺中使用3 3层以上的金属。最上面一层通常用层以上的金属。最上面一层通常用于供电及形成牢固的接地。其它较高的几层用于提高密于供电及形成牢固的接地。其它较高的几层用于提高密度及方便自动化布线。度及方便自动化布线。15第15页,本讲稿共44页0.35um CMOS工艺的多层互联线工艺的多层互联线16第16页,本讲稿共44页IC设计与金属布线设计与金属布线多数情况
13、下,多数情况下,IC特别是特别是VLSI版图版图设计者的基本任务设计者的基本任务是完成金属布线。因为基本器件其它各层的版图通是完成金属布线。因为基本器件其它各层的版图通常已经事先做好,存放在元件库中。门阵列电路中,常已经事先做好,存放在元件库中。门阵列电路中,单元电路内的布线也已经完成。单元电路内的布线也已经完成。对于电路设计者而言,布线的技巧包含合理使用金属对于电路设计者而言,布线的技巧包含合理使用金属层,减少寄生电容或在可能的情况下合理利用寄生电层,减少寄生电容或在可能的情况下合理利用寄生电容等。容等。17第17页,本讲稿共44页2.1.6 2.1.6 多晶硅多晶硅多晶硅与单晶硅都是硅原子
14、的集合体。多晶硅与单晶硅都是硅原子的集合体。多晶硅特性随结晶度与杂质原子而改变。多晶硅特性随结晶度与杂质原子而改变。非非掺掺杂杂的的多多晶晶硅硅薄薄层层实实质质上上是是半半绝绝缘缘的的,电电阻阻率率为为300 cm。通通过过不不同同杂杂质质的的组组合合,多多晶晶硅硅的的电电阻阻率率可可被被控控制制在在5000.005 cm多多晶晶硅硅被被广广泛泛用用于于电电子子工工业业。在在MOS及及双双极极器器件件中中,多多晶晶硅硅用用制制作作栅栅极极、形形成成源源极极与与漏漏极极(或或双双极极器器件件的的基基区区与与发发射射区区)的的欧欧姆姆接触、基本连线、薄接触、基本连线、薄PN结的扩散源、高值电阻等。
15、结的扩散源、高值电阻等。18第18页,本讲稿共44页多晶硅的制造技术多晶硅的制造技术多晶硅层可用溅射法,蒸发或多晶硅层可用溅射法,蒸发或 CVDCVD外延生长技术沉淀。外延生长技术沉淀。多多晶晶硅硅可可用用扩扩散散法法、注注入入法法掺掺杂杂,也也可可在在沉沉淀淀多多晶晶硅硅的的同同时通入杂质气体(时通入杂质气体(In-SituIn-Situ法)来掺杂。法)来掺杂。扩散法形成的杂质浓度很高(扩散法形成的杂质浓度很高(=1021cm-3),),故电阻率很小。故电阻率很小。注入法的杂质浓度为注入法的杂质浓度为 1020cm-3,电阻率约是它的,电阻率约是它的10倍。倍。而而In-Situ法的浓度为法
16、的浓度为1020-1021cm-3。三三种种掺掺杂杂工工艺艺中中,后后两两种种由由于于可可在在较较低低的的工工艺艺温温度度下下进进行行而而在在VLSI工艺中被优先采用。工艺中被优先采用。19第19页,本讲稿共44页2.1.7 材料系统材料系统材料系统指的是在由一些基本材料材料系统指的是在由一些基本材料(如如Si,GaAs或或InP)制制成的衬底上或衬底内,用其它物质再生成一层或几层成的衬底上或衬底内,用其它物质再生成一层或几层材料。材料。材料系统与掺杂过的材料之间的区别材料系统与掺杂过的材料之间的区别:在掺杂材料中在掺杂材料中,掺杂原子很少掺杂原子很少 在材料系统中在材料系统中,外来原子的比率
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 制造 材料 结构 理论
限制150内