时序逻辑电路分析和设计.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《时序逻辑电路分析和设计.ppt》由会员分享,可在线阅读,更多相关《时序逻辑电路分析和设计.ppt(37页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、时序逻辑电路分析与设计(III)孙卫强12/34内容提要o时序逻辑电路的分类o时序电路的分析方法n同步时序电路的分析方法n异步时序电路的分析方法o常用的时序逻辑电路n计数器n寄存器和移位寄存器n序列脉冲发生器n序列信号发生器o时序逻辑电路的设计方法n同步时序电路设计n异步时序电路设计3/34寄存器(Register)o寄存器用来存储数据n是对触发器存储功能的扩展n每一个bit用一个触发器来存储,最常用的是D触发器n将多个触发器按照一定方式连接,可以构成各种结构的寄存器n寄存器的存储容量(Storage Capacity)为寄存器所能存储bit的数目,实际也就是寄存器中所包含的触发器的数目4/3
2、4寄存器简单四位寄存器74LS75带异步复位的四位寄存器74LS175带异步复位和输入使能的四位寄存器CC4076与或门三态门5/34移位寄存器o在时钟信号作用下,可以将数据向左或者向右移位串行输入/右移/串行输出输入输出串行输入/左移/串行输出输出输入循环右移循环左移输入输出串行输入/并行输出输入输出并行输入/串行输出输入输出并行输入/并行输出6/34串行输入/串行输出寄存器例:DI输入1011,并且寄存器初始状态为所有触发器都在reset状态000000007/34串行输入/串行输出寄存器第一个时钟周期,第一个输入1进入FF0例:DI输入1011,并且寄存器初始状态为所有触发器都在rese
3、t状态1000000010008/34串行输入/串行输出寄存器第二个时钟周期,第二个输入0进入FF0,而前一个周期输入的1进入FF1例:DI输入1011,并且寄存器初始状态为所有触发器都在reset状态01000000100001009/34串行输入/串行输出寄存器第三个时钟周期,第三个输入1进入FF0,后级继续往右移例:DI输入1011,并且寄存器初始状态为所有触发器都在reset状态1010000010000100101010/34串行输入/串行输出寄存器第四个时钟周期,第四个输入1进入FF0,后级继续往右移,并从Do输出1例:DI输入1011,并且寄存器初始状态为所有触发器都在reset
4、状态11010000100001001010110111/34串行输入/串行输出寄存器第1个时钟周期第2个时钟周期第3个时钟周期第4个时钟周期Q0Q1Q2Q30000100001001010110112/34串行输入/并行输出寄存器Q0Q1Q2Q300001000010010101101第1个时钟周期第2个时钟周期第3个时钟周期第4个时钟周期如果DI端输入1011,那么FF0-FF3中的存储的内容为:这个电路有何作用?可以实现串并转换!寄存器中的初始值:13/348位串行输入/并行输出寄存器74HC16414/34移位寄存器o在时钟信号作用下,可以将数据向左或者向右移位串行输入/右移/串行输出
5、输入输出串行输入/左移/串行输出输出输入循环右移循环左移输入输出串行输入/并行输出输入输出并行输入/串行输出输入输出并行输入/并行输出15/348位并行输入/串行输出寄存器74HC165D0D7:异步并行输入Ds:串行输入CE:芯片使能,Chip EnablePL:并行输入使能,Parallel Load16/34移位寄存器o在时钟信号作用下,可以将数据向左或者向右移位串行输入/右移/串行输出输入输出串行输入/左移/串行输出输出输入循环右移循环左移输入输出串行输入/并行输出输入输出并行输入/串行输出输入输出并行输入/并行输出17/34四位并行输入/并行输出移位寄存器(74HC195)PE:Pa
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 时序 逻辑电路 分析 设计
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内