电子技术基础数字部分.ppt
《电子技术基础数字部分.ppt》由会员分享,可在线阅读,更多相关《电子技术基础数字部分.ppt(65页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、电子技术电子技术 第五章第五章 时序逻辑电路时序逻辑电路数字电路部分数字电路部分1第五章第五章 时序逻辑电路时序逻辑电路5.1 概述概述5.2 寄存器寄存器 5.3 计数器的分析计数器的分析5.4 计数器的设计计数器的设计 5.5 计数器的应用举例计数器的应用举例 2时序电路的特点:时序电路的特点:具有记忆功能。具有记忆功能。在数字电路中,凡是任一时刻的稳定在数字电路中,凡是任一时刻的稳定输出不仅决定于该时刻的输入,而且输出不仅决定于该时刻的输入,而且还和电还和电路原来的状态有关路原来的状态有关者,都叫做时序逻辑电路,者,都叫做时序逻辑电路,简称简称时序电路时序电路。组合逻辑电路组合逻辑电路存
2、储功能存储功能.XYZW5.1 概述概述时序电路的基本单元:时序电路的基本单元:触发器。触发器。3时时 序序逻辑电路逻辑电路寄存器和移位寄存器寄存器和移位寄存器计数器计数器顺序脉冲发生器顺序脉冲发生器分析分析设计设计教学要求教学要求:1.会使用移位寄存器组件会使用移位寄存器组件;2.会分析和设计计数器电路。会分析和设计计数器电路。*45.2 寄存器寄存器 5.2.1 数码寄存器数码寄存器Q3Q2Q1Q0&QQDQQDQQDQQDA0A1A2A3CLR取数取数脉冲脉冲接收接收脉冲脉冲(CP)寄存器是计算机的主要部件之一,它用来寄存器是计算机的主要部件之一,它用来暂时存放数据或指令。暂时存放数据或
3、指令。四位数码寄存器四位数码寄存器51 2 3 45 6 7109814 13 12 111516171819201Q 1D 2D 2Q 3Q 3D 4D 4Q GND输出输出控制控制时钟时钟VCC5D6D7D8D5Q6Q7Q8Q7 4 L S 3 7 4低电平低电平有效有效正边沿正边沿触发触发八八D寄存器寄存器:三态输出:三态输出共输出控制共输出控制共时钟共时钟65.2.2 移位寄存器移位寄存器 所谓所谓“移位移位”,就是将寄存器所存各位,就是将寄存器所存各位 数据,数据,在每个移位脉冲的作用下,向左或向右移动一位。在每个移位脉冲的作用下,向左或向右移动一位。根据移位方向根据移位方向,常把它
4、分成三种:,常把它分成三种:寄存器寄存器左移左移(a)寄存器寄存器右移右移(b)寄存器寄存器双向双向移位移位(c)7根据移位数据的输根据移位数据的输入输出方式入输出方式,又,又可将它分为四种:可将它分为四种:FFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFF串入串出串入串出串入并出串入并出并入串出并入串出并入并出并入并出串串行输行输入入串串行输行输出出串串行输行输入入并并行输行输出出并并行输行输入入串串行输行输出出并并行输行输入入并并行输行输出出:8SDQQ DQQ DQQ DQQ D&A0A1A2A3RDCLRLOAD移位移位脉冲脉冲CP0串行串行输出输出数数 据据 预预 置置
5、 3210存数存数脉冲脉冲清零清零脉冲脉冲四位并入四位并入-串出的左移寄存器串出的左移寄存器初始状态:初始状态:设设A3A2A1A0 1011在存数脉冲作用下,在存数脉冲作用下,Q3Q2Q1Q0 1011 。D0 0D1 Q0D2 Q1D3 Q2下面将重点下面将重点讨论蓝颜色讨论蓝颜色电路电路移位移位寄存器寄存器的工的工作原理。作原理。QQ DQQ DQQ DQQ D移位移位脉冲脉冲CP0串行串行输出输出32109D0 0D1 Q0D2 Q1D3 Q2QQ DQQ DQQ DQQ D移位移位脉冲脉冲CP0串行串行输出输出32101 0 1 10 1 1 0 0 1 1 0 1 1 0 0 1
6、1 0 0 1 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 Q3Q2Q1Q0D3D2D1D0设初态设初态 Q3Q2Q1Q0 1011用波形图表示如下:用波形图表示如下:Q3Q2Q1Q0CP11010011001100000000000110四位串入四位串入-串出的左移寄存器:串出的左移寄存器:D0 LD1 Q0D2 Q1D3 Q2四位串入四位串入-串出的右移寄存器:串出的右移寄存器:D1 Q2D2 Q3D3 RD0 Q1QQ DQQ DQQ DQQ DCP串行串行输出输出3210串行串行输入输入QDQQ3DQDQDCP串行串行输出
7、输出Q1Q2Q0串行串行输入输入双向移位寄存器的构成:双向移位寄存器的构成:只要设置一个控制端只要设置一个控制端S,当当S0 时左移;而当时左移;而当S1时右移即可。集成组件时右移即可。集成组件 电路电路74LS194就是这样的多功能移位寄存器。就是这样的多功能移位寄存器。11R右移串行输入右移串行输入L左移串行输入左移串行输入A、B、C、D并行输入并行输入VCCQAQBQCQDS1S0CPQAQBQCQDCP S1S0CLRLDCBARABCDRLCLRGND74LS19415161413121110912345678011110 00 11 01 1直接清零直接清零保保 持持右移右移(从从
8、QA向向QD移动移动)左移左移(从从QD向向QA移动移动)并行输入并行输入 CLRCPS1 S0功功 能能125.2.3 寄存器应用举例寄存器应用举例例:例:数据传送方式变换电路数据传送方式变换电路D6D5D4D3D2D1D0并并行行输输入入串行输出串行输出数数据据传传送送方方式式变变换换电电路路1.实现方法实现方法(1).因为有因为有7位并行输入,故需使用两片位并行输入,故需使用两片74LS194;(2).用最高位用最高位QD2作为它的串行输出端。作为它的串行输出端。132.具体电路具体电路&G1S0S1CP1QA1QB1QC1QD1S0S1CP2QA2QB2QC2QD2R1R2A1B1C1
9、D1A2B2C2D2D0D1D2D3D4D5D6+5V+5VCP启动启动脉冲脉冲移位移位脉冲脉冲&G2串行输出串行输出并行输入并行输入74LS194(1)74LS194(2)14寄存器各输出端状态寄存器各输出端状态QA1QB1QC1QD1QA2QB2QC2 QD2寄存器工作方式寄存器工作方式0 D0 D1 D2 D3 D4 D5 D6 1 0 D0 D1 D2 D3 D4 D5 1 1 0 D0 D1 D2 D3 D4 1 1 1 0 D0 D1 D2 D3 1 1 1 1 0 D0 D1 D2 1 1 1 1 1 0 D0 D1 1 1 1 1 1 1 0 D0 CP并行输入并行输入(S1S
10、0=11)并行输入并行输入(S1S0=11)右移右移(S1S0=01)右移右移(S1S0=01)右移右移(S1S0=01)右移右移(S1S0=01)右移右移(S1S0=01)在电路中,在电路中,“右移输入右移输入”端接端接 5V。15集成移位寄存器简介集成移位寄存器简介并行输入并行输出并行输入并行输出(双向双向)74LS194、74LS198、74LS299,等。,等。并行输入串行输出并行输入串行输出 74LS165、74LS166,等。,等。串行输入并行输出串行输入并行输出 74LS164,等。,等。串行输入串行输出串行输入串行输出 74LS91,等。,等。165.3 计数器的分析计数器的分
11、析 5.3.1 计数器的功能和分类计数器的功能和分类1.计数器的作用计数器的作用记忆输入脉冲的个数;用于定时、分频、产记忆输入脉冲的个数;用于定时、分频、产生节拍脉冲及进行数字运算等等。生节拍脉冲及进行数字运算等等。2.计数器的分类计数器的分类按工作方式分:按工作方式分:同步计数器和异步计数器。同步计数器和异步计数器。按功能分:按功能分:加法计数器、减法计数器和可逆计数器。加法计数器、减法计数器和可逆计数器。按计数器的计数容量按计数器的计数容量(或称模数或称模数)来分:来分:各种不同的各种不同的计数器,如二进制计数器、十进制计数器、二十计数器,如二进制计数器、十进制计数器、二十进制计数器等等。
12、进制计数器等等。17计数器计数器的的分析分析计数器计数器的的设计设计电路由电路由触发器触发器构成构成电路由电路由集成组件集成组件构成构成用用触发器触发器实现实现用用集成组件集成组件实现实现计数器的研究内容计数器的研究内容185.3.2 异步计数器的分析异步计数器的分析异步计数器的特点:异步计数器的特点:在异步计数器内部,有的在异步计数器内部,有的触发器直接受输入计数脉冲控制,有的触发器触发器直接受输入计数脉冲控制,有的触发器则是把其它触发器的输出信号作为自己的时钟则是把其它触发器的输出信号作为自己的时钟脉冲,脉冲,因此各个触发器状态变换的时间先后不因此各个触发器状态变换的时间先后不一,故被称为
13、一,故被称为“异步计数器异步计数器”。Q2D2Q1D1Q0D0Q2Q1Q0CP计数计数脉冲脉冲三位二进制异步加法计数器三位二进制异步加法计数器例:例:三位二进制三位二进制异步异步加法计数器。加法计数器。19Q0Q1Q2 210 0 010101010100 010 1011 0 11 1000 0010 1思考题:思考题:试画出三位二进试画出三位二进制异步减法计数器的电路制异步减法计数器的电路图,并分析其工作过程。图,并分析其工作过程。异步计数器优点:异步计数器优点:电路简单、可靠。电路简单、可靠。异步计数器缺点:异步计数器缺点:速度慢。速度慢。Q2D2Q1D1Q0D0Q2Q1Q0CP计数计数
14、脉冲脉冲三位二进制异步加法计数器三位二进制异步加法计数器205.3.3 同步计数器的分析同步计数器的分析同步计数器的特点:同步计数器的特点:在同步计数器内部,各个在同步计数器内部,各个触发器都受同一时钟脉冲触发器都受同一时钟脉冲输入计数脉冲的输入计数脉冲的控制,因此,它们状态的更新几乎是同时的,控制,因此,它们状态的更新几乎是同时的,故被称为故被称为“同步计数器同步计数器”。例:例:三位二进制同步加法计数器。三位二进制同步加法计数器。三位二进制同步加法计数器三位二进制同步加法计数器Q2Q2J2K2Q1Q1J1K1Q0Q0J0K0&计数脉冲计数脉冲CP21分析步骤分析步骤:1.先列写控制端的逻辑
15、表达式:先列写控制端的逻辑表达式:J2=K2=Q1Q0J1=K1=Q0J0=K0=1Q0:来一个来一个CP,它就翻转一次;,它就翻转一次;Q1:当:当Q01时,它可翻转一次;时,它可翻转一次;Q2:只有当:只有当Q1Q011时,它才能翻转一次。时,它才能翻转一次。三位二进制同步加法计数器三位二进制同步加法计数器Q2Q2J2K2Q1Q1J1K1Q0Q0J0K0&计数脉冲计数脉冲CP222.再列写状态转换表,分析其状态转换过程。再列写状态转换表,分析其状态转换过程。2 0 0 1 0 0 1 1 1 1 0 1 0 1 0 0 0 0 0 0 0 1 1 0 0 1 3 0 1 0 0 0 0 0
16、 1 1 0 1 14 0 1 1 1 1 1 1 1 1 1 0 0 5 1 0 0 0 0 0 0 1 1 1 0 1 6 1 0 1 0 0 1 1 1 1 1 1 0 7 1 1 0 0 0 0 0 1 1 1 1 1 8 1 1 1 1 1 1 1 1 1 0 0 0CP Q2 Q1 Q0 J2 K2 J1 K1 J01 K01 Q2 Q1 Q0 Q1Q0Q1Q0Q0Q0 原状态原状态 控控 制制 端端 下状态下状态,23CPQ0Q1Q23.还可以用波形图显示状态转换表。还可以用波形图显示状态转换表。思考题:思考题:试设计一个四位二进制同步加法计数试设计一个四位二进制同步加法计数器电
17、路,并检验其正确性。器电路,并检验其正确性。Q0的输出的波形的频率是的输出的波形的频率是CP的的1/2。Q1的输出的波形的频率是的输出的波形的频率是CP的的1/4。Q2的输出的波形的频率是的输出的波形的频率是CP的的1/8。二分频二分频四分频四分频八分频八分频245.3.4 任意进制计数器的分析任意进制计数器的分析Q2Q2J2K2Q1Q1J1K1Q0Q0J0K0计数计数脉冲脉冲CP1.写出控制端的逻辑表达式。写出控制端的逻辑表达式。J2=Q1Q0 ,K2 1 J1=K1 1 J0=Q2 ,K0 1 例:例:分析步骤:分析步骤:252.再列写状态再列写状态转换表,分析其转换表,分析其状态转换过程
18、:状态转换过程:1 0 0 0 0 1 1 1 1 1 0 0 1 2 0 0 1 0 1 1 1 1 1 0 1 0 3 0 1 0 0 1 1 1 1 1 0 1 14 0 1 1 1 1 1 1 1 1 1 0 0 5 1 0 0 0 1 1 1 0 1 0 0 0CP Q2 Q1 Q0 J2=K2=J1=K1=J0=K0 =Q2 Q1 Q0 Q1Q0 1 1 1 原状态原状态 控控 制制 端端 下状态下状态,1Q2Q2Q2J2K2Q1Q1J1K1Q0Q0J0K0计数计数脉冲脉冲CP所分析的电路为所分析的电路为异步五进制加法计数器异步五进制加法计数器。26另有三种状态另有三种状态111、
19、110、101不在计数循环内,不在计数循环内,如果这些状态经若干个时钟脉冲能够进入计数循如果这些状态经若干个时钟脉冲能够进入计数循环,称为能够环,称为能够自行启动自行启动。4.检验其能否自动启动检验其能否自动启动?CP Q2 Q1 Q0 J2=K2=J1=K1=J0=K0 =Q2 Q1 Q0 Q1Q0 1 1 1 原状态原状态 控控 制制 端端 下状态下状态,1Q2 1 1 1 1 1 1 1 0 1 0 0 0 1 1 0 0 1 1 1 0 1 0 1 0 1 0 1 0 1 1 1 0 1 0 1 0结论:结论:经检验,可以自动启动。经检验,可以自动启动。3.还可以用波形图显示状态转换表
20、还可以用波形图显示状态转换表(略略)270 0 01 0 00 1 10 0 10 1 01 011 1 01 1 15.画状态转换图。画状态转换图。Q2 Q1 Q028用触发器构成的计数器电路的分析用触发器构成的计数器电路的分析首先写出触发器的首先写出触发器的控制端的逻辑表达式控制端的逻辑表达式再列写计数器再列写计数器的状态转换表的状态转换表获得计数器的模获得计数器的模(即进制数即进制数)最后需检验计数器的可靠性最后需检验计数器的可靠性295.4 计数器的设计计数器的设计 计数器的设计方法很多,大抵可分为两计数器的设计方法很多,大抵可分为两类:一是根据要求用触发器类:一是根据要求用触发器(F
21、lop-Flip)构成,构成,再就是利用具有特定功能的中规模集成组件再就是利用具有特定功能的中规模集成组件适当连接而成。适当连接而成。5.4.1 利用触发器设计某计数电路利用触发器设计某计数电路举例说明其设计步骤。举例说明其设计步骤。例:例:数字控制装置中常用的步进电动机有数字控制装置中常用的步进电动机有 A、B、C 三个绕组。电动机运行时要求三个绕三个绕组。电动机运行时要求三个绕组以组以 AAB B BC C CA再回到再回到A的的顺序循环通电,试设计一个电路实现之。顺序循环通电,试设计一个电路实现之。30设计步骤设计步骤(分分7步步)如下:如下:(1)根据任务要求,确定计数器的模数和所需的
22、根据任务要求,确定计数器的模数和所需的触发器个数。触发器个数。本任务所需计数器的模数为本任务所需计数器的模数为 6,所以触发器,所以触发器的个数为的个数为 3。(2)确定触发器的类型。确定触发器的类型。最常用的触发器有最常用的触发器有 D触发器和触发器和JK触发器,本触发器,本任务中选用任务中选用JK触发器。触发器。001011010110100101(3)列写状态转换表或转换图。列写状态转换表或转换图。用三个触发器的输出端用三个触发器的输出端QA、QB、QC分别控制电动机的三分别控制电动机的三个绕组个绕组A、B、C,并以,并以“1”表示通电,表示通电,“0”表示不通电。表示不通电。以以QCQ
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 基础 数字 部分
限制150内