组合逻辑电路分析-含动画.ppt
《组合逻辑电路分析-含动画.ppt》由会员分享,可在线阅读,更多相关《组合逻辑电路分析-含动画.ppt(62页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第二章第二章 组合逻辑电路分析组合逻辑电路分析 广东工业大学计算机学院广东工业大学计算机学院本章内容本章内容数字逻辑电路分为两大类数字逻辑电路分为两大类n组合逻辑电路(简称组合电路)n时序逻辑电路(简称时序电路)2.1 2.1 概述概述 组合电路的特点、分析方法、设计方法 2.2 2.2 常用的组合逻辑电路常用的组合逻辑电路 编码器,译码器,数据选择器,数值比较器,加法器,乘法器 2.3 2.3 组合逻辑电路的时序分析组合逻辑电路的时序分析 波形图,时序分析,竞争冒险 2.1 概述概述输出变量与输入变量的逻辑关系可以用一组逻辑函数表示:I0、I1、In-1:输入逻辑变量Y0、Y1、Ym-1:输
2、出逻辑变量2.1.1 2.1.1 组合电路的特点组合电路的特点 逻辑功能上的特点逻辑功能上的特点n任意时刻的电路输出,仅取决于该时刻各个输入变量的取值,与电路原来的工作状态无关。电路结构上的特点电路结构上的特点n电路中输出到输入之间无反馈连接。n电路由逻辑门组成,不包含任何可以存储信息的具有记忆功能的逻辑元器件。2.1.2 2.1.2 组合电路的分析方法组合电路的分析方法 分析方法分析方法n分析步骤:(1)根据给定的逻辑电路,写出输出函数的逻辑表达式(2)进行表达式的变换及化简(3)根据表达式列出真值表(4)对给定电路的功能进行逻辑描述 分析举例分析举例 n【例2-1】n【例2-2】2.1.2
3、 2.1.2 组合电路的分析方法组合电路的分析方法 【例【例2-1】分析如图所示的组合逻辑电路,并说明其功能。】分析如图所示的组合逻辑电路,并说明其功能。(4)电路功能逻辑描述:)电路功能逻辑描述:当输入变量当输入变量A、B取值相同时,取值相同时,输出变量输出变量Y的值为的值为0,当,当A、B取值不同时,取值不同时,Y的值为的值为1。该电。该电路实现了路实现了“异或异或”逻辑功能。逻辑功能。2.1.2 2.1.2 组合电路的分析方法组合电路的分析方法 【例【例2-2】分析如图所示电路,说明其功能。】分析如图所示电路,说明其功能。(4)电路功能逻辑描述:)电路功能逻辑描述:当输入变量A、B、C取
4、值一致时,输出变量Y的值为1,当A、B、C取值不完全一致时,Y的值为0。该电路实现了测试输入信号是否一致的逻辑功能,当输出为1时,表明三个输入信号完全一致。具有这种功能的电路被称作“符合”电路。2.1.3 2.1.3 组合电路的设计方法组合电路的设计方法 设计方法设计方法n设计步骤:(1)列功能表:分析设计要求,进行逻辑抽象(2)列真值表:定义输入及输出变量,对各输入、输出信号的状态进行赋值(根据功能表中的因果关系,用0和1表示有关状态)(3)根据真值表写出逻辑表达式并进行化简,得到最简与或式(4)根据所选择的门电路的类型,变换最简表达式,以便用所选择的门电路实现(5)根据逻辑表达式画出逻辑电
5、路图 设计举例设计举例 n【例2-3】2.1.3 2.1.3 组合电路的设计方法组合电路的设计方法【例【例2-3】设计一举重比赛的裁判表决】设计一举重比赛的裁判表决电路。举重比赛有三名裁判,以少电路。举重比赛有三名裁判,以少数服从多数的原则确定最终判决。数服从多数的原则确定最终判决。(2)列真值表设定变量:用A、B、C三个变量作为输入变量分别代表裁判1、裁判2、裁判3,用Y代表最终判决结果。状态赋值:对于输入变量的取值,用0表示失败,用1表示成功;对于输出值,用0表示失败,用1表示成功。2.1.3 2.1.3 组合电路的设计方法组合电路的设计方法(4)变换表达式 使用与门和或门可实现用最简与或
6、式所表示的逻辑关系 如果要用与非门实现该逻辑关系,可将最简与或式变换成最简与非-与非式:2.2 常用的组合逻辑电路常用的组合逻辑电路 编码器编码器译码器译码器数据选择器数据选择器数值比较器数值比较器加法器加法器乘法器乘法器2.2.1 2.2.1 编码器编码器 1 1编码原理编码原理 n编码是指用文字、符号或数字表示特定对象的过程n编码器就是实现编码操作的电路n编码器的结构框图:I0Im-1对应m个需要编码的输入信号Yn-1Y0对应n位的编码输出为了保证每一个输入信号都对应一个唯一的编码,n和m之间的关系应满足关系式 2n-1m2n设计编码器关键在于编码规则,编码规则不同,设计的结果也完全不同2
7、.2.1 2.2.1 编码器编码器 2 2二进制普通编码器二进制普通编码器 用n位二进制代码对m2n个信号进行编码的电路称为二进制编码器二进制编码器。n普通编码器:输入信号为一组 互相排斥互相排斥 的输入信号 n优先编码器 在任何时刻,不允许两个或两个以上的输入信号同时出现在任何时刻,不允许两个或两个以上的输入信号同时出现 【例2-4】3位二进制普通编码器(8-3普通编码器)的设计。解:(1)分析设计要求输入信号有23=8个,输出3位二进制代码。编码规则:用000、001、010、011、100、101、110、111八个编码分别表示输入信号I0、I1、I7。2.2.1 2.2.1 编码器编码
8、器 2.2.1 2.2.1 编码器编码器 2.2.1 2.2.1 编码器编码器 3 3二二十进制编码器十进制编码器 n实现将十进制数09转换为二进制代码n在设计二十进制编码器前首先要选择编码规则【例2-5】8421BCD码编码器的设计。解:(1)分析设计要求10个输入(I0I9)、4个输出(Y3Y0)的组合逻辑电路。2.2.1 2.2.1 编码器编码器 4 4优先编码器优先编码器 n普通编码器对输入信号的要求是互相排斥,优先编码器无此约束n允许多个信号同时输入,但电路只对优先级别最高的信号进行编码【例2-6】3位二进制优先编码器的设计。解:(1)分析设计要求 8个输入信号(I0I7)3个输出信
9、号(Y2Y0)编码规则:用000、001、010、011、100、101、110、111八个编码分别表示输入信号I0、I1、I7。优先级设定:I7的优先级别最高,I0的优先级最低。2.2.1 2.2.1 编码器编码器 2.2.1 2.2.1 编码器编码器 2.2.1 2.2.1 编码器编码器 5 5编码器集成电路编码器集成电路 n8线-3线优先编码器(74148)n10线-4线优先编码器(74147)n74HC148功能说明:(1)EI为输入使能端,当EI输入高电平时,编码器不工作,所有输出端输出高电平,当EI输入低电平时,编码器工作。(2)编码器工作(EI输入低电平)时,输入端07为信号输入
10、端,输入信号低电平(0信号)有效,端口7的优先级最高,A2A0的输出是对输入信号的编码;(3)编码器工作时,若07输入端均无输入信号(均高电平),EO输出低电平,其余输出端输出高电平。2.2.1 2.2.1 编码器编码器 2.2.2 2.2.2 译码器译码器 1 1译码器原理译码器原理 n译码是编码的逆过程n译码器的结构示意框图:一般输入信号和输出信号数量的关系为 2n-1m2n 2 2二进制译码器二进制译码器功能:将所输入的各种二进制代码信号翻译成对应的输出信号 有n个输入变量(In-1I0),m2n 个输出变量(Y0Ym-1)2.2.2 2.2.2 译码器译码器 【例【例2-7】3位二进制
11、译码器的设计(又称为位二进制译码器的设计(又称为3-83-8译码器译码器 )。)。解:(1)分析设计要求 3个输入变量,238个输出变量。当输入变量I2、I1、I0的值分别为000、001、111时,对应的输出端Y0、Y1、Y7产生输出信号。2.2.2 2.2.2 译码器译码器 2.2.2 2.2.2 译码器译码器 3 3数码显示译码器数码显示译码器 n数码显示译码器是指直接用于驱动数码显示器的译码器 n若需要数码显示器中某一个发光二极管显示,则显示译码器的相应输出端应输出高电平。2.2.2 2.2.2 译码器译码器 【例【例2-8】数码显示译码器的设计。】数码显示译码器的设计。解:(1)分析
12、设计要求 输入信号为数字09的编码(8421BCD编码方式中数字09所对应的编码为0000、0001、1001,显然译码器输入信号有4位(I3、I2、I1、I0)。由于共阴极LED七段数码显示器有7个发光二极管的阳极需要控制,故译码器的输出信号有7个,分别定义为Ya、Yb、Yc、Yd、Ye、Yf、Yg。2.2.2 2.2.2 译码器译码器 2.2.2 2.2.2 译码器译码器 2.2.2 2.2.2 译码器译码器4 4译码器集成电路译码器集成电路 n集成的译码器有3线-8线译码器(74138)2.2.2 2.2.2 译码器译码器n74HC148功能说明:(1)E1、E2、E3为输入使能控制端,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 组合 逻辑电路 分析 动画
限制150内