《ARM硬件平台设计》PPT课件.ppt
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《《ARM硬件平台设计》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《ARM硬件平台设计》PPT课件.ppt(67页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第五讲 ARM9硬件平台设计南京邮电大学南京邮电大学 自动化学院自动化学院1 13 32 24 45 5印制板的设计印制板的设计最小系统的设计最小系统的设计S3C2410XS3C2410X概述概述外设及系统总线外设及系统总线6 6硬件系统的调试硬件系统的调试OUTLINE硬件系统组成硬件系统组成21 13 32 24 45 5印制板的设计印制板的设计最小系统的设计最小系统的设计S3C2410XS3C2410X概述概述外设及系统总线外设及系统总线6 6硬件系统的调试硬件系统的调试硬件系统组成硬件系统组成3嵌入式系统的软硬件框架串口、并口、USB、以太网等LED、LCD、触摸屏、鼠标、键盘等Lin
2、ux、uCLinux、uC/OS-II、WINDOWS CE等硬件系统组成硬件系统组成4JXARM9-2410系统板的硬件组成5S3C2410X内部结构图S3C2410X概述61 13 32 24 45 5印制板的设计印制板的设计最小系统的设计最小系统的设计S3C2410XS3C2410X概述概述外设及系统总线外设及系统总线6 6硬件系统的调试硬件系统的调试硬件系统组成硬件系统组成7S3C2410X片上资源S3C2410X概述qARM920TARM920T核、工作频率核、工作频率203MHz203MHz;q16KB 16KB 数据数据CacheCache,16KB 16KB 指令指令Cache
3、Cache,MMUMMU,外部存储器控制器;外部存储器控制器;qLCDLCD控制器(支持黑白、灰度、控制器(支持黑白、灰度、Color STNColor STN、TFTTFT屏),触摸屏接口;屏),触摸屏接口;qNAND FLASHNAND FLASH控制器,控制器,SD/MMCSD/MMC接口支持,接口支持,4 4个个DMADMA通道;通道;q3 3通道通道UARTUART、1 1个多主个多主I2CI2C总线控制器、总线控制器、1 1个个IISIIS总线控制器;总线控制器;q4 4通道通道PWMPWM定时器及一个内部定时器;定时器及一个内部定时器;q117117个通用个通用I/OI/O口;口
4、;2424个外部中断源;个外部中断源;q8 8通道通道1010位位ADCADC;q实时时钟及看门狗定时器等。实时时钟及看门狗定时器等。q两个两个USBUSB主主/一个一个USBUSB从;从;8S3C2410X特性S3C2410X概述q内核内核:1.8V I/O:1.8V I/O及存储器及存储器 q电源管理模式:电源管理模式:NormalNormal、SlowSlow、IdleIdle、Power off Power off Normal Mode:Normal Mode:该模式下如果所有外围设备都打开时电该模式下如果所有外围设备都打开时电流消耗最大,允许用户通过软件关闭外围设备达到省电流消耗最
5、大,允许用户通过软件关闭外围设备达到省电目的目的Slow Mode:Slow Mode:不采用不采用PLLPLL的模式,能量消耗仅取决于外时的模式,能量消耗仅取决于外时钟的频率。由外部提供的时钟源作钟的频率。由外部提供的时钟源作FCLKFCLKIdle Mode:Idle Mode:关掉了给关掉了给cpucpu的的FCLKFCLK时钟,但外围设备时时钟,但外围设备时钟仍存在,任何到钟仍存在,任何到CPUCPU的中断请求可以将的中断请求可以将cpucpu唤醒唤醒Power_offPower_off Mode:Mode:这种模式关掉了内部供电,仅有给这种模式关掉了内部供电,仅有给wake_upwa
6、ke_up部分的供电还存在。可以通过外部中断或实时部分的供电还存在。可以通过外部中断或实时时钟中断可以唤醒时钟中断可以唤醒q272-FBGA272-FBGA9S3C2410X的引脚分布图S3C2410X概述10S3C2410X的存储器映射S3C2410X概述11总线控制信号S3C2410X的引脚信号描述12SDRAM/SRAMS3C2410X的引脚信号描述13NAND FlashS3C2410X的引脚信号描述14LCD控制信号S3C2410X的引脚信号描述15中断控制信号S3C2410X的引脚信号描述16DMA控制信号S3C2410X的引脚信号描述17UART控制信号S3C2410X的引脚信号
7、描述18ADCS3C2410X的引脚信号描述19IIC-BUS控制信号S3C2410X的引脚信号描述20IIS-BUS控制信号S3C2410X的引脚信号描述21触摸屏接口控制信号S3C2410X的引脚信号描述22USB主接口信号S3C2410X的引脚信号描述23USB从接口信号S3C2410X的引脚信号描述24SPI接口信号S3C2410X的引脚信号描述25GPIOS3C2410X的引脚信号描述26TIMER/PWM控制信号S3C2410X的引脚信号描述27复位和时钟信号S3C2410X的引脚信号描述28JTAG测试逻辑S3C2410X的引脚信号描述29电源S3C2410X的引脚信号描述30芯
8、片及引脚分析S3C2410X的引脚信号描述q具有大量的电源和接地引脚,应注意电源电压及分配具有大量的电源和接地引脚,应注意电源电压及分配qS3C2410XS3C2410X的引脚主要分为如下几类,即:数字输入的引脚主要分为如下几类,即:数字输入(I)(I)、数字输出数字输出(O)(O)、数字输入、数字输入/输出输出(I/O)(I/O)、模拟输入、模拟输入/输出输出q输出类型的引脚主要用于输出类型的引脚主要用于S3C2410XS3C2410X对外设的控制或通信,对外设的控制或通信,由由S3C2410XS3C2410X主动发出,这些引脚的连接不会对主动发出,这些引脚的连接不会对S3C2410XS3C
9、2410X自身自身的运行有太大的影响的运行有太大的影响q输入类型的引脚有些直接决定输入类型的引脚有些直接决定S3C2410XS3C2410X是否可正常运行,是否可正常运行,设计时应特别注意设计时应特别注意q输入输入/输出类型的引脚主要是输出类型的引脚主要是S3C2410XS3C2410X与外设的双向数据与外设的双向数据传输通道传输通道311 13 32 24 45 5印制板的设计印制板的设计最小系统的设计最小系统的设计S3C2410XS3C2410X概述概述外设及系统总线外设及系统总线6 6硬件系统的调试硬件系统的调试硬件系统组成硬件系统组成32最小系统最小系统1、一个嵌入式处理器是不能独立工
10、作的,必须给它供电、加上时钟信号、提供复位信号,如果芯片没有片内程序存储器,则还要加上存储器系统,然后嵌入式处理器才可能工作2、这些提供嵌入式处理器运行所必须的条件的电路与嵌入式处理器共同构成了这个嵌入式处理器的最小系统3、大多数基于ARM9处理器核的微控制器都有调试接口,这部分在芯片实际工作时不是必需的,但因为这部分在开发时很重要,所以把这部分也归入到最小系统中最小系统的设计33最小系统框图最小系统框图最小系统的设计34电源电路-概述最小系统的设计 为整个系统提供能量,是整个系统工作的基础为整个系统提供能量,是整个系统工作的基础 电源系统处理的好坏,将直接影响到整个系统电源系统处理的好坏,将
11、直接影响到整个系统的稳定性、可靠性等的稳定性、可靠性等35电源电路-考虑的因素最小系统的设计1 1.输入的电压范围、电流;输入的电压范围、电流;2 2.输出的电压、最大电流、最大功率;输出的电压、最大电流、最大功率;3 3.输出纹波大小;输出纹波大小;4 4.安全因素;安全因素;5 5.电池兼容和电磁干扰;电池兼容和电磁干扰;6 6.体积要求;体积要求;7 7.成本要求。成本要求。36电源电路-需求分析最小系统的设计1 1、一般是多电源系统,、一般是多电源系统,I/OI/O一般为供电,内核为一般为供电,内核为(S3C44B0S3C44B0)、)、(S3C2410S3C2410)或()或(PXA
12、255PXA255)供)供电,有可能还包含电,有可能还包含5V5V或或12V12V等电源;等电源;2 2、一般将数字电源和模拟电源分别供电;一般将数字电源和模拟电源分别供电;3 3、要求电源纹波比较小;、要求电源纹波比较小;37电源电路-芯片选型最小系统的设计1 1、有很多厂家均生产、有很多厂家均生产LDO DC-DCLDO DC-DC转换芯片,如转换芯片,如MaximMaxim、LinearLinear、Sipex Sipex、TITI、Microchip Microchip等;等;2 2、转换到、转换到5V5V的芯片有的芯片有UA7805UA7805、TL750L05TL750L05、LT
13、C3425LTC3425、REG1117-5REG1117-5等;等;3 3、转换到的芯片有、转换到的芯片有LT1083LT1083()、()、LT1084 LT1084(5A5A)、LT1085 LT1085(3A3A)、)、LT1086 LT1086(),等;(),等;38电源电路-参考电路最小系统的设计S3C2410X供电电路 39电源电路-参考电路最小系统的设计微处理器核供电电路 40时钟电路最小系统的设计 时钟电路用于向时钟电路用于向CPUCPU及其它电路提供工作时钟,在该系统中,及其它电路提供工作时钟,在该系统中,S3C2410XS3C2410X使用无源晶振,晶振的接法如下图所示使
14、用无源晶振,晶振的接法如下图所示主时钟电路RTC时钟电路主时钟及USB时钟滤波41时钟电路最小系统的设计1 1、根据、根据S3C2410XS3C2410X的最高工作频率以及的最高工作频率以及PLLPLL电路的工作方式,电路的工作方式,选择选择12MHz12MHz的无源晶振。的无源晶振。12MHz12MHz的晶振频率经过的晶振频率经过S3C2410XS3C2410X片内的片内的PLLPLL电路倍频后,可达到的频率。电路倍频后,可达到的频率。2 2、片内的片内的PLLPLL电路兼有频率放大和信号提纯的功能,因此,电路兼有频率放大和信号提纯的功能,因此,系统可以以较低的外部时钟信号获得较高的工作频率
15、,以系统可以以较低的外部时钟信号获得较高的工作频率,以降低因高速开关时钟所造成的高频噪声。降低因高速开关时钟所造成的高频噪声。42复位电路最小系统的设计q由由RCRC电路及施密特触发器组成:电路及施密特触发器组成:43JTAG调试接口电路最小系统的设计1、JTAG(Joint Test Action GroupJTAG(Joint Test Action Group,联合测试行动小组,联合测试行动小组)是一种国际标准是一种国际标准 测试协议,主要用于芯片内部测试及对系统进行仿真、调试。测试协议,主要用于芯片内部测试及对系统进行仿真、调试。2、目前大多数比较复杂的器件都支持目前大多数比较复杂的器
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- ARM硬件平台设计 ARM 硬件 平台 设计 PPT 课件
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内