EDA技术课后复习资料.docx
《EDA技术课后复习资料.docx》由会员分享,可在线阅读,更多相关《EDA技术课后复习资料.docx(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、EDA习题 第一章 1.1 EDA的英文全称是什么?EDA的中文含义是什么? 答:EDA即Electronic Design Automation的缩写,直译为:电子设计自动化。 1.2 什么叫EDA技术? 答:EDA技术有狭义和广义之分,狭义EDA技术就是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件的方式设计的电子系统到硬件系统的逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化、逻辑布局布线、逻辑仿真,直至完成对于特定目标芯片的适配编译、逻辑映射、编程下载等工作,
2、最终形成集成电子系统或专用集成芯片的一门新技术,或称为IES/ASIC自动设计技术。 1.3 利用EDA技术进展电子系统的设计有什么特点? 答: 用软件的方式设计硬件; 用软件方式设计的系统到硬件系统的转换是由有关的开发软件自动完成的; 设计过程中可用有关软件进展各种仿真; 系统可现场编程,在线升级; 整个系统可集成在一个芯片上,体积小、功耗低、可靠性高。 1.4 从使用的角度来讲,EDA技术主要包括几个方面的内容?这几个方面在整个电子系统的设计中分别起什么作用? 答:EDA技术的学习主要应掌握四个方面的内容: 大规模可编程逻辑器件; 硬件描述语言; 软件开发工具; 实验开发系统。其中,硬件描
3、述语言是重点。 对于大规模可编程逻辑器件,主要是了解其分类、根本构造、工作原理、各厂家产品的系列、性能指标以及如何选用,而对于各个产品的具体构造不必研究过细。 对于硬件描述语言,除了掌握根本语法规定外,更重要的是要理解VHDL的三个“精华:软件的强数据类型及硬件电路的惟一性、硬件行为的并行性决定了VHDL语言的并行性、软件仿真的顺序性及实际硬件行为的并行性;要掌握系统的分析及建模方法,能够将各种根本语法规定熟练地运用于自己的设计中。 对于软件开发工具,应熟练掌握从源程序的编辑、逻辑综合、逻辑适配以及各种仿真、硬件验证各步骤的使用。 对于实验开发系统,主要能够根据自己所拥有的设备,熟练地进展硬件
4、验证或变通地进展硬件验证。 1.5 什么叫可编程逻辑器件(简称PLD)? FPGA和CPLD的中文含义分别是什么?国际上生产FPGA/CPLD的主流公司,并且在国内占有较大市场份额的主要有哪几家?其产品系列有哪些?其可用逻辑门/等效门数大约在什么范围? 答:可编程逻辑器件(简称PLD)是一种由用户编程以实现某种逻辑功能的新型逻辑器件。 FPGA和CPLD分别是现场可编程门阵列和复杂可编程逻辑器件的简称。 国际上生产FPGA/CPLD的主流公司,并且在国内占有市场份额较大的主要是Xilinx,Altera,Lattice三家公司。 Xilinx公司的FPGA器件有XC2000,XC3000,XC
5、4000,XC4000E,XC4000XLA,XC5200系列等,可用门数为120018 000;Altera公司的CPLD器件有FLEX6000,FLEX8000,FLEX10K,FLEX10KE系列等,提供门数为500025 000;Lattice公司的ISP-PLD器件有ispLSI1000,ispLSI2000,ispLSI3000,ispLSI6000系列等,集成度可多达25 000个PLD等效门。 1.6 FPGA和CPLD各包括几个根本组成局部? 答:FPGA 在构造上主要分为三个局部,即可编程逻辑单元,可编程输入/输出单元和可编程连线三个局部。CPLD在构造上主要包括三个局部,
6、即可编程逻辑宏单元,可编程输入/输出单元和可编程内部连线。 1.7 FPGA/CPLD有什么特点?二者在存储逻辑信息方面有什么区别?在实际使用中,在什么情况下选用CPLD,在什么情况下选用FPGA? 1.8 常用的硬件描述语言有哪几种?这些硬件描述语言在逻辑描述方面有什么区别? 答:常用的硬件描述语言有VHDL、Verilog、ABEL。 VHDL:作为IEEE的工业标准硬件描述语言,在电子工程领域,已成为事实上的通用硬件描述语言;逻辑综合能力强,适合行为描述。 Verilog:支持的EDA工具较多,适用于RTL级和门电路级的描述,其综合过程较VHDL稍简单,但其在高级描述方面不如VHDL。
7、ABEL:一种支持各种不同输入方式的HDL,被广泛用于各种可编程逻辑器件的逻辑功能设计,由于其语言描述的独立性,因而适用于各种不同规模的可编程器件的设计。 1.9 目前比拟流行的、主流厂家的EDA的软件工具有哪些?这些开发软件的主要区别是什么? 答:目前比拟流行的、主流厂家的EDA的软件工具有Altera的MAX+plus II、Lattice的ispEXPERT、Xilinx的Foundation Series。 1.10 对于目标器件为FPGA/CPLD的VHDL设计,其工程设计包括几个主要步骤?每步的作用是什么?每步的结果是什么? 答:第一:需要进展“源程序的编辑和编译用一定的逻辑表达手
8、段将设计表达出来; 第二:要进展“逻辑综合-将用一定的逻辑表达手段将表达出来的设计经过一系列的操作,分解成一系列的逻辑电路及对应的关系电路分解; 第三:要进展目标器件的“布线/适配-在选用的目标器件中建立这些根本逻辑电路的对应关系逻辑实现 第四:目标器件的编程下载-将前面的软件设计经过编程变成具体的设计系统物理实现;最后要进展硬件仿真/硬件测试-验证所设计的系统是否符合要求。同时,在设计过程中要进展有关“仿真-模拟有关设计结果及设计设想是否相符。设计根本流程如图1-所示。1.11 名词解释:逻辑综合、逻辑适配、行为仿真、功能仿真、时序仿真。 答:逻辑综合:逻辑综合器的功能就是将设计者在EDA平
9、台上完成的针对某个系统工程的HDL、原理图或状态图形的描述,针对给定硬件构造组件进展编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述文件。由此可见,综合器工作前,必须给定最后实现的硬件构造参数,它的功能就是将软件描述及给定硬件构造用某种网表文件的方式联系起来。显然,综合器是软件描述及硬件实现的一座桥梁。综合过程就是将电路的高级语言描述转换成低级的,可及FPGA/CPLD或构成ASIC的门阵列根本构造相映射的网表文件。 逻辑适配:适配器的功能是将由综合器产生的网表文件配置于指定的目标器件中,产生最终的下载文件,如JEDEC格式的文件。适配所选定的目标器件(FPGA/CPLD芯片)必须
10、属于原综合器指定的目标器件系列。 行为仿真:在综合以前可以先对VHDL所描述的内容进展行为仿真,即将VHDL设计源程序直接送到VHDL仿真器中仿真,这就是所谓的VHDL行为仿真。因为此时的仿真只是根据VHDL的语义进展的,及具体电路没有关系。 功能仿真:仅对VHDL描述的逻辑功能进展测试模拟,以了解其实现的功能是否满足原设计的要求,仿真过程不涉及具体器件的硬件特性,如延时特性。 时序仿真:时序仿真是接近真实器件运行的仿真,仿真过程中已将器件特性考虑进去了,因而,仿真精度要高得多。但时序仿真的仿真文件必须来自针对具体器件的布线/适配器所产生的仿真文件。综合后所得的EDIF/XNF门级网表文件通常
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 技术 课后 复习资料
限制150内