数字电子技术基础康华光第五版答案.docx
《数字电子技术基础康华光第五版答案.docx》由会员分享,可在线阅读,更多相关《数字电子技术基础康华光第五版答案.docx(20页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、 第一章 数字逻辑习题 11 数字电路及数字信号 1.1.2 图形代表的二进制数 010110100 114 一周期性数字波形如图题所示,试计算:1周期;2频率;3占空比例 MSBLSB 0 1 2 11 12 ms 解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ 占空比为高电平脉冲宽度及周期的百分比,q=1ms/10ms*100%=10% 1.2 数制 1.2.2 将以下十进制数转换为二进制数,八进制数和十六进制数要求转换误差不大于24 2127 42.718 解:2127D= 27 -1=B-
2、1=B=177O=7FH 42.718D=(10.1011)B=(2.54)O=(2.B)H 1.4 二进制代码 1.4.1 将以下十进制数转换为 8421BCD 码: 143 3254.25 解:43D=BCD 1.4.3 试用十六进制写书以下字符繁荣 ASC码的表示:P28 1+ 2 3you (4)43 解:首先查出每个字符所对应的二进制表示的 ASC码,然后将二进制码转换为十六进制数表示。 (1) “+的 ASC码为 ,那么B=2BH (2) 的 ASC码为 1000000,(01000000)B=(40)H (3)you 的 ASC码为本 1111001,1101111,111010
3、1,对应的十六进制数分别为 79,6F,75 (4)43 的 ASC码为 0110100,0110011,对应的十六紧张数分别为 34,33 1.6 逻辑函数及其表示方法 1.6.1 在图题 1. 6.1 中,输入信号 A,B的波形,画出各门电路输出 L 的波形。 解: (a)为及非, (b)为同或非,即异或 第 19 页第二章 逻辑代数 习题解答 2.1.1 用真值表证明以下恒等式 (3)A =B AB AB+AB=AB+AB 解:真值表如下 A B AB AB AB AB AB+AB 0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 1 1 0 0 1 1
4、 1 由最右边2栏可知,AB及AB+AB的真值表完全一样。 2.1.3 用逻辑代数定律证明以下等式 (3)A+ABC ACD C D E A CD E+ +() = + 解:A+ABC ACD C D E+ +() =A(1+BC ACD CDE)+ = +A ACD CDE+ = +A CD CDE+ = +A CD+ E 2.1.4 用代数法化简以下各式 (3) ABC B( +C) 解: ABC B( +C) = + +(A B C B C)( + ) =AB AC BB BC CB C+ + + =AB C A B B+ ( + + +1) =AB C+ (6)(A+ + + +B A
5、 B AB AB) () ()() 解:(A+ + + +B A B AB AB) () ()() = A B+ A B+(A+ B A)(+ B) BABAB=+ ABB=+ AB=+ =AB (9)ABCD ABD BCD ABCBD BC+ 解:ABCD ABD BCD ABCBD BC+ =ABC D D ABD BC D C( + +)+ ( + ) =B AC AD C D( + + ) =B A C A D( + + + ) =B A C D( + + ) =AB BC BD+2.1.7 画出实现以下逻辑表达式的逻辑电路图,限使用非门和二输入及非门 (1) LABAC=+ (2)
6、()LDAC=+ (3)()()LABCD=+ 2.2.2 函数LA,B,C,D的卡诺图如下图,试写出函数L的最简及或表达式 解:(,)LABCDBCDBCDBCDABD=+ 2.2.3 用卡诺图化简以下个式 1ABCD ABCD AB AD ABC+ 解:ABCD ABCD AB AD ABC+ =ABCD ABCD ABC C D D AD B B C C ABC D D+ ( + )( + +)( + )( + +)( + ) =ABCD ABCD ABCD ABCD ABCD ABCD ABCD+ 6L A B C D( ,) =m(0,2,4,6,9,13)+d(1,3,5,7,11
7、,15) 解: L= +A D 7L A B C D( ,) =m(0,13,14,15)+d(1,2,3,9,10,11) 解: L AD AC AB=+ 2.2.4 逻辑函数L AB BC CA=+,试用真值表,卡诺图和逻辑图限用非门和及非门表示 解:1由逻辑函数写出真值表 A B C L 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 2由真值表画出卡诺图 3由卡诺图,得逻辑表达式LABBCAC=+ 用摩根定理将及或化为及非表达式 L = AB + BC + AC = AB BC AC 4由函数的及非-及非表
8、达式画出逻辑图 第三章习题 3.1 MOS 逻辑门电路 3.1.1 根据表题 3.1.1 所列的三种逻辑门电路的技术参数,试选择一 种最适宜工作在高噪声环境下的门电路。 表题 3.1.1 逻辑门电路的技术参数表 VOH (min) /V VOL(max)/V VIH (min) /V VIL(max) /V 逻辑门 A 2.4 0.4 2 0.8 逻辑门 B 3.5 0.2 2.5 0.6 逻辑门 C 4.2 0.2 3.2 0.8 解:根据表题 3.1.1 所示逻辑门的参数,以及式3.1.1和式3.1.2,计算出逻辑门 A 的高电平和低电平噪声容限分别为: VNHA =VOH (min) V
9、IH (min) =2.4V2V=0.4V VNLA(max) =VIL(max) VOL(max) =0.8V0.4V=0.4V 同理分别求出逻辑门 B 和 C 的噪声容限分别为: VNHB =1V VNLB =0.4V VNHC =1V VNLC =0.6V 电路的噪声容限愈大,其抗干扰能力愈强,综合考虑选择逻辑门 C 3.1.3 根据表题 3.1.3 所列的三种门电路的技术参数,计算出它们的延时-功耗积,并确定哪一种逻辑门性能最好 表题 3.1.3 逻辑门电路的技术参数表 tpLH / ns tpHL /ns PD /mW 逻辑门 A 1 1.2 16 逻辑门 B 5 6 8 逻辑门 C
10、 10 10 1 解:延时-功耗积为传输延长时间及功耗的乘积,即 DP= tpdPD 根据上式可以计算出各逻辑门的延时-功耗分别为 DPA = tPLH +tPHL PD = (1 1.2)+ns *16mw=17.6* 1012 J=17.6PJ 22同理得出: DPB =44PJ DPC =10PJ,逻辑门的 DP 值愈小,说明它的特性愈好,所以逻辑门 C 的性能最好. 3.1.5 为什么说 74HC 系列 CMOS 及非门在+5V 电源工作时,输入端在以下四种接法下都属于逻辑 0: (1)输入端接地; (2)输入端接低于 1.5V 的电源; (3)输入端接同类及非门的输出低电压 0.1V
11、; (4)输入端接 10k的电阻到地. 解:对于 74HC 系列 CMOS 门电路来说,输出和输入低电平的标准电压值为: VOL =0.1V, VIL =1.5V,因此有: (1) Vi =0 VIL =1.5V,属于逻辑门 0 (2) Vi 1.5V=VIL ,属于逻辑门 0 (3) Vi 0.1VIL =1.5V,属于逻辑门 0 (4)由于 CMOS 管的栅极电流非常小,通常小于 1uA,在 10k电阻上产生的压降小于 10mV 即 Vi 0.01V2.1V 时,将使 T1 的集电结正偏,T2,T3 处于饱和状态,这时VB1 被钳位在 2.4V,即 T1 的发射结不可能处于导通状态,而是处
12、于反偏截止。由12,当 VB12.1V,及非门输出为低电平。 (4) 及非门输入端接 10k的电阻到地时,教材图 3.2.8 的及非门输入端相当于解 3.2.2 图所示。这时输入电压为 VI=(Vcc-VBE)=105-0.710+4=3.07V。假设 T1 导通,那么 VBI=3.07+ VBE=3.07+0.5=3.57 V。但 VBI 是个不可能大于 2.1V 的。当 VBI=2.1V 时,将使 T1 管的集电结正偏,T2,T3 处于饱和,使 VBI 被钳位在 2.1V,因此,当 RI=10k时,T1 将处于截止状态,由 1 这时相当于输入端输入高电平。3.2.3 设有一个 74LS04
13、 反相器驱动两个 74ALS04 反相器和四个 74LS04 反相器。1问驱动门是否超载?2假设超载,试提出一改良方案;假设未超载,问还可增加几个 74LS04 门? 解:1根据题意,74LS04 为驱动门,同时它有时负载门,负载门中还有 74LS04。 从主教材附录 A 查出 74LS04 和 74ALS04 的参数如下不考虑符号 74LS04:IOL(max) =8mA, IOH (max) =0.4mA; IIH(max) =0.02mA. 4 个 74LS04 的输入电流为:4 IIL(max) =4 0.4mA=1.6mA, 4 IIH(max) =4 0.02mA=0.08mA 2
14、 个 74ALS04 的输入电流为:2 IIL(max) =2 0.1mA=0.2mA, 2 IIH(max) =2 0.02mA=0.04mA。 拉电流负载情况下如图题解 3.2.3a所示,74LS04 总的拉电流为两局部,即 4 个74ALS04 的高电平输入电流的最大值 4 IIH(max) =0.08mA 电流之和为0.08mA+0.04mA=0.12mA.而 74LS04 能提供 0.4mA 的拉电流,并不超载。 灌电流负载情况如图题解 3.2.3b所示,驱动门的总灌电流为 1.6mA+0.2mA=1.8mA. 而 74LS04 能提供 8mA 的灌电流,也未超载。 2从上面分析计算
15、可知,74LS04 所驱动的两类负载无论书灌电流还是拉电流均未超 3.2.4 图题 3.2.4 所示为集电极门 74LS03 驱动 5 个 CMOS 逻辑门, OC 门输管截止时的漏电流=0.2mA;负载门的参数为:=4V,=1V,=1A 试计算上拉电阻的值。 从主教材附录 A 查得 74LS03 的参数为:VOH(min) =2.7V,VOL(max) =0.5V,IOL(max) =8mA.根据式3.1.6形式3.1.7可以计算出上拉电阻的值。灌电流情况如图题解 3.2.4a所示,74LS03 输 出 为 低 电 平 , IIL total()=5 IIL=5 0.001mA=0.005m
16、A, 有 Rp(min) = VDD VOL(max)=(54)V0.56K IOL(max) IIL total()(80.005)mA拉电流情况如图题解 3.2.4b所示,74LS03 输出为高电平, IIH total() =5 IIH =5 0.001mA=0.005mA 由于VOH(min) VIH(min) 为了保证负载门的输入高电平,取VOH(min) =4V 有 RP(max) = VDD VoH(min)=(54)V=4.9K IOL total() +IIH total()(0.20.005)mA综上所述,RP 的取值范围为 0.564.9 3.6.7 设计一发光二极管(L
17、ED)驱动电路,设 LED 的参数为VF =2.5V, ID =4.5Ma;假设VCC =5V,当 LED 发亮时,电路的输出为低电平,选出集成门电路的型号,并画出电路图. 解:设驱动电路如图题解 3.6.7 所示,选用 74LSO4 作为驱动器件,它的输出低电平电流mA, =8V,电路中的限流电阻 )max(OLImax)(OLVR=(max)OLFCCDVVVI=0.5)(5vmA444 第四章 组合逻辑 习题解答 412 组合逻辑电路及输入波形A.B如图题4.1.2所示,试写出输出端的逻辑表达式并画出输出波形。 解:由逻辑电路写出逻辑表达式 L = AB+ AB = AB 首先将输入波形
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 康华 第五 答案
限制150内