最新存储器及其接口 (2)PPT课件.ppt
《最新存储器及其接口 (2)PPT课件.ppt》由会员分享,可在线阅读,更多相关《最新存储器及其接口 (2)PPT课件.ppt(71页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、存储器及其接口(2)存储器及其接口l存储器的概念、分类和要素存储器的概念、分类和要素l内(半导体)存储器内(半导体)存储器lIBM-PC/XTIBM-PC/XT中的存储器、扩展存储器及其管理中的存储器、扩展存储器及其管理l外存储器外存储器lCPUCPU与存储器的连接与存储器的连接l内存模组的基本构造内存模组的基本构造l主流内存条介绍主流内存条介绍l内存相关技术内存相关技术3 选择存储器件的考虑因素l易失性l存储容量l功耗l存取速度l性能/价格比l可靠性l集成度返返 回回内存储器l随机读写存储器(RAM)l只读存储器(ROM)随机读写存储器(RAM)lRAM的基本结构及组成l静态RAM(SRAM
2、)l动态RAM(DRAM)l新型RAM技术及芯片RAM的基本结构及组成l存储矩阵(存储体)l地址译码器l读/写驱动电路l三态数据缓冲器l控制电路RAM的组成的组成1 1存储体存储体l存储芯片的主体,它由若干个存储单元组成。存储芯片的主体,它由若干个存储单元组成。l一个存储单元为一个字节,一个存储单元为一个字节,存放存放8 8位二进制信息位二进制信息 。l每个存储单元有一个地址(称为存储单元地址)每个存储单元有一个地址(称为存储单元地址)l存储体总是按照二维矩阵的形式来排列存储元电路。存储体总是按照二维矩阵的形式来排列存储元电路。l体体内内基基本本存存储储元元的的排排列列结结构构通通常常有有两两
3、种种。一一种种是是“多多字字一一位位”结结构构(简简称称位位结结构构),其其容容量量表表示示成成N N字字11位位。例例如如,1 1K1K1位位,4 4K1K1位位。另另一一种种排排列列是是“多多字字多多位位”结结构构(简简称称字字结结构构),其其容容量量表表示示为为:N N字字44位位/字字或或N N字字88位位/字字。如如静静态态RAMRAM的的61166116为为2 2K8K8,62646264为为8 8K8K8等。等。2 2地址译码器地址译码器 l接收来自接收来自CPUCPU的的N N位地址,经译码后产生地址选择信号位地址,经译码后产生地址选择信号3.3.读读/写驱动电路写驱动电路l包
4、括读出放大和写入电路。包括读出放大和写入电路。4 4三态数据缓冲器三态数据缓冲器l用于暂时存放来自用于暂时存放来自CPUCPU的写入数据或从存储体内读出的数据。的写入数据或从存储体内读出的数据。5 5控制电路控制电路l接收片选信号及来自接收片选信号及来自CPUCPU的读的读/写控制信号,形成芯片内部控制信号写控制信号,形成芯片内部控制信号 RAM的结构框图的结构框图随机存储器的基本结构框图地址译码器 存 储矩 阵读写驱动电路 三 态数 据缓冲器控制电路地址线控制线数据线静态RAMlSRAM的基本存储电路lSRAM芯片的应用T1、T2为工作管,为工作管,T3、T4是负是负载管,载管,T5、T6、
5、T7、T8是控制是控制管管。该该电电路路有有两两种种稳稳定定状状态态:T T1 1截截止止,T T2 2导导通通为为状状态态“1”“1”;T T2 2截截止,止,T T1 1导通为状态导通为状态“0”“0”。NMOSNMOS的基本存储电路的基本存储电路 行选线行选线X 列选线列选线Y T8B T7A T6 T5 T2 T1 T4 T3VCCI/O I/ONMOSNMOS的基本存储电路的基本存储电路CMOSCMOS的基本存储电路的基本存储电路AB行选线X列选线YI/O6管CMOS静态存储电路图I/OD位线D位线T1T2T4T3VCCT5T6T7T86管存储电路T1、T2、T5、T6为N沟道增强型
6、管;T3、T4为P沟道增强型管。该电路有两种稳定状态:T1截止、T2导通、T4截止为状态“1”;T1导通、T2断开、T3截止为状态“0”。SRAM芯片应用l常用的常用的SRAM芯片有芯片有2114(1K4)、)、2142(1K4)、)、6116(2K8)、)、6232(4K8)、)、6264(8K8)、)、和和62256(32K8)等。等。GND 1 182114 9 10A6A5A4A3A0A1A2CSVCCA7A8A9D0D1D2D3WE符号名称功能A0 A9地址线接相应地址总线,用于对某存储单元寻址D0 D3双向数据线用于数据的写入和读出片选线低电平时,选中该芯片写允许线 =0,=0 时
7、写入数据VCC电源线+5V(1 1)Intel 2114 Intel 2114 引脚及其符号功能说明引脚及其符号功能说明SRAM芯片应用(2 2)6116 6116 引脚及其符号功能说明引脚及其符号功能说明61166116工作方式D0 D7010读输出00写输入1隔离高阻动态RAMlDRAM的基本存储电路lDRAM芯片的应用 DRAM的基本存储电路的基本存储电路电容CD有电荷表示“1”,无电荷表示“0”。若地址经译码后选中行选线X及列选线Y,则T1、T2同时导通,可对该单元进行读/写操作。T2为一列基本存储单元电路上共有的控制管。CDT1字选择线刷 新放大器位选择线T2单管动态RAM存储电路数
8、据线(D)DRAM芯片应用芯片应用 NC DIN WE RAS A0 A2 A1 GND VCC CAS DOUT A6 A3 A4 A5 A7 1 16 2 15 3 14 4 13 5 12 6 11 7 10 8 9 2164A 引脚 2164A 2164A引脚及内部结构示意图引脚及内部结构示意图DRAM芯片结构DRAM芯片结构:存储阵列为多页面结构,地址线为行地址和列地址分别传送,由行选通(RAS)信号和列选通信号控制。数据线分为输入和输出,WE有效为写,无效为读。RAS:Row Address StrobeCAS:Column Address Strobe行选择信号列选择信号行地址译
9、码器地址WE数据输出数据输入位存储单元地址锁存器列地址译码器RAS CAS新型RAM技术及芯片lEDO RAMlBEDO RAMlSDRAMlSDRAM IIlCDRAMlSLDRAMlRDRAMlConcurrent RDRAM lDirect RDRAM 只读存储器l掩膜式ROMl可编程的ROMl可擦除可编程的ROMl电可擦可编程的ROMl闪速存储器(Flash Memory)1.掩膜式ROMl单译码结构:简单44位MOS管的结构电路及其MROM对应的内容位字位3位2位1位0字00(1)1(0)1(0)0(1)字10(1)1(0)0(1)1(0)字21(0)0(1)1(0)0(1)字30(
10、1)0(1)0(1)0(1)说明:当输出线上有反相时,掩膜式说明:当输出线上有反相时,掩膜式ROMROM的内容就为括号中的值。的内容就为括号中的值。掩膜式ROM的内容 复合译码结构l复合译码结构:2.可编程的ROM字线WiUCC熔丝位线Di熔丝型PROM存储电路VD1VD2字线Wi位线Di二极管破坏型PROM存储电路PROMPROM在出厂时,其内容为在出厂时,其内容为“空白空白”,用户通过专用设备来写入信,用户通过专用设备来写入信息。一旦写入信息就不能再更改。息。一旦写入信息就不能再更改。3.可擦除可编程的ROMN衬底P+P+S(源极)SiO2浮空多晶体栅D(漏极)(a)EPROM结构示意图E
11、PROM芯片上方有一个石英玻璃窗口,当用一定波长、一定光强的紫外线透过窗口照射时,所有存储电路中浮栅上的电荷会形成光电流泄放掉,使浮栅恢复初态。4.电可擦可编程的ROME2PROM结构示意图在EEPROM中,使浮动栅带上电荷与消去电荷的方法与EPROM是不同的。在EEPROM中,漏极上面增加了一个隧隧道二极管道二极管,它在第二栅极(控制栅)与漏极之间的电压VG的作用下(实际为电场作用下),可以使电荷通过它流向浮空栅,即起编程作用;,即起编程作用;若VG的极性相反也可以使电荷从浮动栅流向漏极,即起擦除作用起擦除作用。编程与擦除所用的电流是极小的,可用普通的电源供给。5.闪速存储器(Flash M
12、emory)闪存也称快擦写存储器,有人也简称之Flash。Flash Memory属于EERPOM类型 ,有很高的存取速度,而且易于擦除和重写,而且可以选择删除芯片的一部分内容,但还不能进行字节级别的删除操作。返返 回回IBM-PC/XTIBM-PC/XT中的存储器、扩展存储器及其管理中的存储器、扩展存储器及其管理 l存储空间的分配lROM子系统lRAM子系统l寻址范围l存储器管理l高速缓冲存储器Cache1.1.存储空间的分配存储空间的分配 2.ROM2.ROM子系统子系统 MEMRA19A18A17A16A15A14-A0D7-D0CS0CS1CS2CS3CS4CS5CS6CS7CS 8K
13、8OE ROM U19 2764CS 32K8OE ROMA14A0 U18D7D0 27256G2A Y0G1 Y1G2B Y2 U23 Y3 74LS138 Y4C Y5B Y6A Y7G2A Y0G1 Y1G2B Y2 U23 Y3 74LS138 Y4C Y5B Y6A Y7系统的基本ROM电路示意图系统冷启动、热启动和自测试。基本外部设备的输入输出驱动程序。这些驱动程序都要调用某种类型的中断。硬件中断管理程序。系统配置分析程序。字符图形发生器。时钟管理程序。DOS 引导程序存储器地址区域存储器地址区域 片选信号条 件管理的存储区域A19A18A17A16A15011000C0000C
14、7FFFH011001C8000CFFFFH011010D0000D7FFFH011011D8000DFFFFH011100E0000E7FFFH011101E8000EFFFFH011110F0000F7FFFH011111F8000FFFFFH ROM子系统中译码器管理的存储器地址 3.RAM3.RAM子系统子系统 系统板上系统板上RAMRAM子系子系统为统为256KB256KB,每,每64KB64KB为一组,采用为一组,采用9 9片片4164 DRAM4164 DRAM芯片,芯片,8 8片构成片构成64KB64KB,另一,另一片用于奇偶校验片用于奇偶校验4.4.寻址范围寻址范围CPU数据
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 最新存储器及其接口 2PPT课件 最新 存储器 及其 接口 PPT 课件
限制150内