电子时钟数电课程设计.doc
《电子时钟数电课程设计.doc》由会员分享,可在线阅读,更多相关《电子时钟数电课程设计.doc(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、数字电子钟逻辑电路设计一、 简述数字电子钟是一种用数字显示秒、分、时、日的计时装置,与传统的机械钟相比,它具有走时准确,显示直观、无机械传动装置等优点,因而得到了广泛的应用。小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。二、设计任务和要求用中、小规模集成电路设计一台能显示日、时、分、秒的数字电子钟,要求如下:1. 由晶振电路产生1Hz标准秒信号。2. 秒、分为0059六十进制计数器。3. 时为0023二十四进制计数器。4. 周显示从1日为七进制计数器。5. 可手动校时:能分别进行秒、分、时、日的校时。只要将开关置于手动位置,可分别对秒、分、时、日进行手动脉冲输入
2、调整或连续脉冲输入的校正。6. 整点报时。整点报时电路要求在每个整点前呜叫五次低音(500Hz),整点时再呜叫一次高音(1000Hz)。三、总体设计方案方框图及各部分电路设计数字电子钟的电路组成方框图如图1所示。图1 数字电子钟框图由图1.1可见,数字电子钟由以下几部分组成:秒脉冲发生器;校时电路;六十进制秒、分计数器,二十四进制计时计数器;秒、分、时的显示部分等。根据设计任务和要求,对照数字电子钟的框图,可以分以下几部分进行模块化设计。1. 秒脉冲发生器脉冲发生器是数字钟的核心部分,由于在仿真软件multism10.0中没有CD4060,为简化起见,用1.5V、150HZ代替脉冲发生器。电路
3、图如图2所示。图2 替代秒脉冲发生器2. 计数译码显示秒、分、时、日分别为60、60、24、7进制计数器、秒、分均为60进制,即显示0059,它们的个位为十进制,十位为六进制。时为二十四进制计数器,显示为0023,个位仍为十进制,而十位为三进制,但当十进位计到2,而个位计到4时清零,就为二十四进制了。周为七进制数,按人们一般的概念一周的显示日期“1、2、3、4、5、6、7”,所以我们设计这个七进制计数器,应根据译码显示器的状态表来进行,如表1所示。所有计数器的译码显示均采用BCD七段译码器。Q4 Q3 Q2 Q1显示0 0 0 110 0 1 020 0 1 130 1 0 040 1 0 1
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子 时钟 课程设计
限制150内