第2章-逻辑门电路资料优秀PPT.ppt
《第2章-逻辑门电路资料优秀PPT.ppt》由会员分享,可在线阅读,更多相关《第2章-逻辑门电路资料优秀PPT.ppt(71页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、1/71第第2 2章章 逻辑门电路逻辑门电路2/71目前,广泛运用的逻辑门有目前,广泛运用的逻辑门有TTL(Transistor-Transistor Logic)和和CMOS两个两个系列。系列。TTL门电路属双极型数字集成电路,其输门电路属双极型数字集成电路,其输入级和输出级都是三极管结构,故称入级和输出级都是三极管结构,故称TTL。CMOS门电路是由门电路是由NMOS管和管和PMOS管组管组成的互补成的互补MOS集成电路,属单极性数字集成集成电路,属单极性数字集成电路。电路。3/712.1 分立元件门电路分立元件门电路2.1.1 基本逻辑门电路基本逻辑门电路v二极管与门电路二极管与门电路v
2、实现与逻辑功能的电路,称为与门。实现与逻辑功能的电路,称为与门。ABVCCRF12VDADB3.9kA B0 00 11 01 1F0001真值表真值表FAB(b)AB(a)FFAB&(c)4/71v二极管或门二极管或门v实现逻辑或功能的电路,称为或门。实现逻辑或功能的电路,称为或门。AB-VEERF-12VDADB3.9kA B0 00 11 01 1F0111真值表真值表ABF(c)1ABF(a)+ABF(b)5/71v非门非门(反相器反相器)v实现逻辑非门功能的电路,称作非门实现逻辑非门功能的电路,称作非门AVIR1R2RCVCCFVOT-VEEA01F10真值表真值表AF1(c)AF(
3、a)AF(b)6/711、与非门电路、与非门电路2.1.2 与非门电路、或非门电路与非门电路、或非门电路R1R2RCVCCFT-VEEABRA B0 00 11 01 1F1110真值表真值表FAB&BAF7/712、或非门电路、或非门电路R1R2RCVCCFT-VEEABRA B0 00 11 01 1F1000真值表真值表FAB+B1AF8/712.2 TTL集成逻辑门电路集成逻辑门电路集成门电路就是把全部的元器件及连接导集成门电路就是把全部的元器件及连接导线制作在同一块半导体基片上。由于输入和线制作在同一块半导体基片上。由于输入和输出都接受三极管,所以称为三极管输出都接受三极管,所以称为
4、三极管-三极管三极管集成逻辑门电路,简称集成逻辑门电路,简称TTL门电路。门电路。特点:体积小特点:体积小重量轻重量轻价格低价格低牢靠性高牢靠性高9/712.2.1 TTL与非门的工作原理与非门的工作原理10/712.2.2 TTL与非门的电压传输特性与非门的电压传输特性及及 抗干扰实力抗干扰实力1、电压传输特性、电压传输特性电压传输特性是描述输出电压电压传输特性是描述输出电压vO与与输入电压输入电压vI之间对应关系的曲线。之间对应关系的曲线。11/71电压传输特性电压传输特性3.632100.511.522.533.5ABCDEVOVI12/712、抗干扰实力、抗干扰实力(输入噪声容限输入噪
5、声容限)抗干扰实力(输入噪声容限):不破坏与非抗干扰实力(输入噪声容限):不破坏与非门输出逻辑状态所允许的最大干扰电压。门输出逻辑状态所允许的最大干扰电压。关门电平关门电平VOFF:输出为标准高电平:输出为标准高电平VSH时时所允许的最大输入低电平值。通常所允许的最大输入低电平值。通常VOFF=0.8V。开门电平开门电平VON:输出为标准低电平:输出为标准低电平VSL时所时所允许的最小输入高电平值。通常允许的最小输入高电平值。通常VON=1.8V。输入低电平的抗干扰实力:输入低电平的抗干扰实力:VNL=VOFF-VILmax输入高电平的抗干扰实力:输入高电平的抗干扰实力:VNH=VIHmin-
6、VON13/712.2.3 TTL与非门的输入特性、输出特性与非门的输入特性、输出特性和带负载实力和带负载实力 了解输入输出特性,可正确处理了解输入输出特性,可正确处理TTL与与非门之间和其它电路之间的连接问题。只非门之间和其它电路之间的连接问题。只要输入端、输出端的电路结构形式和参数要输入端、输出端的电路结构形式和参数与与TTL与非门相同,输入、输出特性对其与非门相同,输入、输出特性对其它它TTL电路也适用。电路也适用。14/71TTL与非门的输入特性与非门的输入特性 T1T2R1R3b1b2c1e1iIvI3k+VCC(a)测试图测试图0.5 11.5 22.53121.40iI(A)vI
7、(V)(b)(b)输入特性输入特性-iI(A)15/712、TTL与非门输入端负载特性与非门输入端负载特性vTTL门输入端所接电阻的大小会影响输出状态。门输入端所接电阻的大小会影响输出状态。vvI和和RI之间的关系曲线叫做之间的关系曲线叫做输入端负载特性输入端负载特性。v关门电阻关门电阻ROFF:保证:保证TTL与非门关闭,输出为标与非门关闭,输出为标准高电平常,所允许的准高电平常,所允许的RI最大值。一般最大值。一般ROFF=0.8k。v开门电阻开门电阻RON:保证:保证TTL与非门导通,输出为标与非门导通,输出为标准低电平常,所允许的准低电平常,所允许的RI最小值。一般最小值。一般RON=
8、2k。16/71T1T2R1R3RIvI+VCC(a)测试图测试图012345RI(k)vI(V)1.4(b)特性曲线特性曲线17/71u与与非非门门多多余余端端的的处处理理:输输入入信信号号数数目目少少于于与非门输入端个数,出现多余端。与非门输入端个数,出现多余端。u与非门输入端悬空相当于接高电平与非门输入端悬空相当于接高电平u实实际际运运用用时时,不不接接受受悬悬空空的的方方法法,防防止止干干扰信号引入扰信号引入u多余输入端多余输入端u接电源的正端或固定高电平接电源的正端或固定高电平u并联运用并联运用18/713、TTL与非门的输出特性与非门的输出特性 vTTL与与非非门门实实际际工工作作
9、时时,输输出出端端总总要要接接负负载载,产产生生负负载载电电流流,此此电电流流也也在在影影响响输输出出电电压压的大小。的大小。v输输出出电电压压与与负负载载电电流流之之间间的的关关系系曲曲线线,称称为为输输出出特特性性。输输出出电电压压有有高高电电平平、低低电电平平两种状态,所以有两种输出特性。两种状态,所以有两种输出特性。19/71v与与非非门门输输入入全全为为高高电电平平常常,输出为低电平。输出为低电平。vT1管倒置工作,管倒置工作,vT2、T5管饱和导通,管饱和导通,vT3管微导通,管微导通,T4管截止。管截止。v其其基基极极电电流流很很大大,是是灌灌电电流流负载。负载。输出为低电平常的
10、输出特性输出为低电平常的输出特性 T5VCCiLIB5VOLRL(a)输出级等效电路输出级等效电路20/71IOLmaxVOLmax01020304050iL(mA)vOL(V)1(b)输出特性曲线输出特性曲线221/71输出为高电平常的输出特性输出为高电平常的输出特性 当与非门输入端其中有当与非门输入端其中有一端为低电平常,输出为一端为低电平常,输出为高电平。高电平。T1管处于饱和状态,管处于饱和状态,T2、T5管截止,管截止,T3、T4管导通。管导通。这时输出级等效电路如这时输出级等效电路如图图2-11(a)所示,负载是拉所示,负载是拉电流负载。电流负载。R2R4R5RLiLvOVCCT3
11、T4(a)输出级等效电路输出级等效电路22/71IOHmaxVOHmin010203040iL(mA)vOH(V)1(b)输出特性曲线输出特性曲线233.6010203040iL(mA)vOH1(b)输出特性曲线输出特性曲线233.623/714、带负载实力、带负载实力TTL与与非非门门的的输输出出端端接接上上负负载载后后,负负载载有灌电流负载和拉电流负载。有灌电流负载和拉电流负载。v灌灌电电流流负负载载增增加加会会使使与与非非门门的的输输出出低低电电平平上升。上升。v拉拉电电流流负负载载增增加加会会使使与与非非门门的的输输出出高高电电平平下降;下降;24/71IIHIIHIL+VCC+VCC
12、+VCCR3R4R1R1R5T4T3T1T1(a)拉电流负载拉电流负载IISIISIL+VCC+VCC+VCCR4R1R1T5T4T1T1(b)灌电流负载灌电流负载25/71v电电路路输输出出高高、低低电电平平常常有有输输出出电电阻阻,所所以以输输出出的的高高、低低电电平平随随负负载载电电流流变变更更,变更小,说明门的带负载实力强。变更小,说明门的带负载实力强。v用用输输出出电电平平变变更更不不超超过过某某一一规规定定值值(高高电电平平不不低低于于高高电电平平下下限限值值VOHmin,低低电电平平不不高高于于低低电电平平的的上上限限值值VOLmax)时时的的最最大大负负载载电电流流,来来定定量
13、量描描述述门门电电路路的带负载实力大小。的带负载实力大小。26/71v负负载载电电流流大大,带带负负载载实实力力强强;反反之之,带带负负载载实力弱。实力弱。v一一个个门门的的输输出出电电平平有有高高电电平平、低低电电平平之之分分,因因此此,说说这这个个门门的的带带负负载载实实力力,必必需需综综合合考考虑虑输输出出高高电电平平常常的的带带负负载载实实力力和和输输出出低低电电平平常的带负载实力。常的带负载实力。v扇出系数:门电路驱动同类门的最大数目。扇出系数:门电路驱动同类门的最大数目。27/712.2.4 TTL与非门的动态特性与非门的动态特性 平均传输延迟时间平均传输延迟时间 二二极极管管、三
14、三极极管管存存在在开开关关时时间间,由由二二极极管管和和三三极极管管构构成成的的TTL电电路路的的状状态态转转换换须须要要确确定定的的时时间间,即即输输出不能马上响应输入信号的变更,而有确定的延迟。出不能马上响应输入信号的变更,而有确定的延迟。而而电电阻阻、二二极极管管、三三极极管管等等元元器器件件寄寄生生电电容容的的存存在在,还还会会使使输输出出电电压压波波形形的的上上升升沿沿和和下下降降沿沿变变得得不不那那么么陡。陡。传传输输延延迟迟时时间间小小,表表明明门门的的工工作作速速度度可可以以高高,反反之之,门的工作速度必需降低。门的工作速度必需降低。28/71平均传输延迟时间平均传输延迟时间
15、tPHLtPLHvIvOVm1/2 Vm1/2 Vm29/71动态尖峰电流动态尖峰电流 静静态态时时TTL与与非非门门电电路路的的电电源源电电流流比比较较小小,在在10mA左左右右。在在动动态态状状况况下下,由由于于T5工工作作在在深深饱饱和和状状态态,T4必必定定在在T5截截止止之之前前就就导导通通了了。这这样样就就出出现现了了瞬瞬间间T4和和T5都都导导通通的的状状态态。这这一一瞬瞬间间电电源源电电流流比比静静态态时时的的电电源源电电流流大大,但但持持续续时时间间较较短短,故故称称之之为为尖尖峰峰电电流流或或浪浪涌涌电电流流。输输出出由由高高电电平平变变为为低低电电平平常常,也也会会出出现
16、现T4、T5都都导导通通,导导致致ICC出现尖峰。出现尖峰。30/71电源的尖峰电流在电路内部流通时,会在电源线和电源的尖峰电流在电路内部流通时,会在电源线和地线上产生电压降,形成一个干扰源,为此,要实行地线上产生电压降,形成一个干扰源,为此,要实行合理的接地和去耦措施,使之在允许范围内。合理的接地和去耦措施,使之在允许范围内。在工作频率较高时,尖峰电流对电源平均电流影响在工作频率较高时,尖峰电流对电源平均电流影响不行忽视。它使电源的平均电流增大,这就要求加大不行忽视。它使电源的平均电流增大,这就要求加大电源的容量。电源的容量。vOicctt0031/712.3 其他类型的其他类型的TTL门电
17、路门电路 TTL门电路除了与非门外,还有其它逻门电路除了与非门外,还有其它逻辑功能的门电路,如与门、或门、或非门、辑功能的门电路,如与门、或门、或非门、与或非门、异或门、同或门、集电极开路门与或非门、异或门、同或门、集电极开路门和三态门等,还有与扩展器、或扩展器和与和三态门等,还有与扩展器、或扩展器和与或扩展器等。或扩展器等。32/71集电极开路门集电极开路门(OC门门)v线与线与:把几个逻辑门:把几个逻辑门的输出端干脆连在一的输出端干脆连在一起实现逻辑与。起实现逻辑与。vTTL与非门干脆线与与非门干脆线与出现的问题:出现的问题:F1=1,F2=0就会在电就会在电源和地之间形成一个低源和地之间
18、形成一个低阻通路,破坏了逻辑关阻通路,破坏了逻辑关系,而且还会把截止门系,而且还会把截止门中的导通管中的导通管T4烧坏。烧坏。33/71电路结构:电路结构:把把TTL与非门电路的推拉输出与非门电路的推拉输出级改为三极管集电极开路输出级改为三极管集电极开路输出,称为集电极称为集电极开路开路(Open Collector)门电路。门电路。RL上上拉拉电电阻阻34/71几个几个OC门的输出端干脆并联后可共用一个集电门的输出端干脆并联后可共用一个集电极负载电阻极负载电阻RL和电源和电源VCC。只要恰当地选择电源电压和负载电阻,就可以只要恰当地选择电源电压和负载电阻,就可以保证输出电平的高、低要求,而又
19、有效地防止输出管保证输出电平的高、低要求,而又有效地防止输出管电流过大。电流过大。ABF(b)逻辑符号逻辑符号AB&ABF(b)逻辑符号逻辑符号AB&F FABT1T2T5R1R2RLR3VC CVOF(a)逻辑图逻辑图35/71集电极负载电阻集电极负载电阻RL的选择的选择利用利用OC门可以实现线与功能。门可以实现线与功能。当有当有m个个OC门干脆并联,并带有门干脆并联,并带有n个与非门个与非门作负载时,只要公共外接负载电阻作负载时,只要公共外接负载电阻RL选择选择适当,就可以保证输出高电平不低于规定适当,就可以保证输出高电平不低于规定的的VOHmin值;又可以保证输出低电平不值;又可以保证输
20、出低电平不高于规定的高于规定的VOLmax。而且也不会在电源。而且也不会在电源和地之间形成低阻通路。和地之间形成低阻通路。36/71v若若m个个OC与非门的输出都为高电平干脆并联,则与非门的输出都为高电平干脆并联,则线与结果为高电平。线与结果为高电平。为保证并联输出高电为保证并联输出高电平不低于规定的平不低于规定的VOHmin值,则要求值,则要求RL取值不取值不能太大,才能保证能太大,才能保证VCC-IRLRLVOHmin。OC门门个数个数 TTL与非门输入与非门输入端的个数端的个数 OC门输出管截门输出管截止时的漏电流止时的漏电流 负载门每个输入端负载门每个输入端为高电平常的输入为高电平常的
21、输入漏电流漏电流 IRL=mIOH+pIIH VCC-(mIOH+pIIH)RLVOHmin RL最大值最大值RLmax为:为:VCC-IRLRLVOHmin37/71v当当OC门线与输出为低电平常,从最不利状况门线与输出为低电平常,从最不利状况考虑,设只有一个考虑,设只有一个OC门处于导通状态,而其门处于导通状态,而其它的它的OC门均截止。门均截止。RL不能太小,应保证不能太小,应保证在全部的负载电流全部在全部的负载电流全部流入唯一导通的流入唯一导通的OC门时,门时,线与输出低电平仍能低线与输出低电平仍能低于规定的于规定的VOLmax值,值,即即VCC-IRLRLVOLmax。OC门导通时的
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 逻辑 门电路 资料 优秀 PPT
限制150内