《计算机组成原理模拟试题.docx》由会员分享,可在线阅读,更多相关《计算机组成原理模拟试题.docx(5页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、计算机组成原理模拟试题(5)一、填空题:04分,每题02分 、(0.21)10=2=8=162、使用阵列磁盘可以比拟简洁地增加磁盘系统的 功能。二、单项选择题:20分,每题02分3、下面对浮点运算器的说明中,描述正确的句子是 。A:浮点运算器可用两个按肯定方式组合的定点运算部件?阶码部件和尾数部件来实现B:阶码部件可以实现加、减、乘、除四种运算C:阶码部件只能进行阶码相加、相减和乘法运算D:尾数部件只进行乘法和除法运算 4、输入输出指令的功能是A:进行算术运算和规律运算B:进行主存与CPU之间的数据传送C:进行CPU和I/O设施之间的数据传送D:转变程序执行的挨次5、依据CPU在程序执行期间能
2、同时消失指令流和数据流的数目,可对中心处理器的并行性作出如下四种分类,性作出如下四种分类,冯诺一曼计算机是属于(SISD)(SIMD)(MISD)(MIMD)A:单指令流单数据流 B:单指令流多数据流 C:多指令流单数据流 D:多指令流多数据流 6、一个四体并行交叉存储器,每个模块的容量是32KX16位,存取周期为200nso在200ns 内,存储器能向CPU供应 二进制信息。A: 256 位128 位B: 64 位D:32 位7、虚拟存储器管理系统的基础是程序的局部性原理,因此虚存的目的是为了给每个用户供应比主存容量 编程空间。A:小得多的规律B:大得多的规律C:小得多的物理D:大得多的物理
3、8、在磁盘存储器中,寻址时间是由使磁头移动到要找的 所需的时间和目标磁道上磁盘被读写 移动到磁头下的时间两局部组成A:磁盘,扇区B:柱面,扇区C:磁盘,柱面D:扇区,柱面9、在统一编址方式下,就I/O设施而言,其I/O对应的地址 的说法是错的。A:要求固定在地址高端B:要求固定在地址低端C:要求相对固定在地址某局部D:可随便在地址任何地方10、显示器主要有两种工作方式,以 为显示单位的叫字符显示器,以 显示单位的叫图形显示器。A:字节,像素B:字符,像素C:像素,字符D:像素,字节11、假如有多个中断同时发生,系统将依据中断优先级响应优先级最高的中断恳求。假设要调整中断大事的响应次序,可以采用
4、 OA:中断嵌套B:中断向量C:中断响应D:中断屏蔽12、以下陈述中正确的选项是 oA: DMA掌握器通过中断向CPU发DMA恳求信号B:中断发生时,CPU首先执行入栈指令将程序计数器的内容保存起来C: DMA传送方式时,DMA掌握器每传送一个数据就窃取一个指令周期D:输入输出操作的最终目的是要实现CPU与外设之间的数据传输三、多项选择题:03分,每题03分13、POPF指令,按操作数个数分属于 使用的寻址方式是。A:单操作数B:双操作数C:无操作数D:多操作数E:寄存器寻址方式F:寄存器间接寻址方式G:堆栈寻址方式H:相对寻址方式四、填空选择题:03分,每题03分14、在指令的寻址方式中,寄
5、存器间接寻址,操作数在 中,指令中的形式地址是 o选项1:通用寄存器寄存器编号内存单元操作数的地址操作数地址的地址操作数本身指令选项2:通用寄存器寄存器编号内存单元操作数的地址操作数地址的地址操作数本身指令五、中型计算题:18分,每题06分15、把正确的答案或选择写进括号内(假如需要,可在二进制小数点后保存8位)。(1) (0.625) 10=(1AA) 16 =(2) X=-0.1001 沟原=(Y = 0.0101()丫原=()BCD= () 2=(=()10)沟补=()丫补=()16)一沟补=)一丫补=d+丫补=()丫一沟补=()(3) (-0.10000) 7 0.11010=(参考答
6、案:(1) (0.625) io= () bcd= (0.101) 2= (0.A) 16(1AA) i6= (000110101010) 2= (426) i()(2) X=0.1001 田原=(1 1001)为补=(10111)乂补=(0 1001)Y=0.0101丫原=(00101)Y#= (0 0101)丫补=(1 1011)4 + 丫补=(1 1100)Y-Xih= (0 1110)(3) (-0.10000) /0.11010= (-0.100H 或一0.10100)16、将十进制数-0.276和47化成二进制数,再写出各自的原码、反码、补码表示(符号 位和数值位共8位)。参考答案
7、:答:17、将十进制数-0.288和49化成二进制数,再写出各自的原码、反码、补码表示(符号 位和数值位共8位)。参考答案:答:(-0.288 )io = ( -0.0100100 )2( 49 )w =(0110001 )2六、简答题:30分,每题05分18、简述定点补码一位除法的运算规章。参考答案:答: 开头时,假如被除数与除数同号,第一次求商时,用被除数减去除数,假设二数异号,那么用被 除数加上除数的方法处理。假设余数与除数同号,上商1,左移一位后下次用余数减除数操作求商,假设余数与除数异号, 上商0,左移一位后下次用余数加除数操作求商。符号,是在第一次求商试算时求出的,假设定点除不溢出
8、,得到的的就是正确的符号位的值。 数值位实际上是反码形式的,在精度要求不高时,对商的最低一位恒置1即可,盼望更高的 精度时,可多球一位后再进行舍入处理,并变换反码商为正确的补码商。19、请你回答补码一位除法的上商规章。参考答案:答:补码一位除法,是用二个数的补码直接计算出商的符号和数值位。求第一位商(符号位)时,需要首 先检查二个数的符号相同否,相同,那么执行减运算,不同,那么执行加运算,计算结果与除数同号那么商1, 连续求下一位商做减法;异号那么商0,连续求下一位商做加法;商的符号位是第一次求商时直接得到的。20、指令的操作码一般有那几种组织方式?参考答案:从对指令操作码的组织与编码所选用的
9、方案分类,可以区分出如下3种处理状况。定长的操作码的组织方案变长的操作码的组织方案操作码字段与操作数地址有所交叉的方案21、在计算机中采纳多级结构的存储器系统,它的应用是建立在程序的什么原理之上的?参考答案:答:这种多级结构的存储器系统的运行原理,或者说它可以有良好的性能/价格比,是建立在程序运行的局 部性原理之上的。程序运行的局部性原理主要表达在如下3个方面:时间方面,在一小段时间内,最近被访问过的程序和数据很可能再次被访问; 空间方面,这些最近被访问过的程序和数据,往往集中在一小片存储区域中; 在指令执行挨次方面,指令挨次执行比转移执行的可能性要大(大约为5:1)。22、阵列磁盘应用什么类
10、型的接口卡?该卡上大体有些什么组成部件?参考答案:答:阵列磁盘使用特定的接口卡(一般称为RAID卡,阵列掌握卡),把组成阵列的多个物理(实际)磁盘 连接为一个规律整体,这被称为一个规律磁盘。该卡是一个有较强智处理力量的接口电路,上面有一个单 片计算机,形成奇偶校验信息的机构,分析与处理主机CPU发送来的读写磁盘命令的机构,有起缓冲作用 的DRAM存储器(又被成为阵列加速器,儿MB到几十MB容量,分成两个体以镜像方式运行,还有专用的后 备电池支持)等几个组成局部。23、解释以下术语:同步传输掌握参考答案:答:同步通信,是指在总线上传送数据时,通信双方使用同一个时钟信号进行同步,这个时钟信号通常可
11、 以由CPU的总线掌握规律部件供应,称为总线时钟。可以用一或几个总线时钟构成一个总线周期,每个周 期完成一次数据传输,总线周期的长短,需要与被读写部件的存取时间协作好。通信双方送出与接收地址 信号、掌握命令信号和数据信号,都是使用这一时钟信号完成定时的,可以有比拟高的数据传输率。七、综合题:08分,每题08分24、依据IEEE标准,一个浮点数由1位(),n位()和m位()组成,其中的()局部选用移码表示,()选用原码表示。该浮点数的数值范围主要取决于()的位数,而数据的表示精度主要取决于()的位数。浮点数的零是()均为零,非零值的规格化的浮点数尾数数值的()必定为1。a.浮点数 b .阶码 c
12、l位 d .符号 e .多位 f.中心处理器 g .移码 h.定 点小数i .动态j .尾数k.最高位 1.每一位m.掌握参考答案:d gj bj bj ik八、填空题(主观):10分,每题02分25、对计算机进展史的划分,历史上常以器件为标准划分:第一代是 计算机,其次代是 计算机,第三代是 计算机,第四代是大规模集成电路计算 机;以计算机语言为标准划分:第一代是,其次代是 ,第三代是 ,第四代是模块化语言。参考答案:电子管,晶体管,集成电路,机器语言,汇编语言,高级语言26、简洁的定点运算器部件是计算机中完成整型和规律型数据处理的部件,具有 运算和 运算的处理功能。运算器主要由、和假设干掌
13、握门电 路组成。参考答案:算术,规律,算术规律单元ALU,累加器(多个通用寄存器)和 三级。27、计算机语言的层次,一般分为 ,又称二进制执行码,是计算机硬件能直接识别和执行的指令代码。参考答案:机器语言,汇编语言,高级语言,机器语言28、 CPU从主存取出一条指令并执行该指令的时间叫做 ,它常用假设干个 来表示,而后者又包含假设干个 o参考答案:指令周期,机器周期,时钟周期29、CACHE存储器通常使用3种映象方式,其中 是指主存的一个字(字块) 可以映像到CACHE的一个 字(字块)中,反过来。CACHE中一个字在不同 时刻可能存放的是整个主存中一个 字的内容,即二者的关系是完全硬性确定 的,没有任何选择余地。参考答案:直接映象方式,确定,确定九、名词解释:04分,每题04分30、解释:总线周期的时间段及功能参考答案:答:一个总线周期通常由两个时间段组成:地址时间(address time, CPU向内存或10设施送出地址信 息到地址总线),数据时间(data time, CPU完成数据读写)。假设被读写的内存和外设的运行速度够快, 可以保证在这一个数据时间内完成读写操作,那么该总线周期在这一数据时间之后马上结束。
限制150内