7段数码显示译码器设计.doc





《7段数码显示译码器设计.doc》由会员分享,可在线阅读,更多相关《7段数码显示译码器设计.doc(9页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、附表1:广州大学学生实验报告开课学院及实验室:物理与电子工程学院-电子楼317室 2019 年 4 月 28 日 学 院物 电年级、专业、班姓名Jason.P学号实验课程名称EDA技术实验成绩实验项目名称7段数码显示译码器设计指 导 教 师一、 实验目的:学习7段数码显示译码器设计;学习VerilogHDL的多层次设计方法。二、 实验内容:1、实验原理:7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用译码程序在FPGA/CPL
2、D中来实现。2、实验步骤:表4-1 7段译码器真值表 图4-1 共阴数码管及其电路(1)首先按7段译码器真值表,完成7段BCD码译码器的设计。作为7段BCD码译码器,输出信号LED7S的7位分别接如图4-1数码管的7个段,高位在左,低位在右。例如当LED7S输出为“”时,数码管的7个段:g、f、e、d、c、b、a分别接1、1、0、1、1、0、1;接有高电平的段发亮,于是数码管显示“5”。 (2)设计该译码器,在QuartusII上对其进行编辑、编译、综合、适配、仿真,给出其所有信号的时序仿真波形(提示:用输入总线的方式给出输入信号仿真数据)。引脚锁定及硬件测试。建议选实验电路模式6,用数码8显
3、示译码输出, 键8/7/6/5四位控制输入,硬件验证译码器的工作性能。图4-2 7段译码器仿真波形(3)将设计加入4位二进制计数器,经上面设计的16进制7段译码器显示。图4-3计数器和译码器连接电路原理图三、 实验HDL描述:计数器:module adder(CLK,RST,EN,LOAD,COUT,DOUT,DATA); input CLK,EN,RST,LOAD; input3:0 DATA; output3:0 DOUT; output COUT; reg3:0 Q1; reg COUT; assign DOUT = Q1; always (posedge CLK or negedge
4、RST) /CLK上升沿、RST下降沿触发 begin if(!RST) Q1 = 0; /RST为低电平时,Q1为0 else if(EN) begin /EN为高电平时,执行下步 if(!LOAD) Q1 = DATA; /LOAD为低电平时Q1=DATA else if(Q115) Q1 =Q1+1; /Q115,计数加1 else Q1 =4b0000; end /Q1为其他值,计数置0 end always (Q1) if (Q1=4hf) COUT = 1b1; else COUT = 1b0; /Q1为15,COUT=1,否则为0endmodule16进制7段译码器:module
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数码 显示 译码器 设计

限制150内