FPGAVerilog试题西安电子科技大学.docx
《FPGAVerilog试题西安电子科技大学.docx》由会员分享,可在线阅读,更多相关《FPGAVerilog试题西安电子科技大学.docx(17页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、西安电子科技大学考试时间分钟试题题号一二三四五六七八九十总分分数1.考试形式:闭(开)卷;2.本试卷共四大题,满分100分。班级学号姓名任课教师一、选择题(每题2分,共18分)1.下面哪个是可以用verilog语言进行描述,而不能用VHDL语言进行描述的级别?(A)(A)开关级(B)门电路级(C)体系结构级(D)寄存器传输级2.在verilog中,下列语句哪个不是分支语句?(D)(A)if-else(B)case(C)casez(D)repeat3下列哪些Verilog的基本门级元件是多输出(D)(A)nand(B)nor(C)and(D)not4Verilog连线类型的驱动强度说明被省略时,
2、则默认的输出驱动强度为(B)(A)supply(B)strong(C)pull(D)weak5.元件实例语句“notif1#(1:3:4,2:3:4,1:2:4)U1(out,in,ctrl);”中截至延迟的典型值为(B)(A)1(B)2(C)3(D)46已知“a=1b1;b=3b001;”那么a,b(C)(A)4b0011(B)3b001(C)4b1001(D)3b101第2页共8页7.根据调用子模块的不同抽象级别,模块的结构描述可以分为(ABC)(A)模块级(B)门级(C)开关级(D)寄存器级8在verilog语言中,a=4b1011,那么&a=(D)(A)4b1011(B)4b1111(
3、C)1b1(D)1b09在verilog语言中整型数据与(C)位寄存器数据在实际意义上是相同的。(A)8(B)16(C)32(D)64二、简答题(2题,共16分)1VerilogHDL语言进行电路设计方法有哪几种(8分)1、自上而下的设计方法(Top-Down)2、自下而上的设计方法(Bottom-Up)3、综合设计的方法2specparam语句和parameter语句在参数说明方面不同之处是什么(8分)。1、specparam语句只能在延时的格式说明块(specify块)中出现,而parameter语句则不能在延时说明块内出现2、由specparam语句进行定义的参数只能是延时参数,而由pa
4、rameter语句定义的参数则可以是任何数据类型的参数3、由specparam语句定义的延时参数只能在延时说明块内使用,而由parameter语句定义的参数则可以在模块内(该parameter语句之后)的任何位置说明第3页共8页三、画波形题(每题8分,共16分)1.根据下面的程序,画出产生的信号波形(8分)modulepara_bloc_nested_in_seri_bloc(A,B);outputA,B;rega,b;initialbeginA=0;B=1;#10A=1;forkB=0;#10B=1;#20A=0;join#10B=0;#10A=1;B=1;endendmodule第4页共8
5、页2.根据下面的程序,画出产生的信号波形(8分)modulesignal_gen1(d_out);outputd_out;regd_out;initialbegind_out=0;#1d_out=1;#2d_out=0;#3d_out=1;#4d_out=0;endendmodule四、程序设计(4题,共50分)1.试用verilog语言产生如下图所示的测试信号(12分)modulesignal_gen9(clk,in1,in2);outputin1,in2,clk;regin1,in2,clk;initialbeginin1=0;in2=1;第5页共8页clk=0;endinitialbeg
6、in#15in1=1#10in1=0;#5in1=1;#10in1=0;endinitialbegin#5in2=0;#5in2=1;#25in2=0;endalwaysbegin#5clk=clk;endendmodule2试用verilog语言,利用内置基本门级元件,采用结构描述方式生成如图所示的电路(12分)moduleMUX4x1(Z,D0,D1,D2,D3,S0,S1);3.试用verilog语言描述:图示为一个4位移位寄存器,是由四个D触发器(分别设为U1,U2,U3,U4)构成的。其中seri_in是这个移位寄存器的串行输入;clk为移位时脉冲输入;clr为清零控制信号输入;Q1
7、Q3则为移位寄存器的并行输出。(14分)moduled_flop(q,d,clr,clk);outputq;inputd,clr,clk;regq;always(clr)if(!clr)assignq=0;elsedeassignq;always(negedgeclk)q=d;endmodule第7页共8页moduleshifter(seri_in,clk,clrb,Q);inputseri_in,clk,clrb;output3:0Q;d_flopU1(Q0,seri_in,clrb,clk),U2(Q1,Q0,clrb,clk),U3(Q2,Q1,clrb,clk),u4(Q3,Q2,cl
8、rb,clk);endmodule4利用有限状态机,以格雷码编译方式设计一个从输出信号序列中检测出101信号的电路图,其方块图、状态图和状态表如图表示。(12分)Din=0Din=1S0=00SO,OS1,0S1=01S2,0S1,0S2=11S0,0S1,1下一状态NS和输出Qout目前状态CSmodulemelay(clk,Din,reset,Qout);inputclk,reset;inputDin;outputQout;regQout;parameter1:0S0=2b00,S1=2b01,S2=2b11;reg1:0CS;第8页共8页reg1:0NS;always(posedgecl
9、korposedgereset)beginif(reset=1b01)CS=S0;elseCS=NS;endalways(CSorDin)begincase(CS)S0:beignif(Din=1b0)beginNS=S0;Qout=1b0;endelsebeginNS=S1;Qout=1b0;endendS1:beginif(Din=1b0)beginNS=S2;Qout=1b0;endelsebeginNS=S1;Qout=1b0;endendS2:beignif(Din=1b0)beginNS=S0;Qout=1b0;第9页共8页endelsebeginNS=S1;Qout=1b0;en
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FPGAVerilog 试题 西安电子科技大学
限制150内