计算机组成原理第四章课后习题及答案~唐朔飞(完整版~).doc
《计算机组成原理第四章课后习题及答案~唐朔飞(完整版~).doc》由会员分享,可在线阅读,更多相关《计算机组成原理第四章课后习题及答案~唐朔飞(完整版~).doc(19页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、|第 4章 存储器1. 解释概念:主存、辅存、Cache、RAM、SRAM、DRAM、ROM、PROM、EPROM、EEPROM、CDROM、Flash Memory。答:主存:主存储器,用于存放正在执行的程序和数据。CPU 可以直接进行随机读写,访问速度较高。辅存:辅助存储器,用于存放当前暂不执行的程序和数据,以及一些需要永久保存的信息。Cache:高速缓冲存储器,介于 CPU和主存之间,用于解决 CPU和主存之间速度不匹配问题。RAM:半导体随机存取存储器,主要用作计算机中的主存。SRAM:静态半导体随机存取存储器。DRAM:动态半导体随机存取存储器。ROM:掩膜式半导体只读存储器。由芯片
2、制造商在制造时写入内容,以后只能读出而不能写入。PROM:可编程只读存储器,由用户根据需要确定写入内容,只能写入一次。EPROM:紫外线擦写可编程只读存储器。需要修改内容时,现将其全部内容擦除,然后再编程。擦除依靠紫外线使浮动栅极上的电荷泄露而实现。EEPROM:电擦写可编程只读存储器。CDROM:只读型光盘。Flash Memory:闪速存储器。或称快擦型存储器。2. 计算机中哪些部件可以用于存储信息?按速度、容量和价格/位排序说明。答:计算机中寄存器、Cache、主存、硬盘可以用于存储信息。按速度由高至低排序为:寄存器、Cache、主存、硬盘;按容量由小至大排序为:寄存器、Cache、主存
3、、硬盘;|按价格/位由高至低排序为:寄存器、Cache、主存、硬盘。3. 存储器的层次结构主要体现在什么地方?为什么要分这些层次?计算机如何管理这些层次?答:存储器的层次结构主要体现在 Cache-主存和主存-辅存这两个存储层次上。Cache-主存层次在存储系统中主要对 CPU访存起加速作用,即从整体运行的效果分析,CPU 访存速度加快,接近于 Cache的速度,而寻址空间和位价却接近于主存。主存-辅存层次在存储系统中主要起扩容作用,即从程序员的角度看,他所使用的存储器其容量和位价接近于辅存,而速度接近于主存。综合上述两个存储层次的作用,从整个存储系统来看,就达到了速度快、容量大、位价低的优化
4、效果。主存与 CACHE之间的信息调度功能全部由硬件自动完成。而主存与辅存层次的调度目前广泛采用虚拟存储技术实现,即将主存与辅存的一部分通过软硬结合的技术组成虚拟存储器,程序员可使用这个比主存实际空间(物理地址空间)大得多的虚拟地址空间(逻辑地址空间)编程,当程序运行时,再由软、硬件自动配合完成虚拟地址空间与主存实际物理空间的转换。因此,这两个层次上的调度或转换操作对于程序员来说都是透明的。4. 说明存取周期和存取时间的区别。解:存取周期和存取时间的主要区别是:存取时间仅为完成一次操作的时间,而存取周期不仅包含操作时间,还包含操作后线路的恢复时间。即:存取周期 = 存取时间 + 恢复时间5.
5、什么是存储器的带宽?若存储器的数据总线宽度为 32位,存取周期为200ns,则存储器的带宽是多少?解:存储器的带宽指单位时间内从存储器进出信息的最大数量。存储器带宽 = 1/200ns 32 位 = 160M 位/秒 = 20MB/秒 = 5M 字/秒注意:字长 32位,不是 16位。(注:1ns=10 -9s)|6. 某机字长为 32位,其存储容量是 64KB,按字编址它的寻址范围是多少?若主存以字节编址,试画出主存字地址和字节地址的分配情况。解:存储容量是 64KB时,按字节编址的寻址范围就是 64K,如按字编址,其寻址范围为:64K / (32/8)= 16K主存字地址和字节地址的分配情
6、况:如图7. 一个容量为 16K32位的存储器,其地址线和数据线的总和是多少?当选用下列不同规格的存储芯片时,各需要多少片?1K4位,2K8 位,4K4 位,16K1 位,4K8 位,8K8 位解:地址线和数据线的总和 = 14 + 32 = 46 根;选择不同的芯片时,各需要的片数为:1K4:(16K32) / (1K4) = 168 = 128 片2K8:(16K32) / (2K8) = 84 = 32 片4K4:(16K32) / (4K4) = 48 = 32 片16K1:(16K32)/ (16K1) = 132 = 32 片4K8:(16K32)/ (4K8) = 44 = 16
7、 片8K8:(16K32) / (8K8) = 24 = 8 片8. 试比较静态 RAM和动态 RAM。|答:略。(参看课件)9. 什么叫刷新?为什么要刷新?说明刷新有几种方法。解:刷新:对 DRAM定期进行的全部重写过程;刷新原因:因电容泄漏而引起的 DRAM所存信息的衰减需要及时补充,因此安排了定期刷新操作;常用的刷新方法有三种:集中式、分散式、异步式。集中式:在最大刷新间隔时间内,集中安排一段时间进行刷新,存在 CPU访存死时间。分散式:在每个读/写周期之后插入一个刷新周期,无 CPU访存死时间。异步式:是集中式和分散式的折衷。10. 半导体存储器芯片的译码驱动方式有几种?解:半导体存储
8、器芯片的译码驱动方式有两种:线选法和重合法。线选法:地址译码信号只选中同一个字的所有位,结构简单,费器材;重合法:地址分行、列两部分译码,行、列译码线的交叉点即为所选单元。这种方法通过行、列译码信号的重合来选址,也称矩阵译码。可大大节省器材用量,是最常用的译码驱动方式。11. 一个 8K8位的动态 RAM芯片,其内部结构排列成 256256形式,存取周期为 0.1s。试问采用集中刷新、分散刷新和异步刷新三种方式的刷新间隔各为多少?解:采用分散刷新方式刷新间隔为:2ms,其中刷新死时间为:2560.1s=25.6s采用分散刷新方式刷新间隔为:256(0.1s+0.1s)=51.2s采用异步刷新方
9、式刷新间隔为:2ms|12. 画出用 10244位的存储芯片组成一个容量为 64K8位的存储器逻辑框图。要求将 64K分成 4个页面,每个页面分 16组,指出共需多少片存储芯片。解:设采用 SRAM芯片,则:总片数 = (64K8 位) / (10244 位)= 642 = 128 片题意分析:本题设计的存储器结构上分为总体、页面、组三级,因此画图时也应分三级画。首先应确定各级的容量:页面容量 = 总容量 / 页面数 = 64K8 / 4 = 16K8 位,4 片 16K8字串联成 64K8位组容量 = 页面容量 / 组数 = 16K8 位 / 16 = 1K8 位,16 片 1K8位字串联成
10、 16K8位组内片数 = 组容量 / 片容量 = 1K8 位 / 1K4 位 = 2 片,两片 1K4位芯片位并联成 1K8位存储器逻辑框图:(略)。13. 设有一个 64K8位的 RAM芯片,试问该芯片共有多少个基本单元电路(简称存储基元)?欲设计一种具有上述同样多存储基元的芯片,要求对芯片字长的选择应满足地址线和数据线的总和为最小,试确定这种芯片的地址线和数据线,并说明有几种解答。解:存储基元总数 = 64K8 位 = 512K 位 = 2 19位;思路:如要满足地址线和数据线总和最小,应尽量把存储元安排在字向,因为地址位数和字数成 2的幂的关系,可较好地压缩线数。设地址线根数为 a,数据
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 第四 课后 习题 答案 唐朔飞 完整版
限制150内