2023年DSP原理及应用邹彦知识点总结.docx
《2023年DSP原理及应用邹彦知识点总结.docx》由会员分享,可在线阅读,更多相关《2023年DSP原理及应用邹彦知识点总结.docx(14页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、填空:OVLY=(0),片内RAM仅配置到到数据存储空间。DROM=(1),片内ROM配置程序和数据存储空间。ST1的CPL=(1)表达选用对战指针SP的直接寻址方式。ST1的C16=(1)表达ALU工作在双精度算术运算式。软件中断是由(INTR)(TRAD)(RESET)产生的。时钟发生器涉及一个(内部振荡电路)和一个(锁相环电路)。状态寄存器ST1中CPL=0表达(使用DP),CPL=1表达(使用SP)累加器寻址的两条指令分别是(READA Smem)(WRITA Smem)链接器对段的解决重要通过(MEMORY)和(SECTIONS)两个命令完毕。所有的TMS320C54x芯片内部都包含
2、(程序)存储器和(数据)存储器。所有的COFF目的文献都包含以下三种形式的段:(.text文本段 .data数据段 .bss保存空间段)。TMS320C54x有8组16位总线(1组程序总线,3组数据总线,4组地址总线)。TMS320C54x DSP具有两个(40)位累加器。累加器A的(AG或3239)位是保护位。对于32位数寻址时,假如寻址的第一个字处在偶地址,那么第二个就处在(下一个高)地址;假如寻址的第一个字处在奇地址,那么第二个就处在(前一个低)地址。DSP芯片特点:有(改善的哈佛结构)、(低功耗设计)和(高度并行性)(多解决单元)(特殊DSP指令)等特点。DSP片内寄存器在C语言中一般
3、采用(指针)方式来访问,经常采用的方法是将DSP寄存器地址的列表定义在(头文献)。TMS320C54x有3个16位寄存器作为状态和控制寄存器(ST0)(ST1)(PMST)。TMS320C54x的三类串行口:(标准同步串行口)(缓冲串行口)(时分多路串行口)。TMS320C54x的工作方式状态寄存器PMST提供了三个控制位,涉及(MP/非MC)、(OVLY)、(DROM)。MEMORY的作用(是用于描述系统实际的硬件资源,用来定义用户设计的系统中所包含的各种形式的存储器,以及他们占据的地址范围)。SECTIONS的作用(是用于描述段如何定位到家当的硬件资源上。将输出段定位到所定义的存储器中)。
4、直接寻址就是在指令中包具有数据存储器地址的(低7位)用作偏移地址,并与(基地地址)组成16位的数据存储器地址。时钟发生器为TMS320C54x提供时钟信号,时钟发生器可以由(内部振荡电路)或(外部时钟电路)驱动。桶型移位寄存器能把输入的数据进行(0-31)位的左移和(0-15)位右移。即寻址方式中的立即数有两种数值形式,数值的位数为(3、5、8、9)位时为短立即数,数值的位数为(16)位时为长立即数。MP/非MC=(1),允许片内ROM配置到程序存储空间。MP/非MC=(0),严禁片内ROM配置到程序存储空间。OVLY=(1),片内RAM配置程序和数据存储空间。DROM=(0),严禁ROM配置
5、到到数据存储空间。指令:ADD #4568H,8,A,B /将4568H左移8位与A相加,赋给B。ADD A,-8,B/将A右移8位加上B,保存于B。ADD *AR3+,14,A/将AR3左移4加上AA。DST B,*AR1-/B存到长字单元AR1中,且AR减1。LDM AR1,A /存储器映像寄存器寻址方式,将映像寄存器加载累加器AR1A的低位,其余位置0。LD #10H,4,A/将10H左移4位加载到累加器A中。LDM MMR,A/MAC *AR3+,*AR4+,A,B/AR3.AR44+AB,AR3与AR3都加1。MVKD SAMPLE,*AR5/SAMPLEAR5中。MVDD *AR3
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 2023 DSP 原理 应用 知识点 总结
限制150内