多路数字抢答器.doc
《多路数字抢答器.doc》由会员分享,可在线阅读,更多相关《多路数字抢答器.doc(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、电子课程设计报告题目:多路数字抢答器设计 专业班级: 电子技术 姓名: 杨阳 时 间:2012.05.30 2012.06.08指导教师: 完成日期:2012年06月 08 日多路数字抢答器设计任务书1设计目的与要求设计一个八位智力竞赛抢答器。准确地理解有关要求,独立完成系统设计,要求所设计的电路具有以下功能:(1)设计多组参赛的抢答器,每组设置一个抢答按钮;(2)电路具有第一抢答信号鉴别与锁存功能,抢答成功后,显示组别、发出声响;(3)设置犯规电路,对提前抢答或超时抢答的组别,显示组别、发出声响。2设计内容(1)画出电路原理图,正确使用逻辑关系;(2)确定元器件及元件参数;(3)进行电路模拟
2、仿真;(4)SCH文件生成与打印输出;(5)PCB文件生成与打印输出。3编写设计报告写出设计的全过程,附上有关资料和图纸,有总结体会。4答辩在规定时间内,完成叙述并回答问题。目录1引言 42 总体设计方案42.1 设计思路42.2 总体设计框图43 设计原理分析53.1 芯片的选择 53.1.1、BCD-七段显示译码器74LS48.53.1.2、8线-3线优先编码器74LS148 63.1.3、不可重复触发集成单稳态触发器74LS121 73.1.4、555定时器 74.单元电路设计94.1抢答器电路94.2定时电路 104.3报警电路 114.4总电路 124.5调试与仿真 124.5.1抢
3、答器仿真图124.5.2报警器仿真图134.5.3定时器仿真图135.电路设计总结和体会 14参考文献 15 题目:多路数字抢答器设计 摘要:抢答器是竞赛问答中一种常用的必备装置,从原理上讲,它是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。主要由选择电路、锁存电路、复位装置、编译显示电路等组成。抢答器作为一种电子产品,早已广泛应用于各种智力和知识竞赛场合,但目前所使用的抢答器存在分立元件使用较多造成每路的成本偏高,而现代电子技术的发展要求电子电路朝数字化集成化方向发展,因此设计出数字化全集成电路的多路抢答器是现代电子技术发展的要求。关键字: 抢答器 定时电路 报警电路 1引言:在各种
4、智力竞赛中,在答题的过程中一般要分为必答和抢答两种。必答有时间的限制,到时间要告警。而抢答则要求参赛者作好充分的准备,等主持人说完题目,参赛者开始抢答,谁先按钮,就由这个参赛者答题,但是很难确认谁先按的,因此使用抢答器来完成这一功能是很有必要的。2 总体设计方案2.1 设计思路主持人有开始键和复位键,按下开始键后才能开始抢答,否则犯规。用数码管显示,正常抢答后显示抢到的队号,如果犯规则闪烁显示队号如果3秒内没有抢答,则说明该题超时作废,用0闪烁表示。复位键用于恢复犯规或超时状态2.2总设计框图 抢答按钮优先编码电路锁存器译码电路译码显示主持人控制开关控制电路报警 电路秒脉冲 产生电路定时电路译
5、码电路显示电路说明: 上图为该抢答器的总体框图,其工作原理是:在接通电源的情况下,要进行抢答之前,主持人需要将开关拨到“清除”状态,编号指示灯灭。抢答器处于禁止状态,定时器也不会有显示时间:此时,主持人可以将开关拨到“开始”状态,宣布开始抢答开始。定时器进行倒计时,选手在定时时间内抢答时,抢答过程完成,此次抢答结束,在这个过程中,优先判断、编号锁存、编号显示、并且扬声器发出报警信号告诉此次抢答结束。如果在规定时间内没有人抢答,到时间结束时就后发出报警声,再次抢答无效,比赛也会结束。3 设计原理分析 3.1 芯片的选择3.1.1、BCD-七段显示译码器74LS48图1 74LS48引脚图表1 7
6、4LS48功能表 要求输出015时,灭灯输入(BI)必须开始时保持高电平。如果不灭则动态灭灯输入(RBI)必须开路或为高电平。 将一低电平直接加于灭灯输入(BI)时,则不管其他输入为任何电平,所有各段输出都关闭。 当动态灭灯输入/动态灭灯输出(BI/RBO)开路或者保持高电平而试灯输入为高电平时,所有各段输出都关闭并且动态灭灯输出(RBO)处于低电平(响应条件)。 当灭灯输入/动态灭等输出(BI/RBO)开路或者保持高电平而试灯输入为低电平时,则所有各段都开通。 BI/RBO是线与逻辑,作灭灯输入(BI)或动态灭灯(RBO)之用,或两者兼用。3.1.2、8线-3线优先编码器74LS148图2
7、74LS148引脚图表2 74LS148 功能表3.1.3、不可重复触发集成单稳态触发器74LS121 图3 74LS121引脚图3.1.4、555定时器 (1)单稳态触发器 由555构成的单稳态触发器及工作波形如下图所示,电源接通瞬间,电路有一个稳定的过程,即电源通过电阻R向电容C充电,当V才上升到2/3Vcc时,Vo为低电平,放电BJT T导通,电容C放电,电路进入稳定状态。 若触发器输入端施加触发信号(Vi1/3Vcc),触发器发生翻转,电路进入暂稳态,Vo输出高电平,且BJT截止。此后电容C充电至Vc=2/3Vcc时,电路又发生翻转,Vo为低电平,T导通,电容C放电,电路恢复至稳定状态
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 路数 抢答
限制150内