大规模数字集成电路习题解答.doc
《大规模数字集成电路习题解答.doc》由会员分享,可在线阅读,更多相关《大规模数字集成电路习题解答.doc(9页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、自我检测题1在存储器结构中,什么是“字”?什么是“字长”,如何表示存储器的容量?解:采用同一个地址存放的一组二进制数,称为字。字的位数称为字长。习惯上用总的位数来表示存储器的容量,一个具有n字、每字m位的存储器,其容量一般可表示为nm位。2试述RAM和ROM的区别。解:RAM称为随机存储器,在工作中既允许随时从指定单元内读出信息,也可以随时将信息写入指定单元,最大的优点是读写方便。但是掉电后数据丢失。ROM在正常工作状态下只能从中读取数据,不能快速、随时地修改或重新写入数据,内部信息通常在制造过程或使用前写入,3试述SRAM和DRAM的区别。解:SRAM通常采用锁存器构成存储单元,利用锁存器的
2、双稳态结构,数据一旦被写入就能够稳定地保持下去。动态存储器则是以电容为存储单元,利用对电容器的充放电来存储信息,例如电容器含有电荷表示状态1,无电荷表示状态0。根据DRAM的机理,电容内部的电荷需要维持在一定的水平才能保证内部信息的正确性。因此,DRAM在使用时需要定时地进行信息刷新,不允许由于电容漏电导致数据信息逐渐减弱或消失。4与SRAM相比,闪烁存储器有何主要优点?解:容量大,掉电后数据不会丢失。5用ROM实现两个4位二进制数相乘,试问:该ROM需要有多少根地址线?多少根数据线?其存储容量为多少?解:8根地址线,8根数据线。其容量为2568。6简答以下问题:(1)CPLD和FPGA有什么
3、不同?FPGA可以达到比 CPLD更高的集成度,同时也具有更复杂的布线结构和逻辑实现。FPGA更适合于触发器丰富的结构,而 CPLD更适合于触发器有限而积项丰富的结构。在编程上 FPGA比 CPLD具有更大的灵活性;CPLD功耗要比 FPGA大;且集成度越高越明显;CPLD比 FPGA有较高的速度和较大的时间可预测性,产品可以给出引脚到引脚的最大延迟时间。CPLD的编程工艺采用 E2 CPLD的编程工艺,无需外部存储器芯片,使用简单,保密性好。而基于 SRAM编程的FPGA,其编程信息需存放在外部存储器上,需外部存储器芯片 ,且使用方法复杂,保密性差。(2)写出三家CPLD/FPGA生产商名字
4、。Altera,lattice,xilinx,actel7真值表如表T5.7所示,如从存储器的角度去理解,AB应看为 地址 ,F0F1F2F3应看为 数据 。表T5.7ABF0F1F2F30001010110101001111111108一个ROM 共有10根地址线,8根位线(数据输出线),则其存储容量为 。A108 B1028 C1082 D21089为了构成40968的RAM,需要 片10242的RAM。A8片 B16片 C2片 D4片10哪种器件中存储的信息在掉电以后即丢失 ?ASRAM BUVEPROM CE2PROM DPAL11关于半导体存储器的描述,下列哪种说法是错误的 。ARA
5、M读写方便,但一旦掉电,所存储的内容就会全部丢失BROM掉电以后数据不会丢失CRAM可分为静态RAM和动态RAMD动态RAM不必定时刷新12有一存储系统,容量为256K32。设存储器的起始地址全为0,则最高地址的十六进制地址码为 3FFFFH 。13PAL是一种 的可编程逻辑器件。A与阵列可编程、或阵列固定的 B与阵列固定、或阵列可编程的 C与、或阵列固定的 D与、或阵列都可编程的习 题1现有如图P5.1所示的44位RAM若干片,现要把它们扩展成88位RAM。(1)试问需要几片44位RAM?(2)画出扩展后电路图(可用少量门电路)。图P5.1解:(1)用44位RAM扩展成88位RAM时,需进行
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 大规模 数字集成电路 习题 解答
限制150内