电力拖动与运动控制系统》课程设计.doc
《电力拖动与运动控制系统》课程设计.doc》由会员分享,可在线阅读,更多相关《电力拖动与运动控制系统》课程设计.doc(24页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、第一章 绪论1.1 电子技术综合设计性质*电子技术综合设计是在学完模拟电子术、数字电子技术课程之后,安排的实践教学环节。使学生能综合运用所学知识,进行实际电子线路的设计、装接、调试等。*通过完成一个课题的电路设计、理论计算及实验调试任务,巩固和加深电子技术课程中所学理论知识和实验技能。 *在实践中提高分析问题、解决实际问题的能力,为今后的毕业设计、工程实践打下一定基础。1.2 综合设计主要特点1、 不同于平时的习题 作习题主要是为了加深对课堂上讲解知识的理解,题目内容涉及面较单一,在给定的理想化的条件下,经过抽象加工后,不难得出标准答案。 而电子技术综合设计任务,多是实际的“模拟”或“数字”电
2、路装置,它涉及的知识多而广,没有固定的答案,只能从实际出发,通过调查研究,查询资料,方案比较,设计计算得到比较好的设计方案后,再通过实验调试,使理论设计逐步完善,最后达到实际要求。 2、 不同于一般的基础实验基础实验着重点是放在验证基本理论和电路性能上,通过实验只能初步了解电路实验的步骤和基本方法,熟悉常用电子仪器设备的使用方法。 而电子技术综合设计,正是为学生创造一个动脑又动手,独立开展电路设计、调试的机会。可以运用实验手段检验理论设计中的问题所在,又可运用学过的知识,指导电路调试工作,使电路更加完善。3、 不同于毕业设计毕业设计是培养工科学生的最后一个教学环节,它要求学生综合运用公共基础课
3、、专业基础课和专业课的知识,去解决工程实际问题; 完成工程技术人员必须具有的基本能力的训练; 从题目的广泛和深度上,毕业设计比电子技术综合设计要难。 4、电子技术综合设计 围绕一门课程内容做综合性的训练,题目虽出自实际电路,但比较简单,比较定型,一般不是真实的生产、科研任务, 基本上是有章可循。着眼点是让学生开始从理论学习轨道引向实际方面。把过去熟悉的定性分析,定量计算方法与工程估算,实验调整等手段结合起来。逐步掌握工程设计的步骤和方法,了解科学实验的程序和实施办法。使理论和实际有机结合,真正实现由知识向智能的转化。 锻炼分析问题、解决电路实际问题的本领。1.3 综合设计主要内容根据题目要求:
4、v 独立进行查阅资料、 理论设计、元器件选择。v 电路仿真、验证设计原理。v PCB板设计。v 印刷线路板组装、焊接、调试。v 撰写科技总结报告1.4 综合设计目的1、 巩固和加深对电子线路基本知识的理解,提高学生综合运用电子技术课程所学知识的能力,使理论和实际有机结合,真正实现由知识向智能的转化。2、 培养学生根据课题需要选学参考书,查阅手册和文献资料的自学能力。通过独立思考,深入钻研有关问题,学会自己分析问题、解决问题的能力。3、 通过实际电路的设计方案的分析比较、参数计算、元件选取,安装调试等环节,初步掌握简单实用电路的分析方法和工程设计方法。 4、 掌握常用仪器设备的正确使用方法,学会
5、简单电路的实验调试和整机指标测试方法,提高动手能力。 5、 能按设计任务书的要求,编写设计说明书,能正确反映设计和实验成果,能正确绘制电路图。 6、 培养严肃认真的工作作风和科学态度,发扬团队精神。第二章 数字钟2.1 数字钟的构成数字钟由主体电路和扩展电路构成,主体电路由脉冲信号发生器、分频电路、校准电路、秒(分、时)计数电路、秒(分、时)译码电路、秒(分、时)显示电路构成。扩展电路由触摸报时、整点报时、仿电台报时、定时控制构成。示意图如下:2.2 数字钟电路设计 第三章 数字钟的分步设计3.1 秒脉冲发生器秒脉冲发生器是数字钟的核心。对于秒脉冲发生器的设计有两种方案。第一种:用555构成多
6、谐振荡器产生秒脉冲,振荡频率为1Hz。第二种:用32768Hz晶振构成秒脉冲信号发生器,(32768Hz脉冲需经过CD4060的14级分频得到2Hz脉冲,再经过CD4040的2分频得到秒脉冲。3.1.1 555构成多谐振荡器(f=1Hz)1. 555定时器的组成555定时器主要由两个结构完全相同的高精度电压比较器C1和C2,基本RS触发器,泄放晶体管V1及三个5k电阻构成。 2. 555定时器构成多谐振动器的特点1) 多谐振荡器是一种无稳态电路。2) 接通电源以后,不需外加触发信号,就能自动地不断翻转,产生矩形波。3) 产生的矩形波中含有谐波分量很多。3. 555定时器构成多谐振动器的工作原理
7、接通电源后,Vcc通过R1、R2给C充电,Vc逐渐上升。当Vc升到2/3Vcc时,比较器C1输出低电平VC1=0,555内RS触发器被复位,V1导通,输出V0=0。之后电容C通过R2和V1放电,使Vc下降。当Vc下降到1/3Vcc时,比较器C2输出低电平VC2=0,555内RS触发器又被置位,输出V0=1变为高电平。这时因V1截止,电容C再次充电。如此周而复始,在输出端得到一个周期性的矩形脉冲。4. 555构成多谐振荡器电路图 参数计算:f1=1Hz,R1=23K,R2=60K,C1=0.01uf,C2=10uf vC0t0tvoVCC /32VCC /3t1t2t33.1.2 石英晶体振荡器
8、选用32768Hz的晶振构成振荡电路晶体振荡器工作原理:石英晶片所以能做振荡电路是基于它的电压效应。从物理学中知道,若在晶片的两个极板间加一电场,会使晶体产生机械变形;反之,若在极板间施加机械力,又会在相应的方向上产生电场,这种现象称为电压效应。如在极板间所加的是交变电压,就会产生机械变形振动,同时机械变形振动又会产生交变电压。一般来说,这中种机械振动的振幅是比较小的,其振动频率则是很稳定的。但当外加交变电压的频率与晶片的固有频率(决定于晶片的尺寸)相等时,机械振动的幅度将急剧增加,这种现象称为压电谐振,因此,石英晶体振荡器就是这样工作的。 如图所示为电子手表集成电路(5C702)钟的晶体振荡
9、器电路,常采用晶振频率为32768HZ,内部有15级2分频集成电路,所以输出端正好可以得到1Hz的标准脉冲。 CMOS 晶体振荡器由于振荡器的稳定度及频率的精度决定了数字钟计时的准确程度。实验设计中采用555构成多谐振荡器来产生秒脉冲。3.2 秒、分、小时计数电路秒、分、时计数电路由秒个位和秒十位计数器,分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器,分个位和分十位计数器为60进制计数器,时个位和时十位计数器为24进制计数器。各计数器输出均为两位8421BCD码形式。秒分计数电路60进制时计数电路24进制3.3 分频器的设计实验中采用CD4060来构成分频电路。C
10、D4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。CD4060计数为14级二进制计数器,可以将32768Hz的信号分频为2Hz,其内部框图如图所示,从图中可以看出,CD4060的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能。 CD4060内部框图3.4 译码、显示电路实验中选用CC4511实现译码电路;选用LG5011AH共阴数码管实现显示电路,将计数器的输出数码转换为数码显示器件所需要的输出逻辑 译码显示设计图3.5 校时电路当数字钟出现计时误差时,需要校正时间,校时是数字钟应具备的基本功能。设计中采用的校时方式有“快校时”
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电力 拖动 运动 控制系统 课程设计
限制150内